Устройство для ввода-вывода полутоновой информации

Иллюстрации

Показать все

Реферат

 

1 . УСТРОЙСТВО ДЛЯ ВВОДА- . ВЫВОДА ПОЛУТОНОВОЙ ИНФОРМАЦИИ, содержащее блок сканирования, анало- , го-цифровой преобразователь, цифроанапоговый преобразователь, блок управления и синхронизации, выход которого подключен к первому входу аналого-цифрового преобразователя и входу цифроаналогового преобразователя , выход которого подключен к входу блока сканирования,выход которого подключен к второму входу аналого-цифрового преобразователя , выходы первой и второй групп блока сканирования подключены соответственно к входам первой и второй групп блока управления и. синхронизации, отличающееся тем, что, с целью повыщения быстродействия устройства, оно содержит блок буферной памяти, блок генерации команд обмена, первый, второй и третий коммутаторы, к выходам первой группы блока угфавпения и синхронизации подключены .входы первой группы блока буфернсЛ памяти , к входам второй группы которого прдключешл выходы первого коммутатора , к входам первой группы которого и входам первой группы второго коммутатора подключены выходы второй группы блока управления и синхронизации, к входам второй групгы второго коммутатора подключены выходы блока буферной памяти, выходы второго коммутатора подключены к входам первой группы третьего комел мутатора, выходы первой группы которого подключены к входам второй группы первого коммутатора, выходы аналого-цифрового преобразователя подключены к входам второй группы третьего коммутатора, выходы второй группы которого подключены к входам группы цифро-анапогового 05 Преобразователя, выходы третьей 4:ik группы блока управления и синхронизации подключены к входам первой vj группы блока генерации команд обмена , выходы первой группы которого подключены к входам третьей группы блока управления и синхронизации, выходы второй группы блока управления и синхронизации, выходы второй группы блока генерации команд обмена подключены к входам третьей групга 1 третьего коммутатора, выходы которой подключены к входам второй группы блока генерации команд обмена , выходы и входы третьих групп . .-..,-. г, f,.I I I. . , . : , 1Й i - I НИЯ u-g.ijtSCva.-

. СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

f l 9) (! 1) 4 (51) ОПИСАНИЕ ИЗОБРЕТ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

fl0 ДЕЛАМ H305PETEHHA H OTHPbfTHA (21) 3707000/24 — 24 (22) !5.03.84 (46) 30.06.85. Бюл. N - 24 (72) Т. К.О. Исмаилов, В .П. Степанов, А.А.Макридина, С.В.Свеженцева, И.H .ØórrUrÿííèêoâ, С .Н .Фисенко и Н.Г.Плешакова (71) Институт космических иссле дований природных ресурсов Научнопроизводственного объединения космических исследований АН АЗССР (53) 681..327. 11(088.8) (56) Космические исследования зев ных ресурсов. М.: Наука, 1975;

Устройство ввода-вывода полутоновой информации в ЭВМ на базе серийного фототелеграфного оборудования (УВВИ) Инв. 11 Б. 814230.

Гос, рег, 1(79070374 ВНТИЦ. (54 )(5?) 1 . УСТРОЙСТВО ДЛЯ ВВОДАВИВОДА ПОЛУТОНОВОЙ ИНФОРМАЦИИ, со держащее блок сканирования, аналого-цифровой преобразователь, цифроаналоговый преобразователь, блок управления и синхронизации, выход которого подключен к первому входу аналого-цифрового преобразователя и входу цифроаналогового преобразователя, выход которого подключен к входу блока сканирования,: выход которого подключен к второму входу аналого-цифрового преобразователя, выходы первой и второй групп блока сканирования подключены соответственно к входам первой и второй групп блока управления и. синхронизации, о т л и ч а ю щ е -. е с я тем, что, с -целью повышения, быстродействия устройства, оно соI держит блок буферной памяти, блок генерации команд обмена, первый, второй и третий коммутаторы, к выходам первой группы блока управления и синхронизации подключены .входы первой группы блока буферной па- . мяти, к входам второй группы которого подключены выходы первого коммутатора, к входам первой группы которого и входам первой группы второго коммутатора подключены выходы второй группы блока управления и синхронизации, к входам второй группы второго коммутатора подключены выходы блока буферной памяти, выходы второго коммутатора подключены к входам первой группы третьего коммутатора, выходы первой группы которого подключены к входам второй группы первого коммутатора, выходы аналого-цифрового преобразователя подключены к входам второй группы третьего коммутатора, выходы второй группы которого подключены к входам группы цифро-аналогового преобразователя, выходы третьей группы блока управления и синхронизации подключены к входам первой группы блока генерации команд обмена, выходы первой группы которого подключены к входам третьей группы блока управления и синхронизации, выходы второй группы блока управления и синхронизации, выходы второй группы блока генерации команд обмена подключены к входам третьей группы третьего коммутатора, выходы которой подключены к входам второй группы блока генерации команд обмена, выходы и входы третьих групп коll64717 торого являются соответственно выходамн и входами устройства, 2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок управления и синхронизации содериит четвертый и пятый коммутаторы, первый и второй счетчики, первый триг.гер, элемент коммутации, первый элемент И и узел формирования импульсов, к первому входу которого подключен первый выход четвертого коммутатора, второй выход которо» го подключен к первому входу первого элемента И, выход которого подключен к второму входу узла форми- рования им ульсов, первый вход элемента коммутации подключен к шине логической единицы, а его выход под- ключен к первому входу первого триггера, второму входу первого элемента

И и третьему входу узла форьирования импульсов, выход первого счетчика подключен к его первому входу, второму входу пятого коммутатора, второму входу первого триггера, выходы которого подключены к группе. входов пятого коммутатора и янляются второй группой выходов блока, третий выход четвертого коммутатора подключен к первому входу пятого коммутатора, выходы которого являются первой группой выходов блока, второй вход элемента коммутации подключен к шине логического нуля вы-! . ход узла формирования импульсов подключен к второму входу первого счетчика, третьему входу пятого коммутатора и является выходом блока, выход второго счетчика подключен к его второму входу и пятому входу пятого коммутатора, четвертый вход которого объединен с первым входом второго счетчика, первый, второй, третий и четвертый входы четвертого коммутатора являются входами. первой и второй групп блока соответственно, .четвертый вход узла формирования импульсов и первый вход второго счетчика .являются нходаж третьей группы блока, выходы перВого и вторЬго счетчиков, элемента коммутации, первого элемента И, третий выход четвертого коммутатора являются выходами третьей группы блока. .3. Устройство по п. l о тл и ч а ю Щ е е с я тем, что блок генерации команд обмена содернят генератор импульсов, со второго по шестнадцатый элементы И, с первого по пятый элементы ИЛИ, со второго по шестой триггеры, первый и второй дешифраторы третий счетчик, первый, второй и третий формирователи, выход второго элемента

И подключен к второму входу второго триггера, первому входу третьего счетчика, первому входу первого элемента ИЛИ, первому входу первого формирователя, первому входу третьего триггера, выход второго триггера подключен к первому входу третьего элемента И, к второму входу которого подключен выход генератора . импульсов, к третьему входу третьего элемента И подключен выход второго элемента ИЛИ; выход третьего элемента И подключен к второму входу третьего счетчика, выходы которого подключены к .входам первого дешифратора, первый выхсд которого подключен к первому входу второго элемента ИЛИ, второй вход. которого и первый нход четвертого триггера подключены к второму выходу первого дешифратора, второй вход четвертого триггера объединен с вторым входом первого формирователя, третий выход первого дешифратора подключен к третьему входу второго элемента ИЛИ и первому входу пятого триггера, к второму входу которого и четвертому входу второго элемента ИЛИ подключен выход четнертого элемента И, выход пятого триг.гера подключен к входу пятого элемента И, четвертый ныход первого дешифратора подключен к первому входу шестого триггера и первому входу. четвертого элемента И, пятый выход первого дешифратора подключен к первому входу шестого элемента

И, второй вход которого и первый вход седьмого элемента И объединены, выход шестого элемента И подключен к второму входу шестого триггера и пятому входу второго элемента ИЛИ, шестой выход первого дешиф" ратора подключен к второму входу седьмого элемента И и первому входу восьмого элемента И, выход седьмого элемента И подключен к первому нходу третьего элемента ИЛИ и входам денятого и десятого элементов И, к второму входу третьего элемента ИЛИ подключен первый выход третьего триггера, второй выход котор ого подклю1164717 чен к первому входу одиннадцатого элемента И, седьмой выход первого дешифратора подключен к второму входу одиннадцатого и первому входу двенадцатого элементов И, первые входы тринадцатого и четырнадцатого и третий вход одиннадцатого элементов И объединены, выход одиннадцатого элемента

И подключен к второму входу первого элемента ИЛИ, к третьему входу кото рого подключен выход двенадцатого элемента И, второй вход которого объединен с первыми входами второго и пятнадцатого элементов И и вторым

:входом восьмого элемента И, выход первого элемента ИЛИ подключен к второму входу тринадцатого элемента И, выход которого подключен к входу шестнадцатого элемента И, входы группы которого являются входам» второй группы блока, а выходы подключены к входам первой группы четвертого эле-. мента ИЛИ, выходы группы первого формирователя подключены к входам группы девятого элемента И, выходы которого подключены к входам второй группы четвертого элемента ИЛИ, выход первого фор»ырователя подключен к второму входу второго формирователя, выходы которого подключены к входам группы десятого элемента И, выхо-ды которого подключены к входам третьей группы четвертого элемента ИЛИ, выходы третьего формирователя подключены к входам группы пятого элемента И, выходы которого подкпючены .

K входам четвертой группы четвертого элемента ИЛИ, с первого по восьмой входы второго дешифратора и со второго по девятый входы четырнадцатого элемента И соответственно объединены, выходы четырнадцатого элеИзобретение относится к автоматической и вычислительной технике и может найти применение при проведении исследований, связанных с автоматизированной обработкой информации, зарегистрированной на фотоносителе.

Целью изобретения является повышение быстродействия устройства. мента И являются выходами второй группы блока, первый выход второго дешифратора подключен к второму входу второго элемента И, второй выход второго дешифратора подключен к третьему входу восьмого элемента И,третий выход второго дешифратора подключен к второму входу пятнадцатого элемента И, выход которого подключен к первому входу пятого элемента ИЛИ, выход которого подключен к второму входу третьего триггера, выходы восьмого элемента И подключены к шестому входу второго элемента ИЛИ, третий вход оциинадцатого элемента И и первый вход пятого элемента ИЛИ являются первой группой выходов блока, первый вход второго и второй вход четвертого триггеров, третий вход первого формирователя, второй вход пятого элемента

ИЛИ и первый вход второго формирователя являются входа»я» первой группы блока, вторые входы четвертого, шестого и двенадцатого элементов И, третий вход одиннадцатого элемента

И, с первого по восьмой входы второго дешифратора являются входами тре1 тьей группы блока, выходы четвертого элемента ИЛИ, четвертого, пятого, шестого триггеров, первого и третьего элементов ИЛИ являются выходами третьей группы блока.

4. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок буферной памяти содержит первь»й и второй узлы памяти, входы первых групп которых являются входами первой группы блока, входы вторых групп узлоз памяти являются входами второй группы блока, выходы узлов памяти являются выходами блока.

На фиг. I представлена структурная схема предлагаемого устройства., на фиг. 2 — блок-схема блока управления и синхронизации, на фиг. 3—

5 блок-схема блока генерации команд обмена, на фиг. 4 — блок-схема блока буферной памяти; на фиг. 5 — блоксхема узла формирования команды "Ре.зервирование", на фиг. б — блок-схеБлок 4 управления и синхронизации (фиг. 2) содержит четвертый и пятый коммутаторы, первый и второй счетчики, первый триггер, элемент коммутации, первый элемент И и узел!

О формирования импульсов, к перному входу которого подключен первый выход четвертого коммутатора 11, второй выход которого подключен к первому входу первого элемента И 12 выход которого подключен к второму входу узла 10 формирования импульсов, первый вход элемента коммутации 13 подклюнен к шине логической единицы, а его выход подключен к первому входу первого триггера 14, второму входу элементa: И 12 и третьему входу узла 10 формирования импульсов, выход первого счетчика

15 подключен к его первому входу, второму входу пятого коммутатора !

6, второму входу триггера 14, выходь! которого подключены к группе входов коммутатора 16 и являются второй группой выходов БУ 4, третий выход коммутатора 11 подключен к первому входу коммутатора 16, выходы которого являются первой группой выходов БУ 4, второй вход элемента !3 коммутации подключен к шине логического нуля, выход узла 10. формирования импульсов подключен к второму входу счетчика 15, третьему входу коммутатора 16. и является выходом БУ 4,: выход второго счетчика 17 подключен к его второму входу и пятому входу коммутатора 16, четвертый вход которого объединен с первым входом счетчика 17, первый, второй и третий, четвертый входы коммутатора 1! являются входами первой и второй групп

БУ 4 соответственно., четвертый вход узла 10 формирования импульсов и первый вход счетчика 17 являются входаьы третьей группы блока БУ 4, выходы счетчиков !5 и 17, элемента .

l3 коммутации, элемента И 12, третий выход коммутатора 11 являются выходами третьей группы БУ 4.

Блок 9 генерации команд обмена (фиг. 3) содержит генератор импульсов, со второго по шестнадцатый эле-. менты И, с первого по пятый элемен- . ты ИЛИ, со второго по шестой триггеры, первый и второй дешифраторы, третий счетчик, первый и второй и третий формирователи, выход второ3, 1164717 ма узла формирования команл "Запись/

;/Чтение ",на фиг. 7 - блок-схема узла формирования адреса, на фиг. 8а, б — диаграмма работы предлагаемого устройства в режиме "Ввод", на 5 фиг. 9а, б, s - диаграмма работы предлагаемого устройства в режиме

"Вывод" ..

Предлагаемое устройство ввода-вывода полутоновой информации.(фиг. 1) содержит блок 1 сканирования, аналого-цифровой преобразователь (АЦП)

2, цифро-анапоговый преобразователь (ЦАП) 3, блок 4 управления и синхронизации (БУ), блок 5 буферной памяти, первый, второй и третнй коммутаторы 6-8 и блок 9 генерации команд обмена (ГКО); выход ВУ 4 подключен к первому входу АЦП 2 и входу ЦАП 3, выход которого подключен к входу блока 1 сканирования, выход которого подключен к второму .входу АЦП 2, выходы первой и второй групп блока 1 подключены к входам соответственно первой и второй групп БУ 4, к выходам первой группы которого подключены входы первой группы блока 5 буферной памяти, к входам второй группы которого подключены выходы группы первого ком,мутатора 6, к входам первой группы которого и входам первой группы второго коммутатора 7 подключены выходы второй группы БУ 4, к входам второй группы коммутатора 7 подклю- 35 чены выходы группы блока 5 буферной памяти, выходы груйпы коммутатора

7 подключены к входам первой группы третьего коммутатора 8, выходы первой группы которого подключены к 40 входам второй группы коммутатора 6, выходы группы АЦП 2 подключены к входам второй группы коммутатора 8, выходы второй группы которого подключены к входам группы ЦАП 3, вы- 45 ходы третьей группы БУ 4 подключены к входам первой группы блока 9 ГКО, выходы первой группы которого подключены к входам третьей группы БУ4, выходы второй группы блока 9 ГКО 50 подключены к входам третьей группы коммутатора 8, выходы третьей группы которого подключены к входам второй группы блока 9 ГКО, выходы и входы третьих групп ко- 55 торого являются соответственно . выходами и входами групп устройства.. 1647! 7 го элемента И 18 подключен к второму входу второго триггера 19, первому входу третьего счетчика 20 первому входу первого элемента ЙЛИ 21, первому входу первого формирователя 5

22, первому входу третьего триггера 23, выход триггера 19 подключен к. первому входу третьего. элемента

И 24, к,второму входу которого подключен выход генератора импуль- 1О сов 25, к третьему входу элемента

И 24 подключен выход второго элемента ИЛИ 26, выход элемента И 24 подключен к второму входу счетчика 20, выходы которого подключены к вхо- 15 дам первого дешифратора 27, первый выход которого подключен к первому входу элемента ИЛИ 26, второй вход которого и первый вход четвертого. триггера 28 подключены к второму вы- рб ходу дешифратора 27, второй вход триггера 28 объединен с вторым входом формирователя 22, третий выход дешифратора 27 подключен к третье- му входу элемента ИЛИ 26 и первому 25

Ф входу пятого триггера 29, к второму входу которого и четвертому входу элемента ИЛИ 26 подключен выход четвертого элемента И 30, выход триггера. 29 подключен к входу пятого элемента И 3!, четвертый выход дешифратора 27 подключен к первому . входу шестого триггера .32 и первому входу элемента И 30, пятый выход дешифратора 27 подключен к первому. входу шестого элемента И 33, второй вход которого и первый вход седьмого элемента И 34 объединены, выход элемента И 33 подключен к вто-. . рому входу триггера 32 и пятому входу элемента ИЛИ 26, шестой выход

40 дешифратора 27 подключен к второму входу элемента И 34 и первому входу восьмого элемента И .35, выход элемента И 34 подключен к первому вхо45 ,ду третьего элемента ИЛИ 36, входам девятого и десятого элементов. И 37 и 38, к второму входу третьего элемента ИЛИ 36 подключен первый выход триггера 23, второй выход которого подключен к первому входу одиннадцатого элемента И 39, седьмой выход дешифратора 27 подключен к второму входу элемента И 39 и первому входу двенадцатого элемента И 40, первые

55 входы тринадцатого и четырнадцатого элементов И 41, 42 и третий вход элемента И 39 объединены, 6 выход элемент а И 39 подключен к второму входу элемента ИЛИ 21, . к третьему входу которого подключен выход элемента И 40, второй вход которого объединен с первыьы входами элемента И 18 и пятнадцатого элемента И 43 и вторым входом элемента

И 35,выход элемента ИЛИ 21 подключен к второму входу элемента И 41, выход которого подключен к входу шестнадцатого элемента И 44, входы группы которого. являются входами второй . группы блока 9 ГКО, а выходы подключены к входам первой группы четвертого элемента ИЛИ 45, выходы группы формирователя 22 подключены к входам группы элемента И 37, выходы которого подключены к входам второй группы элемента ИЛИ 45, выход формирователя 22 подключен к второму входу второго формирователя 46, выходы которого подключены к входам группы элемента И 38, выходы которого подключены к входам третьей группы элемента ИЛИ 45, выходы третьего формирователя 47 подключень1. к входам группы элемента И 31, выходы которого подключены к входам четвертой группы элемента ИЛИ 45, с первого по восьмой входы второго дешифратора 48 и со второго по девятый входы элемента И 42 соответственно объединены, выходы элемента

И 42 являются выходами второй группы блока 9 ГКО, первый выход дешифратора 48 подключен к второму входу элемента И 18, второй выход дешифратора 48 подключен к третьему входу элемента И 35, третий выход дешифратора 48 подключен к третьему входу элемента И 35, третий выход дешифратора 48 подключен к второму входу элемента И 43, выход которого подключен к первому входу пятого элемента ИЛИ 49, выход которого подключен к второму входу триггера 23, выход элемента И 35 подключен к шестому входу элемента ИЛИ 26, третий вход элемента И 39 и первый вход элемента ИЛИ 49 являются первой группой выходов блока 9 ГКО, первый вход и второй вход триггеров

19 и 28 соответственно третий вход первого формирователя 22, вто-. рой вход элемента ИЛИ 49 и первый . вход формирователя 46 являются вхо дам первой группы блока 9 ГКО, вторые входы элементов И 30, 33 и 40, ! 647 l 7 третий вход элемента И 39, с первого по восьмой входы дешифратора 48 являются входами третьей группы блока 9 ГКО, выходы элемента HJM 45, триггеров 28, 29 и 32, элементов

ИЛИ 21 36 являются выходами третьей группы блока 9 ГКО.

Блок 5 буферной памяти (фиг. 4) содержит первый и второй узлы памяти 50 и 5! соответственно, входы первых групп которых являются входами первой группы блока 5, входы вторых групп узлов 50 и 5! памяти являются входами второй группы блока 5 выходы узлов 50 и 5! памяти являются выходами блока 5.

В качестве узлов 50 и 51 могут быть использованы любые стандартные:. у злы памяти.

Узел 22 формирования (фиг. 5) предназначен для формирования команды "Резервирование", необходимой для резервирования например УВУ . HMJI при работе последнего с предлагаемым устройством, и содержит триггеры 52, 53 и элементы И 54—

И 61, третий вход узла 22 формирования подключен к счетному входу триггера 52, к входу установки в нуль которого подключен второй вход 30 узла 22 формирования, первый вход последнего подключен к входу установки в нуль триггера 53, к счетному входу которого подключен инверсный выход триггера 52, прямой выход триг-З5 гера 53 подключен. к одному иэ входов элементов И 54 — И 61, выходы которых подключены соответственно к первому — восьмому выходам группы м узла 22 формирования, к выходу кото- > рого подключен инверсный выход триггера 53, к другому входу элементов

И 54 — 57,. 59 подключена шина логической единицы, к другому входу элементов И 58, 60, 6! подключена шина логического нуля. Узел 46.формирования (фиг. 6) предназначен для формирования команд "Запись/Чтение", поступающих в интерфейс ввода-вывода

УВУ НМЛ, и содержит элементы И 62 — ..

70, к входу элемента И 62 подключен первый вход узла 46 формирования, с которым соединен один иэ входов .элемента И 70! выход элемента И 62 подключен к одному из входов элемен.та И 69, к одному иэ входов элементов И 63-68 подключена шина логического нуля > второй вход узла 46 формирования подключен к другому входу элементов И 63 — 70, выходы которых подключены соответственно к первому восьмому выходам группы узла 46 формирования. Узел 47 формирования (фиг. 7) предназначен для формирования адреса НИЛ и содержит переключатель 71 с тремя контактным группами, к одним входам которых подключена шина логической единицы, а к другим — шина логического нуля, а выходы подключены соответственно к первому — третьему выходам группы узла 47 формирования, к четвертому— восьмому выходам группы которого подключена шина логического нуля, Предлагаемое устройство может работать в двух режимах "Ввод" и "Вывод" .

В режиме "Ввод" видеосигнал с выхода блока сканирования, например датчика фототелеграфного аппарата, поступает на. второй .вход АЦП 2, где под действием тактовых импульсов (TH) от БУ 4 на первом входе АЦП 2 преобразуется в цифровой код с частотой ТИ, кратной частоте сигнала управления, поступающего в БУ 4 через входы первой группы из блока 1 сканирования. Цифровой код через выходы группы АЦП 2, входы второй rpynra> и выходы первой группы коммутатора

8,. входы второй и выходы групп коммутатора 6 под действием управляющих сигналов Z и Z 2, сформированных в БУ 4 и поступающих на входы первой группы коммутатора 6, поступает на входы второй группы блока

5 буферной памяти. Поступление цифровой информации в блок 5 буферной памяти осуществляется побайтно под действием ТИ БУ 4, поступающих в блок 5 буферной памяти через входы первой группы последнего, Таким образам, данный режим харак-, теризуется тем, что между преобразованием видеосигнала АЦП 2 в цифровой код и занесением его в блок 5 буферной памяти существует жесткая синхронизирующая связь, осуществляемая посредством применения единой тактовой последовательности БУ 4..

Количество занесенных н блок 5 буферной памяти кодовых комбинаций определяется размерами строки фотоносителя блока сканирования.

На фиг, 8-9 изображены эпюры

?2-113 напряжений устройства.

11б4717

После занесения всей строки информации в блок 5 буферной памяти в БУ 4 вырабатывается управлякщий сигнал "Конец строки" KCI, обеспечивающий смену значений сигнапов

21 и Е, в результате чего на входы первой группы блока 5 буферной памяти поступают управляющие сигналы из БУ 4, позволяющие установить в блоке 5 буферной памяти узел 50 па10 мяти в состояние "Чтение", а узел

51 памяти - "Запись" информации.

Кроме того, под действием сигнала

KCl БУ 4, поступающего через входы первой группы в блок 9 ГКО, послед- 15 ний устанавливается в режим "Началь" ная выборка", во время которого в блоке 9 ГКО вырабатывается команда

"Запись", поступающая через выходы третьей группы последнего на входы группы устройства, например, интерфейс ввода-вывода УВУ Н11Л (EC-5517).

По окончании режима "Начальная выборка" под действием команды "Запись" в такте ИНФ-А от УВУ HNJI через входы третьей rpуппы и выходы первой группы как блока 9 ГКО, так и БУ 4, поступающих на входы первой группы блока 5 буферной памяти, в последнем происходит считывание информации 30 из ранее заполненного узла памяти и передача ее через выходы группы блока 5 буферной памяти, входы второй группы и выходы группы коммутатора 7, входы пеРвой группы и 35 выходы третьей группы коммутатора 8, входы второй группы и выходы третьей группы блока 9 ГКО на вход интерфейса УВУ HMJI с последующим занесением информации на ИЛ. Таким образом, 40 между считыванием информации с блока 5 буферной памяти и занесением ее на KI также существует жесткая синхронизирующая связь, осуществляемая посредством применения единой тактовой последовательности ИНФ-А

УВУ НМЛ . Одновременно со считыванием информации из заполненного узла памяти блока 5 буферной памяти,в свободный узел памяти последнего происходит занесение информации из блока 1 сканирования через АЦП 2 .

Количество считанной иэ блока 5 буферной памяти информации равно количеству занесенной в него информации и контролируется БУ 4, который по окончании считывания информации вырабатывает сигнап КС2, обеспечивающий установку узла 50 памяти блока 5 и блок 9 ГКО в состояние "Ожидание" (так как Т Т,ц )до появЦ . лення следующего сигнала KCl, появляющегося по мере заполнения узла

51 памяти блока 5 следующей строкой информации ° После этого цикл работы устройства в режиме "Ввод" повторяется.

В режиме "Вывод" от блока 1 сканирования, например, приемника фототелеграфного аппар ата, через входы второй группы в БУ 4 поступают

«управляющие сигналы, обеспечивающяе формирование TH в БУ 4, под действием которых иэ блока 5 буферной памяти происходит побайтное считывание информации о строке через выходы группы блока 5 буферной памяти, входы второй и выходы групп коммутатора 7, входы первой и выходы второй групп коммутатора 8 на входы группы ЦАП 3, с выхода которого в такте

ТИ БУ 4 в виде аналогового сигнала информация поступает на вход блока

1 сканирования, например усилителя. записи приемника фототелеграфного аппар ат а.

Таким образом, между считыванием информации из блока 5 буферной памяти и преобразованием ее в аналоговый сигнал ЦАП 3 существует жесткая синхрониэирующая связь, осуществляемая посредством применения единой тактовой последовательности ТИ БУ 4.

Количество считанной иэ блока 5 буферной памяти информации, определяемое длиной строки фотоносителя, также контролируется БУ 4, который, по окончании считывания одной строки, вырабатывает снгнап КСI, обеспечивающий смену значений сигналов 2 1 и 2 2, s результате чего на входы перпервой группы блока 5 буферной памяти поступают управляющие сигналы из БУ 4, позволяющие установить в блоке 5 узел 50 памяти в состояние

"Запись", а узел 51 памяти — "Чтение" информации. Кроме того, под дей- действием сигнала КСI БУ 4, поступающего в блок 9 ГКО через входы первой группы, последний переходит в режим чНачапьная выборка", во время которого формируется команда "Чтение", поступающая через выходы третьей группы блока 9 ГКО на входы группы, например, интерфейса ввода1164717!

О

f5

35

50

55 вывода УВУ НИЛ (ЕС-5517), По окончании режима "Начальная выборка" под действием команды "Чтение" в такте ИНФА происходит считывание информации, например, с ИЛ и занесение ее в блок 5 буферной памяти через входы третьей группы и .выходы второй группы блока 9 ГКО., входы третьей и выходы первой групп коммутатора 8, входы второй и выходы групп коммутатора 6, входы второй группы блока 5 буферной памяти .

Следовательно, между считыванием информации с МЛ и занесением ее в блок 5 буферной памяти также существует жесткая синхронизирующая связь, осуществляемая применением единой тактовой последовательности .

ИНФ-А, Одновременно с заполнением узла 50 памяти блока 5.буферной памяти из узла 5) памяти последнего под действием последовательности

ТИ происходит считывание строки

Ф информации. Количество занесенной в блок 5 буферной памяти информации с NJI определяется БУ 4, который по окончании занесения вырабаты- вает сигнал КС2,, устанавливающий блок 9 ГКО в состояние "Ожидание", а узел 50 памяти блока 5 буферной памяти, в состояние Хранение" информация до появления следующего сигнала KCI, появляющегося после. считывания строки информации. После этого цикл работы устройства в режиме "Вывод",повторяется. Следует учесть, что в первых двух циклах происходит считывание "пустой" стро- ки информации из узлов памяти блока 5 буферной памяти, а во всех последующих циклах будет считываться иэ блока 5 буферной памяти nonesная информация, Совместную работу БУ 4, блока 5 и блока 9 ГКО предлагаемого устройства (фиг. 1). можно описать, рассмотрев блок-схе!ы, представленные соответственно на фиг. 2, фиг. 4 и фиг. 3 и диаграммы, представленные на фиг..8а, б и фиг. 9а, б, в.

В режиме "Ввод" от датчика блока

1 сканирования через один из входов первой группы БУ 4 на первый вход коммутатора II поступает управляющий сигнал с частотой F (фиг. 8а, эпюра 73), а на второй вход коммутатора 11 через другой вход первой группы БУ 4 поступает сигнал датчика начала строки (ДНС ) (фиг. 8а, эпюра 74), которые появляются соответственно на первом и втором выходах коммутатора 11, на третьем выходе которого присутствует сигнал лог.

"0", определяющий режим "Ввод" (фиг. 8а, эпюра 72).

Работа устройства начинается переводом элемента 13 коммутации в положение 1 "Запуск" (фи;. 8а, б, эпюра 75), при этом снимается сигнал блокировки с одного из входов элемента И 12, с входа установки триггера 14 в нуль, с третьего выхода третьей группы БУ 4 и третьего входа узла IO формирования импульсов. На первый вход последнего с первого выхода коммутатора 11 поступает управлякщий сигнал с частотой F, а на второй вход узла 10 формирования им- .. пульсов со второго выхода коммутатора 11 через другой вход элемента

И 2 и его выход поступает сигнал ДНС.

Наличие сигналов F, ДНС и лог. "1" (" Запуск" ) обеспечивает выдачу тактовых импульсов.ТИ на выход узла 10 формирования импульсов в строго определенное время (r. 8a, эпюра 76) .

Зти импульсы через выход БУ 4 поступают на тактовый первый вход АЦП 2 для преобразования видеосигнала в последнем в цифровую информацию, которая, как это было показано выше поступает на первый — восьмой входы второй группы блока 5 буферной памяти (фиг. 4 и фиг. Sa, эпюры 87, 88) . Занесение этой информации в узел 50 памяти через четвертый — одиннадцатый входы последнего осуществляется под действием тех же

ТИ, поступающих на первый вход узла 50 памяти с выхода узла IO формирования импульсов, через третий вход и первый выход коммутатора !6, первый выход первой группы БУ 4 и первый вход первой группы блока 5 буферной памяти (фиг. 8а, б, эпюры 83).При этом с пятого выхода коммутатора 16 через пятый выход первой группы БУ 4, пятый вход первой группы блока 5 буферной памяти на третий вход узла 50 памяти поступает команда "Запись". Количество занесенной в узел 50 памяти информации о длине строки определяется счетчиком 15, на счетный вход которого с выхода уз.ла 10 формирования импульсов также поступает последовательность ТИ. По

11647) 7!

4 окончании занесения одной строки информации на выходе счетчика 15 появляется сигнал КС! (фиг. 8а, б, эпюра 77),который через второй вход и третий выход коммутатора 16, третий выход первой группы БУ 4, третий вход первой группы блока 5 буферной памяти (фиг. 8а, б, эпюра 84) поступает на второй управляющий вход узла

50 памяти, переводя последний в состояние "Хранение" информации. Поступление КС! на счетный вход триггера

l4 меняет на его выходе значения сигналов Z I и Е 2 (фнг. 8а, б, зпюры 78, 79 ) на обратные, которые в свою очередь, поступая на группу входов. коммутатора 16, обеспечивают поступление последовательности ТИ со второго выхода последнего через второй выход перной группы БУ 4, >0 второй вход первой группы блока .5 буферной памяти на .пер вый управляющий вход узла 51 памяти (фиг. 8а, 6, зпюра 85), а также. поступление команды "Запись" с шестого выхода ком- 5 мутатора 16 через шестой выход первой группы БУ 4, шестой вход первой группы блока 5 буферной памяти на третий управлякщий вход узла 51 памяти. При этом с пятого выхода 30 коммутатора 16 . через пятый выход первой группы БУ 4, пятый вход первой группы блока 5 на третий управляющий вход узла 50 памяти поступает команда "Чтение". Поступление

35 сигнала KCI через четвертый выход третьей группы БУ 4 на первый .нход первой группы блока 9 ГКО приводит последний в состояние обмена сигна- . лами "Начальная выборка" с интер-,ц фейсом ввода-вывода УВУ НМЛ (ЕС-5517).

В процессе обмена сигналами Начальная выборка" от блока 9 ГКО к интерфейсу ввода-вывода поступает команда "Запись", сформированная в узле 46 формирования (фиг. 6) под действием лог. "0" поступающего на первый нход последнего с третьего выхода коммутатора 11 БУ 4 (иг. 2) через второй выход третьей группы последнего и четвертый вход первой группы блока 9 ГКО, По окончании "Начальной выборки" от интерфейса ввода-вывода на первый управляющий вход узла 50 памяти (фиг. 4)через третий вход третьей группы и первый выход первой группы блока 9 ГКО, второй вход третьей группы БУ 4, четвертый вход и первый выход коммутатора 16, первый выход первой группы БУ 4 и первый. ныход первой группы блока 5 буферной памяти поступают тактовые импульсы ИНФ-А, под действием которых начинается побайтное считывание . информации с первого — восьмого выходов узла 50 памяти и через девятый — шестнадцатый выходы группы блока 5 буферной памяти (фиг. 8а,. б, эпюра 90), входы второй и выходы групп коммутатора 7 (фиг. 1), входы первой и.выходы третьей групп ком- мутатора 8, входы второй группы блока 9 ГКО, входы и выходы групп эле- ментаа И 44 (фи г. 3 ),входы первой группы и первый — девятыи выходы элемента ИЛИ 45, седьмой — пятнадцатый выходы третьей группы блока

9 ГКО по ШИН-К интерфейса вводавывода УВУ НМЛ занесение ее на ИЛ (фиг. 8а, б, эпюра 92). Окончание считывания информации с узла 50 памяти на NJI определяется сигналом

КС2 с выхода счетчика 17 (фиг. 8а, б, эпюра 82), на счетный вход которого поступает ИНФ-А. Сигнал КС2 через пятый выход третьей группы

БУ 4 поступает на пятый вход первой группы блока 9 ГКО и переводит последний в состояние "Окончание операции" с последующим переводом его в исходное состояние. Поступление сигнала КС2 через пятый вход и третий выход коммутатора 16, третий выход первой группы БУ 4, третий вход первой группы. блока 5 на второй управляющий вход узла 50 па-. мяти переводит последний в исходное состояние (фиг. 8а, ° б, эпюра 84).

Одновременно со считыванием информации из узла 50 памяти íà Ml происходит занесение второй строки информации в узел 51 памяти с выхода

АЦП 2 (фиг. 8а, 6, эпюры 87, 89) под действием ТИ, поступающих на первый управляющий вход узла 51 памяти с выхода узла IO формирования импульсов БУ 4 (фиг. 2), через третий вход и второй выход коммутатора

16, второй выход первой группы БУ 4 . и второй вход первой группы блока

5 буферной памяти (фиг. 8а, б, эпюра 85 ). Количестно занесенной в узел

51 памяти информации определяется счетчиком 15, на выходе которого по окончании занесения втор