Устройство для интегрирования постоянного тока
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ИНТЕГРИРОВАНИЯ ПОСТОЯННОГОТОКА, содержащее последовательно соединенные первый и второй усилители постоянного тока, пороговый элемент, счетчик и цифроаналоговый преобразователь, выход которого подключен к другому входу второго усилителя постоянного тока, первый интегрируюш,ий конденсатор, первая обкладка которого подключена к выходу второго усилителя постоянного тока, второй интегрирующий конденсатор , первая обкладка которого соединена с выходом первого усилителя постоянного тока, являюш,имся выходом устройства, причем вход первого усилителя постоянного тока через масштабный резистор соединен с входом устройства, ключ, управляющий вход которого через одновибратор подключен к выходу порогового элемента, а первый вывод - к входу первого усилителя постоянного тока, и источник напряжения смещения , отличающееся тем, что, с целью повыщения точности интегрирования и помехоустойчивости устройства, оно содержит ограничивающий резистор, включенный ( между источником напряжения смешения и второй обкладкой второго интегрирующе (Л го конденсатора. Соединенной с вторым выс водо.м ключа, причем вход первого усилителя постоянного тока подключен к второй обкладке первого интегрирующего конденсатора . о Oi 4
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„Я0„„1166144
4(50 G 06 G 7/186
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3603360/18-24 (22) 10.06.83 (46) 07.07.85. Бюл. № 25 (72) А. Я. Булгаков (53) 681.335 (088.8) (56) 1. Сергеев Н. П. Основы вычислительной техники. М., «Высшая школа», 1973, с. 52 — 57.
2. Аналоговая и аналого-цифровая вычислительная техника. Сб. статей Под ред.
Б. В. Ушакова, вып. 6, М., «Советское радио», 1973, с. 190 — 195.
3. Авторское свидетельство СССР по заявке № 2620573/24, кл. G 06 G 7/18, 1978 (прототип). (54) (57) УСТРОЙСТВО ДЛЯ ИНТЕГРИРОВАНИЯ ПОСТОЯННОГО ТОКА, содержащее последовательно соединенные первый и второй усилители постоянного тока, пороговый элемент, счетчик и цифроаналоговый преобразователь, выход которого подключен к другому входу второго усилителя постоянного тока, первый интегрирующий конденсатор, первая обкладка которого подключена к выходу второго усилителя постоянного тока, второй интегрирующий конденсатор, первая обкладка которого соединена с выходом первого усилителя постоянного тока, являющимся выходом устройства, причем вход первого усилителя постоянного тока через масштабный резистор соединен с входом устройства, ключ, управляющий вход которого через одновибратор подключен к выходу порогового элемента, а первый вывод — к входу первого усилителя постоянного тока, и источник напряжения смещения, отличающееся тем, что, с целью повышения точности интегрирования и помехоустойчивости устройства, оно содержит ограничивающий резистор, включенный между источником напряжения смещения и второй обкладкой второго интегрирующего конденсатора, соединенной с вторым выводом ключа, причем вход первого усилителя постоянного тока подключен к второй обкладке первого интегрирующего конденсатора.
1166144
Изобретение относится к аналого-цифровой вычислительной технике и может быть использовано, например, для построения электронного интегратора постоянного тока с большим временем интегрирования.
Известны устройства для интегрирования, содержащие интегрирующий конденсатор, включенный в цепь обратной .связи усилителя постоянного тока (1).
В условиях микроминиатюризации радиоэлектронной аппаратуры такие интеграторы имеют большие ограничения по времени и точности интегрирования ввиду недопустимости больших габаритов конденсатора.
Известен интепратор постоянного тока, содержащий последовательно соединенные первый и второй усилители постоянного тока, последовательно соединенные пороговое устройство, реверсивный счетчик и цифроаналоговый преобразователь, конденсатор, первая обкладка которого соединена с входом порогового устройства и с выходом первого усилителя, а вторая обкладка — с входом первого усилителя; ключ и одновибратор: причем вход первого усилителя подключен к входу устройства, выход цифроаналогового преобразователя ггодключен к входу второго усилителя, управляющий вход ключа соединен с выходом одновибратора, вход которого подключен к любому выходу, выбранному из группы, состоящей из выходов порогового устройства, счетчика, цифро-аналогового преобразователя и второго усилителя; конденсатор шунтирован ключом, выход второго усилителя соединен с выходом устройства (2).
Наиболее близким по технической сущности и достигаемому результату к изобретению является устройство для интегрирования постоянного тока, содержащее последовательно соединенные первый и второй усилители постоянного тока, пороговый элемент, счетчик и цифроаналоговый преобразователь, выход которого подключен к второму входу второго усилителя, между выходом которого и входом первого усилителя включены первый интегрирующий конденсатор и ключ, второй интегрирующий конденсатор, включенный между входом и выходом первого усилителя, источник напряжения смещения, подключенный через ключи к входу первого усилителя постоянного тока (3).
Недостатком известного устройства является сложность, вызванная присутствием нескольких ключей и двух сравнительно крупных конденсаторов.
Целью изобретения является упрощение устройства и уменьшение габаритов.
Поставленная цель достигается тем, что устройство для интегрирования постоянного тока, содержащее последовательно соединенные первый и второй усилители постоянного тока, пороговый элемент, счетчик и циф5
55 роаналоговый преобразователь, выход которого подключен к другому входу второго усилителя постоянного тока, первый интегрирующий конденсатор, первая обкладка которого подключена к выходу второго усилителя постоянного тока, второй интегрирующий конденсатор, первая обкладка которого соединена с выходом первого усилителя постоянного тока, являющимся выходом устройства, причем вход первого усилителя постоянного тока через масштабный резистор соединен с входом устройства, ключ, управляющий вход которого через одновибратор подключен к выходу порогового элемента, и источник напряжения смещения, содержит ограничивающий резистор, включенный между источником напряжения смещения и второй обкладкой второго интегрирующего конденсатора, соединенной через ключ с входом первого усилителя постоянного тока, подключенным к второй обкладке первого интегрирующего конденсатора.
На чертеже представлена функциональная схема устройства для интегрирования постоянного тока.
Устройство для интегрирования постоянного тока содержит усилитель постоянного тока (УПТ) 1, интегрирующий конденсатор
2, цифроаналоговый преобразователь 3, счетчик 4, пороговый элемент 5, одновибратор 6, ключ 7, усилитель 8 постоянного тока, масштабный резистор 9, ограничивающий резистор 10, второй интегрирующий конденсатор 11, причем резисторы 9 и 10 и конденсатор 11 образуют блок 12 памяти, УПТ 1 содержит усилитель 13 и масштабные резисторы 14 — 16. Пороговый элемент
5 состоит из элемента ИЛИ 17, генератора
18, однопороговых элементов 19 и 20. элемента И 21.
И „и И,„„— общие входное и выходное напряжения, И - выходное напряжение УПТ 1, 1, — ток через конденсатор 2,,1» — входной ток интегратора, Ucz, напряжение смещения «нуля» УПТ 1, вырабатываемое преобразователем 3, кодовые входы которого соединены с выходами разрядов двоичного нереверсивного счетчика 4.
Его счетный вход T соединен с выходом порогового элемента 5 и с входом одновибратора 6, выход которого подключен к управляющему входу нормально разомкнутого ключа 7. Один его вывод соединен с инвертирующим входом УПТ 8, выход которого является выходом устройства, с резистором
9 и с конденсатором 2, другой обкладкой подключенным к выходу УПТ 1. Он охвачен (через инвертирующий вход и делитель напряжения на резисторах 15 и 16) последовательной ООС по напряжению; неинвертирующий вход УПТ 1 соединен с выходом
УПТ 8. Между выходом УПТ 8 и вторым выводом ключа 7 включен конденсатор 11, подключенный одной обкладкой к источнику напряжения смещения U«, через резистор
1!66144
10, инвертирующий вход усилителя 13 через резистор 14 подключен к второму входу
УПТ 1, выход которого подключен к входу порогового элемента 5.
Интегратор работает следующим образом.
При разомкнутом ключе 7 и И,„, =const резистор 9, последовательно соединенные
УПТ 8 и 1, которые в этом случае представляют собой единый усилитель, образующий с конденсатором 2 интегрирующий операционный усилитель.
УПТ 1 охвачен дискретной ООС по напряжению через пороговый элемент 5, счетчик 4 и преобразователь 3. Действие данной ООС таково, что она исключает насыщение УПТ 1- если напряжение И„близко к любому из двух уровней насыщения, элемент ИЛИ 17 изменяет свое состояние с
«логического О», на «логическую 1».очередной импульс генератора 8 через элемент
21 записывается счетчиком 4, напряжение
И,„, получает приращение и через резистор
14 смещает рабочую точку усилителя 3, удаляя ее от того уровня насыщения, к которому она приближалась, в область линейной зоны амплитудной характеристики усилителя. Счетчик 4 — нереверсивный и данный результат достигается пропуском через элемент 2! одного импульса генератора 18 только при приближении к одному (первому) уровню насыщения. Для второго уровня насыщения первый пропущенный элементом 21 импульс генератора 18, давая всегда положительное приращение абсолютного значения И,„„за исключением случая, когда счетчик 4 переполняется, перемещает рабочую точку усилителя 13 ближе к насыщению или в область насыщения, «логическая 1» на выходе элемента ИЛИ 17 сохраняется, поэтому на счетчик 4 поступает следующий импульс и т.д. до тех пор, пока не переполнится счетчик 4 и соответственно не изменится скачком напряжение И,„,: от максимального к минимальному значению. При этом рабочая точка УПТ 1 перемещается в область первого уровня насыщения (исключение составляет случай, когда напряжение
И таково, что сброс счетчика 4 соответствует линейному участку характеристики
УПТ 1). На счетчик 4 продолжают поступать импульсы: его входной код увеличивается от нуля до значения, в простейшем случае на единицу меньше того исходного кода, при котором рабочая точка приблизилась к второму уровню насыщения; абсолютное значение И,„, получает отрицательное приращение относительно исходного значения, элемент ИЛИ 17 изменяет свое состояние с «1» на»0», предыдущий код счетчика запоминается.
Так как И,„, непостоянно, то напряжение Ио, нельзя использовать в качестве выходного напряжения интегратора. Дискретная ООС, охватывающая УПТ 1, позволяет это сделать при ограниченном диапазоне напряжения Roc- Однако его перепады (а И„), вызванные дискретностью приращений напряжения И,„,, требуют форсированного разряда (точнее, перезаряда) конденса-. тора 2 на то же приращение аИ„, причем импульсный ток перезаряда конденсатора 2 не должен вызывать значительной погрешности и нтегри рова ния. В интеграторе это достигается тем, что перезаряд конденса1О тора 2 осуществляется через ключ 7, который замыкается под действием импульса одновибратора 6, вырабатываемого одновременно с появлением скачка а И, и через конденсатор l i. При закрытом ключе 7 кон<5 дснсатор 11 через резистор 10 заряжается до напряжения, равного сумме напряжений
И „„и И,и, с погрешностью, определяемой законом изменения во времени напряжения
И „ и постоянной времени цепи конденсатора 11. Функций конденсатора l! — заном20 нить напряжение И совместно с замкнутым ключом 7 и УПТ 8. Последнйй при этом охвачен емкостной ООС по напряжению и поэтому в основном отфильтровывает импульсный ток перезаряда конденсатора 2.
В течение замыкания ключа 7 нестабильность напряжения И определяется следующими основными факторами: падением напряжения на сопротивлении ключа 7 от тока перезаряда и приращением напряжения на запоминающем конденсаторе 1L под действием суммы тока перезаряда и тока резистора 10. Его сопротивление тем лучше, чем оно меньше (чтобы снизить постоянную времени цепи конденсатора 11 при разомкнутом ключе 7). Напряжение И „ выравнивает потенциал вывода конденсатора 1 с
3g потенциалом входа УПТ 8, что необходимо для исключения значительного скачка напряжения Иц„„при замыкании ключа 7, и вместе с тем уменьшает ток резистора 10 при замкнутом ключе 7.
Другой вариант конструктивной реализации блока !2 памяти — высококачественная реализация памяти, целесообразная для большой точности интегрирования, когда ток перезаряда пропускается через ключ
7, но он не проходит через конденсатор 11 благодаря тому., что полюс ключа, не соединенный со входом УПТ 8, подключен к выходу дополнительного УПТ, инвертирующий и неинвертирующий входы которого соединены соответственно с инвертирующим входом УПТ 8 и с точкой соединения элементов 11 и 10; и когда достигается низкая постоянная времени конденсатора 1 1 тем, что резистор 10 заменен нормально замкнутым ключом.
Большинство остальных узлов интегратора в зависимости от конкретных условий также целесообразно реализовать по разному. Если коэффициент передачи интегрирования должен быть обратного знака в сравнении с тем, что есть в изображенном инте1166144
55 граторе, то после УПТ 8 необходим дополнительный инвертирующий УПТ, с выхода которого снимается напряжение И „, а вычитание из него напряжения Ис,», проще произвести путем вычитания пропорциональных токов на инвертирующем входе УПТ 1, который в этом случае должен быть охвачен параллельной ООС по напряжению. При этом в цепи дискретной ООС целесообразно использовать преобразователь кода непосредственно в постоянный ток, а не в напряжение постоянного тока. Замена нереверсивного счетчика на реверсивный исключает длительный переходный процесс при приближении рабочей точки УПТ 1 к одному из уровней насыщения. В интеграторе с реверсивным счетчиком 4 пороговый элемент
5 может состоять только из элементов 19 и 20 и генератора 18; выход генератора 18 непосредственно соединен со счетным входом, а выходы пороговых элементов 19 и 20 соединены со входами сложения и вычитания счетчика. Если интегрирование осуществляется только в одну сторону, например, в генераторе пилообразного напряжения, то пороговый элемент 5 может быть однопороговым. Запуск одновибратора 6 может осуществляться не только с выхода порогового элемента 5, но и с выходов счетчика 4, цифроа налогового преобразователя 3, потому что и выходные сигналы изменяются скачкообразно.
Важной комплексной характеристикой аналоговых интеграторов постоянного тока является частное от деления произведения объема конденсатора (V, ) и погрешности (8) на время интегрирования (Т„) . Если интегрирование начинается с напряжения на конденсаторе Ис =О, то средний ток через конденсатор емкости С
Зс = С Uñ./Tè, (i)
При постоянном значении паразитных токов, которые вызывают часть, наиболее трудно устранимую при большом Тс, погрешности, она обратно пропорциональна
Jc, . Произведение С Ис прямо пропорционально объему для конденсаторов одного типа. При этом из (1) следует, что
Е Ч(Т =Х где Х = сом . (2) При работе интегрирующего усилителя весь ток Jc участвует в интегрировании, поэтому, например, увеличение Эс с . для снижения 8< неизбежно вызывает увеличение правой части (1) и, согласно (2), ухудшение отношения Чс /Т .
В предлагаемом устройстве ток J принудительно изменяет свое направление - при перезаряде конденсатора 2, а в процессе интегрирования участвует только часть тока J,: ток, который имеет место в промежутке между перезарядами. Благодаря этому ток
Jc. >, который фигурирует в (I), равен разности двух средних токов: одного — в про5
25 зо
45 межутках между перезарядами, другого— во время перезаряда, но о„обратно пропорциональна первому току. Оба последних тока могут в любое число раз превышать максимум тока Зс.ср. из (1), поэтому он не имеет однозначной связи с погрешностью с»„ ее можно уменьшить, оставляя неизменным отношение V /Ти, причем Ки пропорционально уменьшается. Так как параметры
Дц,% и Т по-прежнему остаются взаимосвязанными согласно (2), то при меньшем значенни К„выигрыш можно получить по любому параметру, в том числе одновременно по всем трем, независимо от их абсолютных значений. Например, устройство применимо при временах интегрирования как в тысячи секунд, так и в единицы микросекунд, обеспечивая решение такой актуальной для микроминиатюризации радиоэлектронной аппаратуры задачи, как уменьшение размеров конденсаторов., Предложенное устройство имеет ограничение по минимуму коэффициента К, потому что конечно минимальное время перезаряда конденсатора (2). Например, при увеличении токов Эзх=З, с целью уменьшения погрешности J конденсатор 2 чаще перезаряжается, при этом возрастает доля времени перезаряда и соответствующая Iloгрешность. Последняя, составляя частьд, ограничивает ее снизу. Для уменьшения времени перезаряда в предложенном устройстве необходимо увеличить быстродействие и импульсный выходной ток УПТ 1 и 8, быстродействие ряда других элементов, уменьшить сопротивление ключа 7. В связи с этим может возрасти объем электронной части, компенсируя уменьшение объема конденсатора 2. Погрешность от времени перезаряда можно снизить путем усложнения устройства: использованием второго конденсатора, который в пассивном режиме должен быть заряжен до напряжения, близкого к тому, которое будет после перезаряда. Второй конденсатор заменяет первый для интегрирования, тот тем временем перезаряжается, затем они меняются ролями и т.д.
В предложенном устройстве импульсные помехи могут дать лишь кратковременные сбои, что показывает процесс восстановления равновесного состояния интегратора при сбое нереверсивного счетчика.
Погрешности порогового устройства, реверсивного счетчика и цифроаналогового преобразователя роли не играют: они лишь подготавливают условия для приращения (после перезаряда) напряжения на конденсаторе на постоянную величину, которая в точности равна перепаду напряжения ООС.
Последнее определяет то, что при возобновлении интегрирования после окончания перезаряда напряжения в интеграторе полностью уравновешены, и изменение резуль1166144
/Вл
Составитель С. Белан
Редактор Н. Пушненкова Техред И. Верес Корректор И.Муска
Заказ 4313 46 Тираж 710 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 тата интегрирования начинается с того уровня, который есть после запоминания, т.е. независимо от параметров элемента 5, счетчика 4 и преобразователя 3, а также независимо от коэффициента передачи выходного сигнала цифроаналогового преобразователя 4 на выход УПТ I, являющегося параметром последнего.
В известном устройстве установка начального условия интегрирования производится по двум каналам управления: начальным тО напряжением на конденсаторе и начальным кодом счетчика.
В предложенном устройстве установка начального условия интегрирования может производиться по одному каналу управления: путем непосредственного задания только одной величины: результата интегрирования, без его контроля, что упрощает интегратор. Это достигается, например, путем задания интегрируемого тока 3 и охватом
УПТ 8 параллельной резистивной ООС по 20 напряжению.
В сравнении с известным предлагаемое устройство проще, так как имеет один ключ, (а известное устройство — два) .
Кроме того, конденсатор 11 может иметь значительный ток утечки, что позволяет использовать электролитический конденсатор, имеющий небольшие габариты. Соответствующий конденсатор известного устройства постоянно подключен к входу устройства и поэтому должен иметь большое сопротивление изоляции, что увеличивает его габариты.
Упрощение и уменьшение габаритов достигается за счет потенциальной точности и увеличения переменной составляющей выходного напряжения.
Известное устройство при добавлении третьего ключа, коммутирующего входной ток, может иметь высокую точность и минимальные пульсации. В предложенном устройстве выходное напряжение всегда содержит в течение перезаряда конденсатора
2 два импульсных напряжения: напряжение на открытом ключе 7 и приращение напряжения на конденсаторе 11 от тока перезаряда. Причем второе напряжение вносит погрешность 11выкв результаты последующего интегрирования. Второе импульсное напряжение компенсируется с помощью напряжения источника Uw .