Устройство для отображения параметров импульса на экране осциллографа
Иллюстрации
Показать всеРеферат
1. УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ПАРАМЕТРОВ ИМПУЛЬСА НА ЭКРАНЕ ОСПИЛЛОГРАФА, содержащее первый эле.мент ИЛИ, выход которого подключен к первому входу первого триггера, первый выход которого подключен к первому входу первого ключа, второй выход первого триггера подключен к первым входа .м второго и третьего ключей, второй вход которых подключен соответственно к выходу первого и второго аналоговых сумматоров , первый вход которых подключен соответственно к первому и второ.му выходам адресного блока, вторые входы первого и второго аналогов1з1х су.мматоров подключены соответственно к первому и второму выхода .м блока формирования цифрового знака , третий выход которого подключен к первому входу первого смесителя, выход которого является выходом устройства, выходы второго и третьего ключей соединены соответственно с первы.ми входами второго и третьего смесителей, выходы которых являются выходами устройства, выходы блока аналого-цифрового преобразования подключены к входам первой группы блока ключей , входы второй группы которого подключены к выходам первого дешифратора, один из выходов которого подключен к первому входу первого элемента И, входы первого дешифратора подключены к выходам первого счетчика, блок вертикального отключения и второй дешифратор, отличающееся тем, что, с целью повышения точности из .мерения параметров импульсов и расширения области применения, в него ввелешз блок горизонтального отклонения, б.юк регулирования импульсов подсвета, перный дифференцирующий элемент, блок ко.ммутации , второй элемент И, второй элемент ИЛИ и второй счетчик, первый вход которого соединен с выходом первого элемента ИЛИ, соединенны.м с первым входом б.юка коммутации и с первым входом вторО1Ч) элемента ИЛИ, выход которого подк.почс); к первому входу первого счетчика, вто|К)й вход которого подключен к четвертому Bi iходу блока формирования цифрового знака , подключенному к второму входу первого элемента И, выход которого подключен к второму входу второго элемента ИЛИ, к iS первому входу второго элемента И, к второ (Л му входу второго счетчика, выходы которого подключены к входам второго дешифратора, выходы которого подкатючены к входам третьей группы блока ключей, выходы которого подключены к входам блока формирования цифрового знака, первый вход которого подключен к перво.му выходу блока коммутации , а второй вход - к выходу второго элемента И, соединенному с третьим входом о: адресного блока и с первым входо.м первого со элемента ИЛИ, второй вход которого яатяется первым входом устройства, второй вход второго элемента И подключен к одному из выходов второго дешифратора, второй вход устройства подключен к второму входу блока коммутации и к второму входу первого ключа, выход которого подключен к входу блока вертикального отклонения, выход которого соединен с вторым входом третьего смесителя, и к входу блока горизонтального отклонения, первый выход которого подключен к второ.му входу второго смесителя, а второй выход - к блоку регулирования импульсов подсвета, выход которого подключен к второму входу первого смесителя, и к входу первого дифференцируюшего элемен
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А (51)4 G 09 G 1/08
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3701424/24-24 (22) 15.02.84 (46) 23.07.85. Бк>л. № 27 (72) B. С. Говоров и А. Ф..Миронов (53) 681.327.11 (088.8) (56) Щвецкий Б. И. Электронные цифровые приборы. Киев, «Техника», 1981, с. 29.
Авторское свидетельство СССР № 1115088, кл. G 09 G 1/ 08, !984. (54) (57) 1. УСТРОЙСТВО ДЛЯ ОТОЬРАЖЕНИЯ ПАРАМЕТРОВ ИМГ1 УЛ ЬСА НА
ЭКРАНЕ ОСЦИЛЛОГ РАФА, содержагцее первый элемент ИЛИ, выход которого подключен к первому входу первого триггера, первый выход которого подключен к первому входу первого ключа, второй выход первого триггера подключен к первым входам второго и третьего ключей, второй вход которых подключен соответственно к выходу первого и второго аналоговых сумматоров, первый вход которых подключен соответственно к первому и второму выходам адресного блока, вторые входы первого и второго аналоговых сумматоров подключены соответственно к первому и второму выходам блока формирования цифрового знака, третий выход которого подключен к первому входу первого смесителя, выход которого является выходом устройства, выходы второго и третьего ключей соединены соответственно с первыми входами второго и третьего смесителей, выходы которых являются выходами устройства, выходы блока аналого-цифрового преобразования подключены к входам первой группы блока ключей, входы второй группы которого подключены к выходам первого дешифратора, один из выходов которого подключен к первому входу первого элемента И, входы первого дешифратора подключены к выходам первого счетчика, блок вертикального отключения и второй дешифратор, отличаюи(ееся тем, что, с целью повышения точности измерсния параметров импульсов и расширения области применения, в него введены блок горизонтального отклонения, блок регулирования импульсов подсвета, первый дифференцирующий элемент, блок коммутации, второй элемент И, второй элемеl! T
ИЛИ и второй счетчик, первый вход которого соединен с выходом первого элемента
ИЛИ, соединенным с первым входом блок» коммутации и с первым входом второго элемента ИЛИ, выход которого подключен к первому входу первого счетчика, вырой вход которого подключен к четвертому выходу блока формирования цифрового знака, подключенному к второму входу первого элемента И, выход которого подключен к второму входу второго элемента ИЛИ, к д первому входу второго элемента И, к второ- ® му входу второго счетчика, выходы которого рр подключены к входам второго дешифратора, М4 выходы которого подключены к входам третьей группы блока ключей, выходы которого подключены к входам блока формирования цифрового знака, первый вход которого подклк>чен к первому выходу блока коммута U,èè, а второй вход — к выходу второго 1 элемента И, соединенному с третьим входом ф".> адресного блока и с первым входом первого элемента ИЛИ, второй вход которого является первым входом устройства, второй вход второго элемента И подключен к одному из выходов второго дешифратора, второй вход устройства подключен к второму входу блока коммутации и к второму входу первого ключа, выход которого подключен к входу блока вертикального отклонения, выход которого соединен с вторым входом третьего смесителя, и к входу блока горизонтального Ф отклонения, первый выход которого подключен к второму входу второго смесителя, а второй выход — к блоку регулирования импульсов подсвета, выход которого подключен к второму входу первого смесителя, и к входу первого дифференцируюшего элемен!!690!1 та, выход которого подключен к второму входу «ервого триггера, первый выход которого подключен к третьму входу блока коммутации, второй и третий выходы которого подключены к входу блока аналого-цифрового преобразования.
2. Усгройство по !i. !. or.гичаюи(Pe>ñÿ тем, б>. !Ок K0»)1 I> i 3! I H H < О, !PPiKH I БТО()ой и тр(тий тр;!псры, третий элемент ИЛИ. третий и HPTâpðòhié элементы И, четвертый
1i пятый клю(и, второй дифферснцирующий элс»еl!T, !Ipрвый элсм<ч>т задержки и четвертый см((и:ель, псрвый вход которого подК.!!0 I< Н K ВТОРЫМ РХ<7Дс> Vl BTOPOf И TP(!ThE .ÃO гри; еров и Выходу (е Гвсртого клю I» псрБый Б)н>д !OCOpof !)одключеп к !>ервому
БХ<>Д I!t 0БО> 0 K 1Ê)Чс! If K IICPBO»У Г>Х<)Д»
fIfl < ОГО k,>!< . !1, ВТОР<)й БХО, 1, I(OTО ;)ОГO с! t:. PСЗ ч(ГБсртый э !сх!с! т И !и)д !ю и и к f1<. рБ()м»
Вх0.1 тр(! ьсго элемент-> И, к Бторсл!х зь.Хо.j» 10(7»HI 0 Г>)И Гl СРЯ И К ВЫХОД < 1 !)СTLP! (2 т, ) и! I CH3, 3 Б !>!Х(7. — — K Б1 0(70)1 > БХО (у <е I —БСPTOI < С)> < E I!Т(.>и, 1С ()С:1 БТО>)01< ДИ ффСРС>!iIHPX К)ЩИИ Э1СМС :11 It ВХОД>> IIPPBOBO ЭЛ< 1
Из(>0 j)t т<. ни(. Отно(IIòc)I I(<,п(!) (70вой из)1(Р!! Г(, >Ь ПО И 1 (X II H IVP, I БТОХ! с>ТП k(, БЬ. Ч 1!С.111
Т(.1 !>>!0<1 1 (XIIHKt. и Xi <>?I!P ОЬ(ТЬ ИСIIO. Ih!OB» >I<)
:;, IН OТO )j)l>?KC!IH)I !I» )7СОБ Б (P0P;v1(. ДЕСНТH ЧНЫХ IИС(. .I П 1 3k(7»IIP ЭГ!СК1 (70Н>К) . I X", !(. Б<)И Tpt>()KÈ (7! (I OCil lfЛ, 10! ра<()3 с Одновременным .Набл!одением са vi»x импульсов. (. >СГ! ЫО H:306PCTЕНИ?1 Яв. !ЯЕТСсс! I!OBBII IIPIIH C точности изме!)ения параметров их(пъльсов
И Раси!ИР: НИЕ О()ЛЯСтк ПРИМСНЕНИЯ ПУт(-.vl УБЕл)щения количества отображенных параметров. уменьшения времени их измерения и улучшения удобства работы с приборами
3;l Г ipT использования дискретных измерительных блоков и отображения результатов измерения Б цифровой форме с одновременным наблюдением самих импульсов.
113 <риг. представлена структурнг>я схем» устр(71!Ст!>(1; Iii> фн!. 2 — эп)оры наПРЯ?КЕБИй Б ()с!ЗГ!<Ч!!Ы; тОЧК»Х СX< МЬ1 Уетройств»; ня фиг. 3 -- структурн»я схема
Олок» коммутации: н» фи!. 4 — эпюры няiiPBЖСНИй В РЯЗ. !ПЧНЫХ 10ЧКсl. СХСМ >1 ОЛОКсl коммутации; l!E) фиг. 5 — структурн»н схсх!я адресного блока; на фиг. 6 — — эшоры напря?KP!IH Й Б РЯЗЛ И 111ЫХ ГОЧКЯХ СХЕ» Ы 3 li)CCI!<
>х> блока: н» фиг. 7 структурная с. »3
0.)окс! 3IIQ.T>ÎÃO-НИф()ОБО!.О п>)СОбразовс) НИ И;
Н с! <()И Г. 8 . СТруk ÃX рп <<я CX(>)13 О. 1<)K» фо(7мента задержки и через третий элемент
ИЛИ к второму входу третьего триггера, первый вход второго элемента ИЛИ подкл!очен к выходу первого элемента ИЛИ и через второй триггер к второму входу третьего эле"vlpIIT3 И, выход которого подключен к второму входу четвертого ключа.
3. Устройство по и. 1, отличаю(иееся тем, что его адресный олок содержит первый и второй потенциометры, первый и второй ждущие генераторы. первый и второй интеграторы, третий и четвертый аналоговые сумматоры, первые входы которыx соединены соответственно с выходами первого и второго потенциометров, а выходы соответствс!(но с одними из входов первого
И БТО!70Г(2 сl НЯЛОГОВЫХ С \ »М с>Т01)ОВ ВЫХОДЫ и< рвог0 и !Ггорого жд;>щих генераторов подклlоч(.ны соотВстствш!НО через Hcj)BBIЙ и BTÎРОИ И!(ТЕГРЯ ГОРЫ К БТÎ()hi. (1 БХО, > с> >1 TP(>ÒÜPÃO
И Ч<.ТВ(. PTO! 0 ЯНЯЛО(ОВЫХ C Xi!>13TO!)OБ, В10рой Вход первого интегратора подключен к Выходу I!cрБО>о э,!С»ентя И, второй вход
ВТОро! 0 H ii! (Ã;)ат Ора I!0,)K.110ЧСН K ьч>!ХОД>
Второго эле»OHT3 И.
2 миров»пня IIH(j)1208010 знака; н» фиг. 9 э!)юры !i 3ï 1)я?I(eнHи В различныv тoч кяx схемы блок» формирования цифрового зн»к!1; ня фиг. !О и !1 — при»еры полиграм5 мы и:1 д(сити линсиных OT()p»koB i;IH glopмирования цифр; на фиг. 12 — структурная схем» блока ключей; ня фиг. !3 — схема ! .!Юс!с).
; стройстБО для отображения пярамет;<) ров и»пульса на экране осциллографа содержит первый элс»еHT ИЛИ 1, трипер 2, п(рвый 3, второй 4 и третий 5 ключи, первый 6 и второй 7 аналоговые сумматоры, адресный бл(ж 8, блок 9 формирования цифровОГO знака, первый !О, второй 11 и тпстий !2 смеситсли, блок 13 аналогоцнф(70ВОГО п,7СO()p»зОВания, б.10к 14 чей, первый дешифратор !5, первый элемент
И !6, псрвый счетчик 17, блок 18 вер1Hk3;ihil0 o отклонения, второй дешифратор 19, блок 20 горизонтального отклонения, блок 2! регулирования импульсов подсвета, диффсрснцирующий элемент 22, блока 23 коммутации, второй элемент И 24, второй элемент И. !И 25 и второй счетчик 26.
Устройство работаеT сг!едующим обраЗОМ.
Первоначально оператор нажимает кнопочный псрскл)оч»тель (не показан), сфор1169011 мированным таким образом кратковременным сигналом U1D((фиг. 2) через первый элемент ИЛИ 1 триггер 2 устанавливается в исходное состояние, в котором с его первого выхода (верхнего на фиг. 1) снимается импульс 3т,, амплитуда которого эквивалентна единице.
Входные импульсы Usx проходят через первый ключ 3, так как по его второму входу поступает импульс U» . Первый входной импульс Lf le передним фронтом запускает ждущий генератор пилообразного напряжения, который находится в блоке 20 горизонтального отклонения, чем достигается формирование напряжения Ux, изменяющегося по линейному закону. В блоке
20 также под воздействием переднего фронта первого прошедшего через ключ 3 импульса Uffx формируется сигнал, под воздействием которого B блоке 21 регулирования импульсов подсвета вырабатывается импульс подсвета U(такой же длительности, как и импульс U<. В момент окончания импульса Uzl с выхода дифференцирующего элемента 22 снимается кратковременный сигнал Uf;, который перебрасывает триггер
2 в противоположное состояние, при котором
ГГт,=0. В результате через ключ 3 проходит ограниченное количество им пульсов
U(fx, например четыре (фиг. 2, эпюра Бьх).
Импульс Usx через второй смеситель 11 подводится к горизонтальным отклоняющим пластинам ЭЛТ (не показана) . Этим достигается развертка луча ЭЛТ вдоль горизонтальной оси прямоугольной системы координат.
Импульсы Llfx после усиления их в блоке 18 вертикального отк.(онения, через третий смеситель 2 подводятся к вертикальным отклоняющим пластинам ЭЛТ, а импульс L 1(через первый смеситель 10 — к управляющему элементу ЭЛТ. Этим достигается отображение последовательности входных импульсов на экране ЭЛТ.
Количество отображаемых на экране осциллографа импульсов по желанию оператора может изменяться. Это достигается путем подключения к ативному элементу ждущего генератора пилообразного напряжения в блоке 20 конденсаторов различной емкости. Такие действия оператора обеспечива(от грубое изменение длительности импульса Ux и, как следствие импульса Un.
Плавная регулировка длительности этих импульсов достигается путем изменения сопротивления переменного резистора в цепи отрицательной обратной связи генератора пилообразного напряжения в блоке 20 (эти регулировки показаны двумя спаренными стрелками, которые замыкаются на блок 20).
Оператор вручную путем вращения движков двух потенциометров, расположенных в адресном блоке 8, устанавливает исходные значения адресных напряжений Us f1!
О
l5
Uy„которые определяют исходную адресную точку на экране осциллографа, относительно которой отображаются параметры наблюдаемых импульсов. Так как с блока 9 формирования цифрового знака в рассматриваемый промежуток времени сигналы не снимаются, то с выходов первого 6 и второго 7 аналоговых сумматоров снимаются напряжения Ух, и ГГу, . Эти напряжения проходят соответственно через второй 4 и третий 5 ключи, так как по второму входу каж дого из этих элементов от триггера 2 подводится сигнал U, и через смесителн 11 и 12 к отклоняющим пластинам ЭЛТ. Этим обеспечивается выбор исходной адресной точки в удобной для наблюдения части экрана ЭЛТ.
Сигналом, поступающим от элемента
ИЛИ 1, блок 23 коммутации устлнл13лн13л(1ся в исхо (нос cocToHkf lie !103, B03 TC1!1ст13и(. 11 ( сигна.1а Ц.у . постх IIBfollleÃÎ с BTopoго B! !— хода триггера 2, на первый выход блоки 23 проходит один входной импульс ГГвх, III l второй — два. Этп импульсы поступают по соответствующим входам и блоку 13 аналого-цифрового преобразовлния, в котором изменяются и преобразуются B двопчнодесятичный код параметры li lflh . bclI()I I последовательности: ам плитуда и ч пул hen, д;штельность импульса, длительность переднего фронта импульса, длительность злд него фронта импульса, спад вершины пчпульса. крутизна переднего фронта импу.fhca и период следования импульсов.
Спп(ал с выхода элемента ИЛИ 1 прохо:цгг через второй элемент ИЛИ 25 и устлнавливасT первый двоичный счетчик 17 в
«О». Этот же сигнал с выхода элечснта ИЛИ
1 устанавливает также в «О» второй двоичньш счетчик 26. Так как исходное состояние счетчика l i равно нулю, то выбирается первая выходная шина первого дешифрлтори
15. По гакой же причине оказывается выбранной первая выходная шина второго де шифратора 19. Это обс спеч ива ст ffo;I,кл(очение первой четверки выходных шин блока 13 через блок 14 ключей к входу блока 9. На время преобразования параметра импульса в блоке 13 и на время переходных процессов в блоке 14 сигнал, соответствующий заднему фронту второго импульса, снимаечого с выхода блока 23. задерживается в эточ блоке и по третьему его выходу подводится к блоку 9. Под воздействием этого задержанного сигнала, снимаем Ого с первого выхода блока 23, в блоке 9 вырабатываются напряжения Бх (,) и Уг (!) и импульсы подсвета 14.
Напряжение L (() суммируется с напряжепиех1 )!», B сумматоре 6, T.e, (зв((хода эт(по сучматора снимается напряжение
Uxp+ !Гх(T). НапРЯжение Uy (t) сУх(миРУется в сумх(аторе 7 с 1гапряжснием Uy, и с
1169011 выхода этого сумматора снимается напряжение Uy,+ Оу (t). Напряжения U,+lj (t) и Uy, + Uy (t) соответственно через ключи
4 и. 5 и смесители 11 и 12 подводятся к отклоняющим пластинам ЭЛТ. Под воздействием поля, обусловленного напряжениями U»(t) и Uy(t), след электронного луча трубки перемещается относительно исходной адресной точки по образующей полиграммы. Импульсы Uy. через смеситель 10 подводятся к управляющему электроду
ЭЛТ, чем обеспечивается отображение отдельных участков полиграммы, совокупность которых представляет собой отображенную цифру в десятичном числе.
После окончания отображения первого разряда десятичного числа в блоке 9 вырабатывается кратковременный импульс
Uw под воздействием которого в блоке 8 напряжение U» изменяется на ЛИ», т.е. с первого выхода блока 8 снимается напряжение U», + pU . Этим обеспечивается сдвиг следа электронного луча вдоль горизонтальной оси в плоскости экрана ЭЛТ относительно исходной адресной точки в точку очередного разряда десятичного числа.
Импульс 0„- поступает на счетный вход с>етчика 17 и его содержимое увеличивается на единицу, чем обеспечивается выбор очередной выходной шины дешифратора 15 и, как следствие, подключение очередной
>етверки выходных шин блока 13 через блок 14 к блоку 9. В последнем вновь вырабатываются напряжения Uy,(!) и gy (t) для 1ц>лиграммы и последовательность импульсов подсвета tJz которая соответствуе г очередному символу десятичного числа и так далее, пока не будет отображен последний разряд первого десятичного числа. Этому разряду соответствует последняя выход1гая шина дешифратора 15, и импульс Uw проходит через первый элемент И 16 н через элемент ИЛИ 25 сбрасывает счет ьик
17 в «О», увеличивает содержимое счетчика
26 на единицу, в адресном блоке 8 переводит второй интегратор в исходное состояние.
Кроме того, под воздействием сигнала, поступающего с выхода элемента И !6 в адрес ном блоке 8 напряжение Uy, увеличивается (при желании оно может уменьшиться) на лПу. Этим обеспечивается сдвиг исходной адресной точки в исходную точку второй строки десятичного числа.
Увеличение содержимого счетчика 26 на единицу обуславливает выбор очереднои выходной шины дешифратора 19, что обеспечивает подключение первой четверки выходных шин блока 13 применительно к очередному отображаемому параметру в очередной строке на экране ЭЛТ через блок 14 к блоку 9 и т.д. Этот процесс продолжается до тех пор, пока не будет отображен последний символ в последнем десятичном числе. Этому символу соответствует последняя выходная шина дешифратора 15 и последняя выходная шина дешифратора !9. В результате импульс с выхода элемента И 16 проходит через второй элемент И 14, и. поступая к блоку 14, прекращает его работу в блоке 8 переводит в исходное состояние второй интегратор, чем достигается "î,,что с второй выходной шины блока 9 снимается исходное напряжение !),.
Импульс с выхода элемента И 24 через элемент ИЛИ переводит триггер? в !Ipoтивоположное состояние, при котором через ключ 3 проходят наблюдаемые на экране осциллографа импульсы, после че-.о повторяется процесс отображения их параметров, которые стандартным столбцом могут отображаться в любой удогэной для oooðHтора, свободной от наблюдаемь:х ими ..Iüñoo части экрана ЭЛТ.
Блок 23 коммутации (фиг. 3) содержи-: второй триггер 27, третий элемент И.;!И 28, третий триггер 29, третий элемент И 30. чс-вертый 31 и пятый 32 ключи, четьертый элемент И 33, четвертый смеспгель 3-1, кто>!><н1 дифференцирующий элемент 35 и:1е;;вы и элемент 36 задержки.
Бчок коммутации работаe;. со е,;;;o щи м образом.
Импульс, поступающий с выхо,та элемсн та ИЛИ 1 (фиг. 1), устанавливае.:-тор1»1 триггер 27 и через третий элемент ИЛИ 28 зО третий триггер 29 в исходное состоя;-IHе. пр,**. котором амплитуда НН! На,>а, н и: Iаем О! О с выхода TpHI I e!>a 27 (dye> q>HI . -1 ), эк HIIH лентна единице, а ампл1ггуда сиг>1ата снимаемого с выхода триггера 2 I !.э).
НУ,Т>О.
Когда амплитуда сигнала U . с 1-ма«мого с второй выходной H!!i!!»! гр>:11ер i2 (фиг. 1), становится эквивален>ной;динице (фиг. 2 и 4), что соответствует: рекра—
IIIc H H Io ото б р а >к е1 и я H M Ii ":1 ь o o B I ã. к -;: H H»"
40 осциллографа, с выхода третьего - емс11та
И 30 снимается сигнал, эк,1ива гснтнь. единице, и входной импульс 5»:. реха,иг через четвертый клк>ч 31, чем;iocт .гнется прохождение через блок 25 комм тания одного импульса Um, îòîðûé ским ается
45 с первого выхода этого блока (U,). Задним фронтом Ue I перебрасывает триггеры 27 и 29 в противоположное состояние, поэтому очередной импульс Uв» через ключ
3! не проходит, а проходит через пятый хО ключ 32, так как с выхода четверто1о эле мента 33 снимается сигнал, эквиватентный единице.
Импульсы с выходов ключей 31 и 32 проходят через четвертый смеситель 34, чем достигается прохождение через блок 23 коммутации на второй его выход двух смежных импульсов U .
Импульс с выхода ключа 32 диффере1цируется во втором дифференцирующем
1169011
20
30
55 элементе 35, и сигнал, соответствующий заднему фронту второго импульса Ulna задерживается в первом элементе 36 задержки, на указанное время. Этим достигается формирование импульса запуска блока 9 ма .
Адресный блок 8 {фиг. 5) содержит первый 37 и второй 38 потенциометры, первый
39 и второй 40 ждущие генераторы, первый
41 и второй 42 интеграторы, третий 43 и четвертый 44 аналоговые сумматоры.
Адресный блок 8 работает следующим образом.
Оператор вручную, вращая оси первого
37 и второго 38 потенциометров, устанавливает необходимые напряжения Ux и U,г,,,, которые снимаются с выхода каждого из этих потенциометров {(риг. 6). Под воздействием каждого импульса 1J . Hocòóï»IOùåro от блока 9, первый ждун(ий генератор
39 вырабатывает прямоугольный импульс
U3q, стандартный llo длительности и амплитуде. В результате с выходы первого интегратора 4! снимается напряжение U(,), изменяк)щесся пракп!чески по ступенчатому закону. Так как напряжения U)(p с выхода потенциометра 37 и Upi с Bblxo (интегратора 41 подводятся к третьему аналоговому сумматору 43, то с выхода этого c),ìì»Tоpa снимается напряжение Ur.+- U<». Сигнал с выхода элемента И !6 подводится к первому интегратору 41, чем достигается его установка в исходное состояние, и к второму ждущему генератору 40, который вырабатывает импульс Up, стандартный по длительности и амплитуде. Поэтому напряжение на выходе второго интегратора 42
Ukg изменяется практически по ступенчатому закону, а Н» выхо се четвертого аналогоBOI 0 с >(Mi(>l »TOp» 44 OHO p3 BHO l3)((> — Ы(. Си Гнал, поступаю!ций с выхода элемента 24, устанавливает интегратор 42 в исходное состояние.
Блок 13 аналого-цифрового прсобразова йия { фи г. 7) содс ржит п рсобра зов»тель
45 амплитуды, преобразователь 46 длительности импульса, преобразователь 47 длительности переднего фронта, преобразователь 48 длительности заднего фронта, преобразователь 49 длительности спада вершины, преобразователь 50 крутизны нарастания переднего фронта, преобразователь
5l крутизны слада заднего фронта импульса и преобразователь 52 периода следования импульсов, которые преобразук)т аналоговый сигнал в двоично-десятичный код и соединенные соответственно с первого riO восьмой регистры 54 — 60.
На вход каждого из преобразователей
45 — 51 поступает один входной импульс от блока 23, а на вход преобразователя 52— два импульса с второго выхода блока 23.
Преобразованные в двоично-десятичный код Ii»p»XICTpbl импульсов засылаюг H B 00ответствующие им регистры 53 — 60, Структурная схема блока 9 форчирования цифрового знака Определлстсл Bhl()p;llrным методом формирования воспроизвотимых символов. Наиболсс просту!о рс»лпз»цию обеспечивает метод выделения символов из полиграммь!. Поэтох!х стрчктх рная схсч» блока 9 форчпрования цифровогO зн;)к»
{фиг. 8) содержит четвертый элсчснт 11,1И
61, кольцевой счетчик 62. пятый элсмснт
ИЛИ 63, третий 64 и четвертый 65 IIHreip»торы, второй элечент 66 задержки, третий жду!ций генератор 67, oдиннадц»ть повторитслс(1 (>8 — 78, (ilecToH <9(cc3,b .((ok) 80. BO(hмой 8! и девятый 82 элементы ИЛ11. с плТОГО по п5!тьдес!!т неpBhlll эл(мсHTI И 83
129. и сти и дешпфр»топ 130, д«()1 !(1 (! ме и *11, }И !>31. трстпп (!!с!>(!)спсн!п.рх r(ц,. . э, .e >i«i I 3 и I pñT !i (I э«1(. (I (! . 1, ь > .-,, 1 ((. l .(к h 1.
Б.)ок 0(0()p»)(OHèkf р»бог»и > 0,-1(((к»l;1;ч ооpа во I ..
,! ч:1(л(ьс U3(k()OT б«(ок» 23 ч(. и(3 -1(."(".«,>( тый э,(еч сч!т И, !11 6! уст»н;)Вл::.В:,, I ко»1цсвоп с (cгчпк 62 В и«ход(!Ос «(i(1(tk! !>(«, через 11>иый эле»err; 11, !11 63 !(с(» . («1 (peTkl ((64 и (I Вс p Tbl f((,() l! i! T (I p;> or)i l исходнос сост)si(!>I(!I чсрсз вто(ой "„1< ч(и, 66 3 1 сржки, В еОторо.",1 .(»д(. р)к(;! ;((. (i 1 время сброс» иптсгp;1! Оров 64 1 65:.: r).". (x ко«(!.цс Вого счетчика 62 AIIO чспьн(«), запускает третий жду!(((й гснср»гор (i;. С.
BhrX0. (3 эл С 1()HT» 66 CHII): ((е! С)1 ki (I II (, I Ь(. U ((б
ПО I ВОз.fc r:CTÂ(fe. (! кОТОро(0 r(H«f);17():) 67
ВЫ Р»0;1! Ы В»ЕТ CT»OI(.lb»ble IIO Ч»(.ТОТ(. (.., I(„ (В(> H(! и I!. (11(с л ь(ьl с)67 1Х» ждь!. (1 I>:> э > I> х ll (r
11(, > h«OB I%0,1hI(eB0kI <. (ieTHHH 62 (с 1;1 !!11 В. ВВ;Iется в очередное устойчивое со«толин(.
Рсзх.ll т;I>с ЧСГО С СГО,ДСВЯТИ ВЫХОЛНЫ; !!П( сних:»ются раз!Ге«снныс Во врсч(ни I! > .р<стр»нстьс ппячох гольныс пчпхльсы с)(, (13..
--,Бэ. КО. I ii(!0(TBO Вьl ход(!ы х Ill!1 Il !<0..1 1,!((! 0(,> счс) !пк» 62 рави(> количсств(с>т()с.(>с(>В I( обр!!зу!О(и(!, полигр» х(ы. Б р;1«сх(;!(рип;lcх(Оч II 0ir «с рс il pl IIHT» Одн» из Г100(Т(>Ill: (! х полпгп»)!ч, из которои может Оы i ь h (слс .i в(сь ооъ(,l арабских цифр, !10 (лсж»(ц!Iх отобр»жсн;(ю. На фиг. !О из<>бр>))кс!(;-: Г»К»Я IIO,(И!,)»»1) !», СО(. TO» Hl (1 Я (13 (СВЯ (kl,i>lнейных отрезков. Длл сс !1»чертанпя нсÎ(—
«одимо в с оответствую!цсй пс)(ГГ!сдо В;1 сл ьНОС!П ИЗМСПЯТЬ СОО ГВ(ТСТВХ(ОП(ЧIО К(к)Р fliН rT (. С!(м BO,".ОМ Л 0003 ii» He!10 Ilзме»(. Hkl(Х в положитсльнох! и rrrp3BrIeHr (В «> р<>нх (Bc.! è÷åí,fÿ Х) <их волом Л вЂ” i«70 рону уче: ыпения Х, с!!х!В>О«!Ох), В «г >рону увеличения У. Символом У B ò ронх уменьшения. Vpcc) ики обо»l;)ч; ют координату и направ 1«Hilt сс изчсн: !О прп форчированип соотвстс!Вх к) II(ã0 <> грезк». Ночер У отрезка полигр<))1)(ы О)н:lчаст о(ерсдность форх(ироВ»и((я «оо,: с;— ствхю!цс(0 отрезк» в ес обр».)чк)и(сli
1169011
Напряжения, изменяющиеся по кусочнолинейному закону, под воздействием поля которых перемещается по образующим полиграммы след луча ЭЛТ в ее плоскости относительно адресной точки, формируются посредством одиннадцати повторителей
68 — 78, четырех элементов ИЛИ 79 — 82 и двух интеграторов 64 и 65.
Порядок подключения повторителей
68 — 78 к элементам ИЛИ 79 — 82 определяется фиг. 10. Координате Х соответствуют первый, пятый, девятый отрезки в полиграмме, поэтому первая, пятая и девятая выходные шины кольцевого счетчика 62 подключаются соответственно через первый 68, шестой 73 и одиннадцатый 78 повторители к входам шестого элемента ИЛИ 79. Координате Х, как и У, соответствуют третий и седьмой отрезки в полиграмме, поэтому третья и седьмая выходные шины кольцевого счетчика 62 подключаются соответственно через третий 70 и восьмой 75 повторители к входам седьмого элемента ИЛИ 80 и через четвертый 71 и девятый 76 повторители к входам девятого элемента ИЛИ 82.
Координате У соответствуют второй, четвертый, шестой и восьмой отрезки полиграммы, поэтому вторая, четвертая, шестая и восьм ая выходные шины кольцевого счетчика 62 подключаются через второй 69, пятый 72, седьмой 74, и девятый 77 повторители к входам восьмого элемента ИЛИ 81.
В соответствии с подсоединением элементов ИЛИ 79 — 82 через повторители
68 — 78 с выхода элемента ИЛИ 79 снимаются импульсы Ох, с выхода элемента ИЛИ
80 — Ux, с выхода элемента ИЛИ 81 иу, с выхода элемента ИЛИ 82 — Uy.
Под воздействием импульсов Uz+ напряжение Ux (t) на выходе интегратора 64 увеличивается по кусочко-линейному закону, под воздействием импульсов Us напряжение U* (t) уменьшается также по линейному закону.
Под воздействием импульсов U напряжение Uy(t) на выходе интегратора 65 увеличивается по кусочно-линейному закону, под воздействием Uy это напряжение уменьшается по такому же закону.
Импульсы подсвета Ug вырабатываются посредством матрицы элементов И 83 — 129, дешифратора 130, элемента ИЛИ 131 и кольцевого счетчика 62.
Количество выходных шин третьего дешифратора 130 равно количеству разновидностей отображаемых символов. Применительно к арабским цифрам оно равно десяти. Нижняя выходная шина дешифратора
130 соответствует еди нице, следующая двойке и так далее, верхняя — нулю. Порядок подключения элементов И 83 †1 к выходным шинам кольцевого счетчика 62 и дешифратора 130 определяется фиг. 11, в которой изображены арабские цифры, выделяемые из полиграммы, и крестиками обозначены номера отрезков полиграммы, совокупность которых образует данную циф5 ру. Порядковый номер отрезка в полиграмме соответствует порядковому номеру выходной шины кольцевого счетчика 62. Так как образующая единицы включает в себя второй, шестой и седьмой отрезки полиграммы, 10 . то соответствующие выходы пятого 83, шес0 того 84 и седьмого 85 элементов И подключены к первой (нижней на фиг. 1) выходной шине дешифратора 130 и второй, шестой и седьмой выходным шинам кольцевого счетчика 62. Аналогично подключены эле15 менты 86 — 90 применительно к цифре два, элементы 91 — 94 — применительно к цифре три и так далее элементы И 124 †12 применительно к цифре нуль.
Выходы элементов И 83 — 129 подключаются к входам десятого элемента ИЛИ
20 131, с выхода которого снимаются импульсы подсвета Ug. Действительно, если выбрана третья выходная шина дешифратора 130, то через элементы 91 — 94 проходят соответственно с выходных шин кольцевого счет2S чика 62 импульсы U, Us, Ur, U4. Применительно к отображению именно этой цифры показана первая последовательность импульсов U на фиг. 9, вторая соответствует цифре пять. Импульс с выхода повторителя 78 (Уэ) дифференцируется в третьем дифференцирующем элементе 132, с выхода которого снимается кратковременный импульс U, соответствующий заднему фронту импульса Up . Импульс Up>z поступает к генератору 67 и прекращает его генерацию.
Этот же импульс и через элемент 63
ИЛИ устанавливает интеграторы 64 и 65 в «О» и представляет собой импульс Уи .снимаемый с четвертого выхода блока 9 формирования цифрового знака. Кроме того, импульс Uxu, проходит через третий эле40 мент 133 задержки (Urn ), в котором задерживается на время фиксированной длительности импульсов генераторов 39 и 40 (фиг. 5) в адресном блоке 8 и проходит через элемент ИЛИ 61, повторяя очередной цикл работы данного блока. Этот цикл пов45 торяется до тех пор, пока на третий вход генератора 67 не поступит сигнал от элемента И 24, который блокирует запуск этого генератора.
Блок 23 ключей (фиг. 12) содержит
50 одиннадцатый 134, двенадцатый 135, тринадцатый 136 и четырнадцатый 137 элементы ИЛИ и М-N элементов И,,где М вЂ” количество отображаемых параметров наблюдаемых импульсов; N — количество разрядов в отображаемом десятичном числе. В соответствии с фиг. 7 М = 8. Величина N выбирается на этапе проектирования конкретного устройства. В случае, если ХхФМ, совокупность параметров отображаетея
1169011
12 в виде формулятора, что влечет за собой изменение адресного блока 8. На фиг. 12 приведена структура блока 23 ключей и соответствующего ему адресного блока 8 применительно к NK= N> — — N. Так как в блоке
23 ключей порядковый номер первого элемента И (пятьдесят второго по порядку нумераций элементов И в рассматриваемом устройстве) имеет номер 138, то элементы И, входящие в блок 23, находятся под номерами от 138 до 8N+138. 1О
Выходные шины дешифратора 19 подключены к первому входу всех элементов
138 — (8N+138) И, на вторые входы которых подключены выходные шины одного регистра (например, регистра 53, фиг. 7).
Таким образом, количество выходных шин дешифратора 19 равно М (в рассматриваемом случае восемь).
Каждая из выходных шин дешифратора
15, количество которых равно N, подключена к третьим входам четырех одноименных 20 элементов И в каждой группе, состоящей из Af (например, элементы 138 — 141 и элементы 7N+135,..., 7N+138).
Допустим, что выбрана первая выходная шина дешифратора 19 (на фиг. 12 крайняя слева) и первая выходная шина дешифратора 15 (на фиг. 12 крайняя слева). В этом случае через элементы И 138 — 141 и через элементы ИЛИ 134 — 137 четыре верхние выходные шины регистра 53 подключаются к четырем входным шинам дешифратора 130 в блоке 9 формирования цифрового знака до тех пор, пока не будет выбрана
N-я выходная шина дешифратора 15, что обеспечивает подключение последней четверки выходных шин регистра 53 через элементы И N+135, N+ 136, N+ 137 и N+138, 35 а также элементы ИЛИ N 134 — 137 к входам блока 9 формирования цифрового знака.
Принципиальные схемы первого ключа
3 (фиг. 13) и ключей 4,5 и 31, 32 аналогич- 4, ны.
Когда сигнал Ут,от триггера 2 к базе транзистора V не подводится, транзистор открыт, так как через резисторные делители R1 и R2 протекает ток делителя, который обуславливает на резисторе R2 падение напряжения, прикладываемое минусом к базе транзистора. В этом режиме сопротивление эмиттер — коллектор транзистора г ((R 3. Поэтому потенциал вывода коллектора транзистора практически равен потенциалу корпуса, и импульсы Uax на выходе схемы не проходят.
Когда импульс 11 )0 (фиг. 2) подводится к базе транзистора V через конденсатор
1, транзистор запирается и импульсы Uax проходят через переходную цепочку С3, КЗ и С4 на входное сопротивление очередного каскада, и с выхода рассматриваемой схемы снимаются импульсы le = U (фиг. 2) .
Элементы С1 и К2 образуют переходную цепочку. Входное сопротивление транзистора, шунтирующее резистор R2, при этом не учитывается, так как Бт,)0 смещает эмиттерный переход транзистора в обратном направлении (г,, и г, и .
Элементы СЗ и R3 также образуют переходную цепочку применительно к им пульсам 1в не относительно потенциала Е, где Е! — напряжение источника коллекторного питания транзистора У, а относительно потенциала корпуса, так как источник питания по спектру импульсов V» шунтируется блокировочным конденсатором С2.
Остальные элементы — стандартные.
Индикация измеряемых параметров наблюдаемых импульсов в цифровой форме путем нажатия оператором кнопки, практически мгновенно, позволяет получить их в удобной для зрительного восприятия форме, что значительно облегчает работу оператора с устройством.
1169011
grf
Og»
О
Ьх о
Ох
О
0п
0 22
/ т
0 (Рцг. 2
0m триггера Р, От
V3. БО
1169011
Ь 1
0 27
Ф
0 (ling
Й4|к1
Одын.2
4 80
От Блока У У
1169011
Ь1
0 õî
Ьа
Yg
0
Ъ
0
И9О
0 и
° ° °
Фиг.б
0mп
Юыю
IF Р
Риа 7
11690)1
yg рюиаиаа Е ид
116901!
Ь.ао
О 66
067
01 о
u< k
Ь
Up
О
Ь
Уу о
Уу, 0
Uk х х 1
Llg
Уу HZ
0 х
О
Uz а
Йи
Рие. У
<айаг. 12
0m peeucmpa 50
1169011
4 Улалу У йп рггиатра Я »
6 с ъ
1 о ъ
1169011
Составитель Л. Абросимов
Редактор И. Николайчук Техред И. Верес Корректор В. Гирняк
Заказ 4619/46 Тираж 452 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и оз крытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4