Магнитное запоминающее устройство с самоконтролем

Иллюстрации

Показать все

Реферат

 

МАГНИТНОЕ 3AnO/VlHHAroЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ , содержащее блок памяти, регистр числа, входы которого подключены к выходам блока памяти, и блок контроля, отличающееся тем, что, с целью повышения быстродействия устройства оно содержит эле мент задержки и два мультиплексора, причем входы первого мультиплексора соединены соответственно с прямыми и ирверсными выходами регистра числа, а выходы - с входами блока контроля и являются выходами устройства, первый вход второго мультиплексора является входом устройства и через элемент задержки соединен с вторым входом данного мультиплексора, выход ко-. торого соединен с управляющим .входом регистра, управляющие входы первого и второго мультиплексоров соединены с выходом блока контроля.

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИК (5и 4 G 11 С 2900

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3705898/24-24 (22) 28.02.84 (46) 23.07.85. Бюл. № 27 (72) В. В. Гаврилов (53) 681.327.66 (088.8) (56) Самофалов К. Г. и др. Структурнологические методы повышения надежности запоминающих устройств, 1976, с. 21.

Авторское свидетельство СССР № 333605, G 11 С 29/00, 1970. (54) (57) МАГНИТНОЕ ЗАПОМИНАЮЩЕЕ УСТРОИСТВО С САМОКОНТРОЛЕМ, содержа шее блок памяти, регистр числа, входы которого подключены к выходам блока памяти, и блок контроля, от„„SU„„1169025 A,гггчпюггг.еся тем, что, с целью повышения быстродействия устройства оно содержит эле мент задержки и два мультиплексора, причем входы первого мультиплексора соединены соответственно с прямыми и ирверсными выходами регистра числа, а выходы — с входами блока контроля и являются выходами устройства, первый вход второго мультиплексора является входом устройства и через элемент задержки соединен с вторым входом данного мультиплексора, выход ко-, торого соединен с управляющим .входом регис гра, управляющие входы первого и второго мультиплексоров соединены с выходом блока контроля.

1169025

Составитель А. Дерюгин

Редактор И. Николайчук Техред И. Верес Ко р ректор В. Бутя га

Заказ 4620/46 Тираж 584 Подписное

ВНИИПИ Государственного комитета СССР по дела м изобретений и от крытий! 1 3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Изобретение относится и вычислительной технике и может быть использовано в запоминающих устройствах иа магнитных запоминающих элементах со считыванием без разрушения информации.

Целью изобретения является повышение быстродействия устройства.

На чертеже приведена структурная схема предлагаемого устройства.

Магнитное запоминающее устройство с самоконтролем содержит блок 1 памяти регистр 2 числа, первый 3 и второй 4 мул ьтиплексоры, блок 5 контроля, элемент 6 задержки, вход 7 и выход 8.

Устройство работает следующим образом.

В режиме считывания информации из блока 1 памяти на регистр 2 числа поступают последовательно прямой и инверсный коды числа, полученные в результате усиления jlBóõ полуволн сигнала, считанного с магнитного накопителя. С входа 7 через мультиплексор 4 на управляющий вход регистра 2 числа поступает стробирующий импульс в момент времени, совпадакзщий с поступлением иа регистр 2 числа прямого кода числа. Этим импульсом прямой код заносится в регистр 2 числа. С прямых выходов регистра 2 числа через мультиплексор 3 код поступает на выход 8 устройства и на блок 5 контроля. В случае возникновения сбоя, например при выходе из строя усилителя воспроизведения в блоке 1 памяти, блок 5 контроля вырабатывает сигнал, поступающий на управляющие входы мультиплексоров 3 и 4. При этом с входа 7 через элемент 6 задержки и мультиплексор 4 на управляющий вход регистра 2 числа поступает стробирующий импульс в момент времени, совпадающий с поступлением на регистр 2 числа инверсного кода числа. По этому импульсу инверсный код заносится в регистр числа. С инверсных выходов регистра числа записанный в него код через мультиплексор 3 поступает на выход устройства.

Таким образом, в случае сбоя при считывании все разряды числа, кроме разряда, в котором произошел сбой, подвергаются инвертированию дважды, т. е. считываются без искажений. Разряд, в котором произошел сбой, подвергается инвертированию один раз, т. е. корректируется. В конце цикла считывания блок 5 контроля по управляющим входам переключает мультиплексоры 3 и 4 в исходное состояние, подготавливая тем самым устройство к следующему циклу работы.