Синтезатор частот
Иллюстрации
Показать всеРеферат
СИНТЕЗАТОР ЧАСТОТ, содержащий последовательно соединенные накопительный регистр, сумматор, цифроаналоговый преобразователь. фильтр нижних частот, перестраиваемый генератор и регистр, выход которого подключен к другому входу сумматора , при этом тактовый вход накопительного регистра является входом опорной частоты синтезатора частот , а кодовые входы накопительного регистра и регистра являются соответственно входами первого и второго цифровых сигналов синтезатора частот,, отличающийс я тем, что, с целью упрощения, регистр выполнен в виде регистра памяти и его управляющий вход соединен с выходом переполнения накоS пительного регистра. (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН ((9) (! !) (5!) 4 Н 03 L 7/18
ОПИСАНИЕ ИЗОБРЕТЕНИЯ /
Н ABTOPCKOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3559486/24-09 (22) 28.02.83 (46) 23.07.85, Бюл. ¹ 27 (72) В.И.Никифоров и F..Ì.Êóäðÿâöåâ (53) 621.373.42(088.8) (56) Патент США ¹ 3913028, кл. 331-1А, 14. 10. 75.
Козлов В.И. Способ цифрового фазового детектирования. — "Радиотехника" 1980, № 4, с. 25-29 (прототип). (54)(57) СИНТЕЗАТОР ЧАСТОТ, содержащий последовательно соединенные накопительный регистр, сумматор, цифроаналоговый преобразователь, фильтр нижних частот, перестраиваемыи генератор и регистр, выход которого подключен к другому входу сумматора, при этом тактовый вход накопительного регистра является входом опорной частоты синтезатора частот, а кодовые входы накопительного регистра и регистра являются соответственно входами первого и второго цифровых сигналов синтезатора частот, о т л и ч а ю щ и йс я тем, что, с целью упрощения, регистр выполнен в виде регистра памяти и его управляющий вход соединен с выходом переполнения накопительного регистра.
1 1169
Изобретение относится к радиотехнике и может быть использовано .для получения сетки стабильных частот в радиопередающей и измерительной аппаратуре. 5
Цель изобретения — упрощение устройства.
На чертеже изображена структурная электрическая схема синтезатора частот. 1О
Синтезатор частот содержит накопительный регистр 1, регистр 2 памяти, сумматор 3, цифроаналоговый преобразователь (ЦАП) 4, фильтр 5 нижних частот (ФНЧ), перестраивае- 15 мый генератор 6 °
Синтезатор частот работает следующим образом.
Первый цифровой сигнал, соответствующий числу N1, поступает на кодовый вход накопительного регистра 1, который суммирует это число с содержимым памяти в моменты прихода импульсов опорной частоты f на тактовый вход нао копительного регистра 1. Так как емкость памяти накопительного регистра 1 ограничена величиной
Q= 2 ", где и — число двоичных разрядов накопительного регист-ЗО ра 1, то при ее переполнении содержимое памяти уменьшается на N единиц, где М1 а N с, а процесс сложения вновь повторяется.
Очевидно, что область значений, при-35 нимаемых числовой последовательностью, ограничена числом N2,которое принимается равным отйошению опорной частоты к шагу сетки синтезируемых частот Ь Е . Средняя 0 частота переполнения емкости памяти
Ер. М / N> . Однако в связи с тем, что отношение N / N1 в общем случае не равно целому числу, то образуется остаток, который накап- 15 ливается в течение нескольких циклов переполнения, пока не достигнет величины N1 . В этом случае длительность цикла переполнения увеличивается на один период опорной час- 50 тоты f . В моменты переполнения емкости памяти накопительный регистр 1 формирует на выходе переполнения импульс. Полученная числовая последоватепьность не может 55 быть использована непосредственно для управления частотой перестраиваемого генератора 6, так как пос165 2 тоянно накапливаемая ошибка не скомпенсирована в цифровом виде, Для это-. го используется сумматор 3, на другой вход которого поступает сигнал с выхода регистра 2 памяти.
Регистр 2 памяти выдает число
М при подаче импульсов с выхода переполнения накопительного регист ра 1 и сбрасывает информацию на выходе в "О" при поступлении с выхода перестраиваемого генератора 6. ЦАП
4 преобразует результат сложения сумматора 3 в аналоговый сигнал, который после усреднения ФНЧ 5 поступает на управляющий вход перестраиваемого генератора 6. Момент выдачи регистром 2 памяти числа
М совпадает по времени с уменьшением содержимого памяти первого накопительного регистра 1 на ту же величину N . В результате на выходе сумматора 3 числовая последовательность продолжает нарастать не изменяя шага и знака. В момент прихода импульса с перестраиваемого генератора 6 число N2 заменяется "О". и сумма слагаемых на выходе сумматора 3 уменьшается на величину N . В режиме синхрониэма частота перестраиваемого генера-. тора 6 постоянна, поэтому и сигнал, подаваемый на вход ЦАП.4, также имеет постоянный период. Причем кольцо автоподстройки автоматически обеспечивает компенсацию временной неравномерности цифрового сигнала, сформированного накопительным регистром 1, при этом необходимо выполнить условия N2 >2N1 чтобы обеспечить синхронйзацию системы автоподстройки в широкой полосе частотных расстроек.Остальные параметры выбираются из следующих соотношений: о NI/Na1 2 о
Nt миц N макс мин / ма с!
2» N 2п-1 где f f — соответственно миниМИН 1 МаКС шальная и максимальная частоты диапазона.
Время, в течение которого регистр
2 памяти выдает число N изменяется от периода к периоду пропорционально накапливаемой накопительным регистром 1 ошибке, а выходной сигнал сумСоставитель Ю.Ковалев
Редактор Аг.Шандор Техред А.Бабинец Корректор Е.Рошко
Заказ 4628/53 Тираж 872 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 матора 3 имеет постоянный период
Т = 1/Й,причем средние значения
1169165 4 постоянной составляющей равны в каждом периоде.