Фазовый дискриминатор

Иллюстрации

Показать все

Реферат

 

ФАЗОВЫЙ ДИСКРИМИНАТОР, содержащий фазовый детектор абсолютной величины и знака фазового рассогласования , входы которого являются входами фазового дискриминатора , фильтр, RS-триггер, коммутатор сигналов и последовательно соединенные реверсивный счетчик, цифроана логовый преобразователь и сумматор, выход которого является выходом фазового дискриминатора, отличаю щ и и с я тем. Что, с целью повышения помехоустойчивости и надежности при пропадании одного из сравниваемых сигналов и упрощения фазового дискриминатора, в него введены дополнительный фильтр, блок дифференцирования и два пороговых блока, причем выходы фазового детектора абсолютной величины и знака фазового рассогласования соединены свходами RS-триггера и через фильтры с информационными входами коммутатора сигналов, управлянмцие входы котороi го соединены с выходами RS-триггеСЛ С ра, при этом на выход коммутатора сигналов сое-динен с вторым входом сумматора и через блок дифференцирования с входами пороговых блоков , выходы которых соединены с сум мирующим и вычитающим входами реверсивного счетчикаf

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (я)4 Н Оэ D 13 ОО

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPGHOMY СВИДЕТЕЛЬСТБУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTMA (21) 3615252/24-09 (22) 29.06.83 (46) 07.08.85. Бюл..й 29 (72) Е.И. Торгушин (71) Горьковский ордена Трудового

Красного Знамени политехнический институт им. А.А. Жданова (53) 621.376.55 (088.8) (56) Авторское свидетельство СССР и 521649, кл. Н 03 D 13/00, 28.03.75

Авторское свидетельство СССР

Н 809482, кл. Н 03 D 13/00, 30.10.78 (54)(57) ФАЗОВЬИ ДИСКРИМИНАТОР, содержащий фазовый детектор абсолютной величины и знака фазового рассогласования, входы которого являются входами фазового дискриминатора, фильтр, RS-триггер, коммутатор сигналов и последовательно соединен" ные реверсивный счетчик, цифроаналоговый преобразователь и сумматор, выход которого является выходом фазоÄÄSUÄÄ 1171 70 А вого дискриминатора, о т л и ч а ю— шийся тем, что, с .целью повышения помехоустойчивости и надежности при пропадании одного из сравниваемых сигналов и упрощения фазового дискриминатора, в него введены дополнительный фильтр, блок дифференцирования и два пороговых блока, причем выходы фазового детектора абсолютной величины и знака фазового

: рассогласования соединены с входами

RS-триггера и через фильтры с информационными входами коммутатора сигналов, управляющие входы которого соединены с выходами RS-триггера, при этом на выход коммутатора сигналов соединен с вторым входом сумматора и через блок дифференцирования с входами пороговых блоков, выходы которых соединены с суммирующим и вычитающим входами реверсивного счетчика, 1171970

351.Изобретение относится к радиотехнике и может использоваться для измерения разности фаз и слежения за разностью фаз двух сигналов, например, в гидролокации. 5

Цель изобретения — повышение помехоустойчивости и надежности при пропадании одного из сравниваемых сигналов и упрощение фазового дискриминатора. 10

На фиг. 1 приведена структурная схема предложенного фазового дискриминатора; на фиг. 2 — зависимость выходного напряжения коммутатора от разности фаз входных сигналов dg

l на фиг. 3 — статическая дискриминационная характеристика.

Фазовый дискриминатор содержит фазовый детектор .1 абсолютной величины и знака фазового рассогла- . 2р сования, состоящий из элементов И 2 и 3 и IK-триггера 4, фильтры 5 и 6, RS-триггер 7, коммутатор 8, блок 9 дифференцирования, пороговые блоки

10 и 11, реверсивный счетчик 12, цифроаналоговый преобразователь (ЦАП) 13 и сумматор 14.

Дискриминатор работает .следующим образом, Входные напряжения прямоугольной формы со скважностью, равной 2, поступают на элементы И 2 и 3, работающие как обычные выделители фазового сдвига. JK-триггер 4 в зависимости от знака фазового рассогласования входных сигналов разрешает работу элемента И 2 или элемента И 3. При любом фазовом рассогласовании. входн1 и сигналов отличное от нуля напря-, жение присутствует .на выходе лишь одного из элементов И 2 и 3 . Выходные сигналы логических элементов

И 2 и 3 поступают на входы фильтров5 и 6, которые выделяют их постоянную составляющую. Если отличное от нуля напряжение наблюдается на выходе элемента И 2, то RS-триггер 7 устанавливается в единичное состояние и подключает вход коммутатора 8 к выходу фильтра 5, при этом выходное напряжение коммутатора 8 положитель-, но. Если сигнал присутствует на выходе элемента И 3, то RS-триггер 7 устанавливается в нулевое состояние и подключает к входу коммутатора 8 выход фильтра 6, частотная характеристика которого

Kg (u)) =-k4(u) ), % где К (и3 — частотная характеристика

4 фильтра 5.

При этом напряжение на выходе коммутатора 8 отрицательно (фиг. 2).

При пересечении разностью фаз входных сигналов точек К 360, где

К =. О, +1, 12,..., происходит переключение RS-триггера 7, а под действием его выходных сигналов и коммутатора 8, который отключает от своего входа один из фильтров 5 или

6, подключая другой. Так как выходное напряжение фильтра 5 всегда положительно, а фильтра 6 всегда отрицательно, при пересечении разностью фаз входных сигналов значений К ° 360 наблюдается скачок выходного напряжения коммутатора 8. Если разность фаз пересекает значения К 360, когда растет, происходит скачкообразное уменьшение выходного напряжения коммутатора 8, если — когда уменьшается, происходит его скачкообразное увеличение.

Скачкообразное изменение выходного напряжения коммутатора 8 вызывает выброс напряжения на выходе блока 9 дифференцирования. Пороги срабатывания пороговых блоков 10 и 11 выбираются так, что логическая "1" на их выходе появляется лишь при наличии выброса выходного напряжения блока 9 дифференцирования.

Порог срабатывания порогового блока 10 отрицателен, поэтому логическая "1" на его выходе появляется, если разность фаз входных сигналов проходит значения К 360, когда растет. Порог срабатывания порогового блока 11 положителен, поэтому он реагирует ча пересечение точек

К 360 уменьшающейся разностью фаз.

Код реверсивного счетчика 12 увеличивается при появлении логической "1" на входе "+", т.е. на выходе порогового блока 10, и уменьшается при появлении логической

"1" на входе "-". Изменение кода в реверсивном счетчике 12 на единицу вызывает изменение выходного напряжения ЦАП 13 на величину кванта.

Величина кванта выходного напряжения ЦАП 13 выбирается равной размаху напряжения на выходе коммутатора 8, т.е. 21)„, (фиг. 2).

Сумматор 14 суммирует выходные напряжения коммутатора 8 и ЦАП 13, в результате чего зависимость вы71970

/,/апрржение

Составитель И.. Грабилин

Редактор О. Юрковецкая Техред М.Кузьма Корректор М. Самборская

Заказ 4915/50 Тираж 872 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж"35, Раушская наб., д.4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 з ходного напряжения сумматора 14, а следовательно, и фазового дис. криминатора от разности фаз входных напряжений (статическая дискриминационная характеристика) принимает вид, показанный на. фиг. 3. Линеаризация статической дискриминационной характеристики в диапазоне 0 — N 360, а следовательно, и расширение до

N360 диапазона слежения за раз- ностью фаз входных сигналов происходят за счет компенсации разрывов в выходном напряжении коммутатора

8 выходным напряжением ЦАП 13. N —число разрядов реверсивного счетчика 12 и ЦАП 13, которое определяет величину пределов слежения за разностью фаз.

Наложение

Сдви" статической дискриминационной характеристики по оси абсцисс (ось разности фаз d 9,фиг. 3) можно осуществить предварительно (до начала включения дискриминатора в работу) занесением кода в реверсивный счетчик 12. Благодаря применению коммутации выходов фильтров 5 и 6 и введению блоков, фиксирующих

10 переходы разности фаз входных сигналов через точки +К-360/К = О, 1,2,.. и подсчитывающих их числО, возможно осуществлять непрерывную регистрацию изменения разности фаз

15 входных сигналов в расширенном (по сравнению с 360) диапазоне.