Умножитель частоты
Иллюстрации
Показать всеРеферат
УМНОЖИТЕЛЬ ЧАСТОТЫ, содержащий блок управления, генератор тактовых импульсов, подключенный выходом к сигнальным входам первого и второго ключей, выходы кото рых соединены со счетными входами первого и второго счетчиков соответственно, и коммутатор, подключенный выходом к установочному входу третьего счетчика, соединенного выходом с выходной шиной умножителя частоты, с входом управления установкой кода третьего счетчика и с входом делителя частоты, подключенного выходом к первому входу фазового детектора, соединенного вторым входом с выходом формирователя импульсов, а выходом - с входом фильтра нижних частот, подклю ченного выходом через управляемый генератор импульсов к счетному входу третьего счетчика, причем вход формирователя импульсов соединен с шиной ввода умножаемой частоты, отличающийся тем, что, с целью повьппения точности и расширения диапазона частот, в умножитель частоты дополнительно введены два регистра, а блок управления со-. держит три триггера, два элемента И и два формирователя импульсов сброса, подключенные выходами к входам обнуления первого и второго счетчиков соответственно, причем вход первого формирователя импульсов сброса соединен с выходом первого элемента И, с входом разрешения записи первого, регистра и с входом обнуления первого триггера, подключенного входом установки в единицу к выходу второго элемента И, к входу разрешения записи второго регистi ра и к входу второго формирователя (Л импульсов сброса, а выходом - к управляющему входу коммутатора, соединенного информационными входами с выходами первого и второго регистров,информационные входы которых подключены к выходам первого и второго счетчиков соответственно, причем первый элемент И соединен первым входом с ходом второго триггера и с первым входом второго элемента И, а вторым Од входом - с управляющим входом второго ключа и с инверсным выходом и информационным входом третьего триггера, подключенного прямым выходом к второму входу второго элемента Инк управляющему входу первого ключа, а синхронизирующим входом - к выходу формирователя имульсов и к информационному входу второго триггера, соединенного синхронизирующим входом с выходом третьего счетчика.
СОЮЗ СОЭЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (5114 G 06 Р ?/68
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ
< с
Ф у
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3724918/24-24 (2) 20.02.84 (46) 15.09.85. Бюл.М -34 (72) Е.К.Батуревич, В.Д.Кудрицкий, А.С.Милковский и В.Г.Павлов (53) 681 ° 325(088.8) (56) Авторское свидетельство СССР
Ф 758473, кл. Н 03 В 19/00, 1978.
Авторское свидетельство СССР
9 834697, кл. G 06 Е 7/52, 1979. (54)(57) УМНОЖИТЕЛЬ ЧАСТОТЫ, содержащий блок управления, генератор тактовых импульсов, подключенный выходом к сигнальным входам первого и второго ключей, выходы кото рых соединены со счетными входами первого и второго счетчиков соответственно, и коммутатор, подключенный выходом к установочному входу третьего счетчика, соединенного выходом с выходной шиной умножителя частоты, с входом управления установкой кода третьего счетчика и с входом делителя частоты, подключенного выходом к первому входу фазового детектора, соединенного вторым входом с выходом формирователя импульсов, а выходом — с входом фильтра нижних частот, подклю ченного выходом через управляемый генератор импульсов к счетному входу третьего счетчика, причем вход формирователя импульсов соединен с шиной ввода умножаемой частоты, отличающийся тем, что, с целью повышения точности и расширения диапазона частот, в умножи„„Я0„„3179334 тель частоты дополнительно введены два регистра, а блок управления со-. держит три триггера, два элемента . И и два формирователя импульсов сброса, подключенные выходами к входам обнуления первого и второго счетчиков соответственно, причем вход первого формирователя импульсов сброса соединен с выходом первого элемента И, с входом разрешения записи первого. регистра и с входом обнуления первого триггера, подключенного входом установки в единицу к выходу второго элемента И, к входу разрешения записи второго регистра и к входу второго формирователя импульсов сброса, а выходом — к управляющему входу коммутатора, соединенного информационными входами с выходами первого и второго регистров,HH формационные входы ко торых подключе ны к выходам первого и второго счетчиков соответственно, причем первый элемент И соединен первым входом с выходом второго триггера и с первым входом второго элемента И, а вторым входом — с управляющим входом второгс ключа и с инверсным выходом и информационным входом третьего триггера, подключенного прямым выходом к второму входу второго элемента И и к управляющему входу первого ключа, а синхронизирующим входом — к выходу формирователя имульсов и к информационному входу второго триггера, соединенного синхронизирующим входом с выходом третьего счетчика.
1179334
Изобретение относится к автоматике г измерительной и вычислительной технике, предназначено для умножения частоты электрических сигналов в широком диапазоне частот и при значительных изменениях коэффициентов умножения и может найти применение, в частности, в фазометрах, частотомерах и фазорегуляторах.
Целью изобретения является повы!
О шение точности и расширение диапазона частот.
На чертеже изображена блок-схема умножителя частоты.
Устройство содержит формирователь
1 импульсов, блок 2 управления, фа— завый детектор 3, генератор 4 тактовых импульсов, первый и второй ключи 5 и 6, первый и второй счетчики
7 и 8, первый и второй регистры 9 и 10, третий счетчик 11, делитель 12 частоты, фильтр 13 нижних частот, управляемый генератор 14 импульсов и коммутатор 15. Блок 2 управления содержит первый и второй элементы
И 16 и 17, первый и второй формирователи 18 и 19 импульсов сброса и с. первого по третий триггеры 20-22.
Выход генератора 4 подключен к сигнальным входам ключей 5 и 6, выходы 30 которых соединены со счетчиками входами счетчиков ? и 8 соответственно. Коммутатор 15 подключен выходом к установочному входу счетчика 11, соединенного выходом с выходной ши- З5 ной умножителя частоты, входом управ. ления установкой кода счетчика 11 и с входом делителя 12 частоты. Де— литель 12 подключен выходом к первому входу фазового детектора 3, 40 соединенного вторым входом с выходом формирования 1 импульсов, а выходомс входом фильтра 13 нижних частот.
Выход фильтра 13 через управляемый генератор 14 соединен со счетным 45 входом счетчика 11. Вход формирователя 1 подключен к шине ввода умножаемой частоты. Выходы формирователей 18 и 19 подключены к входам обнуления счетчиков 7 и 8 соответст- 50 венно. Вход формирователя 18 соединен с выходом элемента И 16, входом разрешения записи регистра 9 и с вхо.дом обнуления триггера 20 (RS-типа).
Триггер 20 подключен входом установ- 55 ки в единицу к выходу элемента И 17, входу разрешения записи регистра 10 и к входу формирователя 19, а выходом — к управляющему входу коммутатора 15. Коммутатор 15 соединен информационным входом с выходами регистров 9 и 10, информационные входы которых подключены к выходам счетчиков
7 и 8 соответственно. Элемент И 16 соединен первым входом с выходом триггера 21 (D — типа) и с первым входом элемента И 17, а вторым входом — с управляющим входом ключа 6 и с инверсным выходом и информационным входом триггера 22 (D — типа).
Триггер 22 соединен прямым выходом со вторым входом элемента И 17 и с управляющим входом ключа 5, а синхронизирующим входом — с выходом формирователя 1 и информационным входом триггера 21, подключенного синхронизирующим входом к выходу счетчика 11.
Умножитель частоты работает следующим образом.
Формирователь 1 преобразует входной сигнал к нормированному значению логических уровней и длительности перепада. Предположим, что триггер 22 изменяет свое состояние под воздействием, например, положительного перепада напряжения формирователя 1. Пусть в исходном состоянии, до поступления импульсов с формирователя 1, триггер 22 находится в состоянии логического нуля.
В этом случае ключ 6 открыт, а ключ
5 закрыт. С приходом первого (и каждого последующего нечетного) положительного перепада триггер 22 устанавливается в состояние логической единицы, открывая ключ 5 и закрывая ключ 6 ° При этом на выходе триггера
22 .формируется импульс, длительность которого равна длительности первого входного сигнала. Этот интервал времени измеряется при помощи схемы измерения длительности нечетных периодов, состоящей из ключа 5, счетчика 7, формирователя 18 импульсов.
Квантующие импульсы генератора 4 с нормированным периодом Т = 1И„ „ через ключ 5 поступают на счетный вход счетчика 7.
Соотношение частот Йг „ генератора 4 тактовых импульсов и f<< .правляемого по частоте генератора 14 определяется заданным коэффициентом умножения частоты K ö f у /f гти °
Частота генератора 4 тактовых импульсов гт выбирается исходя из
-гти з 11 требования обеспечения необходимой разрешающей способности при квантовании минимальной длительности периода входного сигнала, соответствующей верхней границе диапазона рабочих частот умножителя частоты.
Вариация дискретного значения коэффициента умножения частоты осуществляется путем изменения номинального значения частоты управляемого генератора 14 в пределах допустимого быстродействия счетчика 11 схемы деления периода сигнала.
В течение первого периода сигнала Tc((и каждого последующего нечетного Тс(г.,) счетчик 7 фик H рует некоторое количество импульсов сП
2i<3 Т с
79334 4 .
11 через его предустановочные входы.
Этот процесс циклически повторяется в течение длительности всего второго периода входного сигнала умножителя частоты Тс . Таким образом, в течение второго периода входного сигнала на выходе счетчика 11 сформи ровано К„, импульсов по результатам измерения длительности первого пери10 ода.
Одновременно в течение второго (и каждого четного) периода измеряется его длительность при помощи схемы измерения длительности
15 четных периодов, состоящей из ключа 6, счетчика 8 и формирователя 19.
Эта схема аналогична схеме измерения длительности нечетных периодов входного сигнала. По окончании
20 второго Тс (и каждого четного Т сг, периодов в счетчике 8 фиксируется код 2i+t с(г. 1) гни где i = О, 1, 2, 3,...
После окончания периода сигнала
Т, триггер 22 устанавливается в Loc
25 тояние логического нуля, выходной код счетчика 7 заносится в регистр 9 и далее через коммутатор 15 поступает на предустановочный вход четчика 11.
Этот счетчик, работающий после предустановки в режиме вычитания, осуществвляет деление периода входного сигнала или (что то же самое) умножение его частоты. л
Через интервал времени, следу- З5 ющий после окончания положительного полупериода первого сигнала Т (и
С1 каждого нечетного периода сигнала
Т с (-;,1, счетчик 7 обнуляется выходным импульсом формирователя
18 и к началу третьего (и любого нечетного периода) входного сигнала всегда будет находиться в исходном нулевом состоянии. Формирователь 18 запускается отрицательным перепадом выходного сигнала элемента И 16 и генерирует импульс установки в нуль и счетчика 7 через время 1, определяемое параметрами цепей формирователя 18. 50
На счетный (вычитающий) вход счетчика 11 поступают импульсы от управляемого генератора 14.
После прохождения N импульсов генератора 14 счетчик 11 устанавливается в нулевое состояние и формирует импульс, с помощью которого код N< вновь заносится в счетчик
Т сг — T, f
Т сг1 ГT è о
В этот же момент времени, соответствующий началу третьего периода, положительным перепадом напряжения (от уровня логического 0" к уровню логической "1") с выхода формирователя 1 триггер 22 возвращается в состояние логической единицы, подготавливая к срабатыва-. нию элемент И 17. Тот же запускающий перепад формирователя 1 (уровень логической "1") подается на информационный D-вход триггера 22.
Этот уровень логической единицы заносится в триггер 21 после. окончания выходного импульса счетчика
11, подаваемого на счегный вход того же, т.е. его положительным перепадом. Выходной сигнал триггера
21 открывает элемент И 17, выходным перепадом напряжений которого код счетчика 8 заносится в регистр
10. В исходное нулевое состояние триггер 21 возвращается в другом полупериоде входного сигнала (т.е. после появления уровня логического
"0" на выходе формирователя 1) положительным перепадом первого после смены логических уровней формирователя 1 выходного импульса счетчика 11. Выходным отрицательным перепадом триггера 21 запускается формирователь 19 устанавливающий счетчик 8 в нуль.
1179334
Составитель С.Казинов
Редактор С ° Тимохина Техред Т.Фанта Корректор M.Càìáoðñêàÿ
Заказ 5676/50 Тираж 710 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4
Триггер 20 изменяет состояние своих выходов в моменты переписи
1 информации в регистры 9 и 10 и управляет работой коммутатора 15. С появлением логического 0 на прямом выходе триггера 20 к выходу коммутатора 15 подключается выход регистра 9, а с появлением логической единицы — выход регистра 10.
Таким образом, предлагаемый умножитель частоты позволяет повысить точность и расширить диапазон умножаемых частот за счет уменьшения составляющих погрешности, обусловленных переходными процессами при предварительных установках кодов в схемах изменения длительности периода сигнала умножаемой частоты и деления периода. Это улучшение достигается за счет выноса переходных процессов за пределы рабочего цикла схем измерения и деления периода, для чего обнуление счетчиков измерения периода выполняется в середине нерабочего цикла, а смена информации на установочном входе счетчика деления периода осуществляется только после начала цикла деления периода на интервале времени, когда переходной процесс не оказывает влияния на работу устройства.