Аналоговое запоминающее устройство

Иллюстрации

Показать все

Реферат

 

АНАЛОГОВОЕ ЗАПОМИНАКННЕЕ УСТРОЙСТВО, содержащее входной усилитель , вход которого является входом устройства, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены с входами соответственно первого и второго -ключей, управляющие входы которых соединены соответственно с прямьм инверсным выходами триггера, счетный вход которого является управляющим входом устройства, отличающееся тем, что, с целью упрощения устройства , в него введены ограничительньвЧ элемент на резисторе и параллельный сумматор, выход которого является выходом устройства, первый и второй неинвертирующие входы соединены с входами соответственно первого и второго ключей, выходы которых соединены с шиной нулевого потенциала , инвертирующий вход параллельного ел сумматора соединен с другими обкладками первого и второго конденсаторов и одним выводом резистора, другой вывод которого соединен с вьгходом вход .ного усилителя. Выход

СОЮЭ ССЕЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (5!) 4

ОПИСАНИЕ ИЗОБРЕТ

К ABTOPCXOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЭОБРЕ П=НИЙ И ОТКРЫТИЙ (21) 3662954/24 (22) 09.11.83 (46) 15.10,85. Бюл. В 38 (72) Н.И,Батюкова, Н,И.Гаранин и О.Б, Коростелев (53) 681.327,66(088,8) (56) Авторское свидетельство СССР

Ф 733032, кл. С 11 С 27/00, 1977, Касперович А.Н ° и др. О целесообразности использования двухтактных устройств выборки и хранения.

Автометрия, l973, Ф 3, с. 98-104, рис, 1,4, (54)(57) АНАЛОГОВОЕ ЗА ОИИНАЮЦЕЕ

УСТРОЙСТВО, содержащее входной усилитель, вход которого является входом устройства, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены с входами соот„„SU„„1185399 А ветственно первого и второго .ключей, управляющие входы которых соединены соответственно с прямым и инверсным выходами триггера, счетный вход которого является управляющим входом устройства, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены ограничительный элемент на резисторе и параллельный сумматор, выход которого является выходом устройства, первый и второй неинвертирующие входы соединены с входами соответственно первого и второго ключей, выходы которых соегинены с шиной нулевого потенциала, инвертирующий вход параллельного сумматора соединен с другими обкладками первого и второго конденсаторов и одним выводом резистора, другой вывод которого соединен с выходом входного усилителя.

1185399

Составитель H.Äèêàðåâ

Редактор И.Ковальчук Техред С.Мигунова Корректор М.Самборская

Заказ 6372/48 Тираж 583 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r.Óæãîðîä, ул.Проектная, 4

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении аналого-цифровых преобразователей, изодромных устройств, систем сбора 5 и обработки данных.

Целью изобретения является упро.щение аналогового запоминающего устройства.

На чертеже представлена Функциональная схема устройства.

Аналоговое запоминающее устройство содержит входной усилитель 1, триггер 2, ограничительный элемент на резисторе 3, конденсаторы 4 и 5, ключи 6 и 7, параллельный сумматор 8.

Аналоговое запоминающее устройство работает следующим образом.

При единичном состоянии триггера 2 ключ 6 открыт и ключ 7 закрыт. 20

При этом происходит заряд конденсатора 4 до величины входного напряжения устройства, усиленного усилителем 1, и передача напряжения, запомненного в предыдущем такте на конденсаторе 5,>5 на выход устройства с помощью параллельного сумматора 8. Напряжение на выходе параллельного сумматора 8 равно разности напряжений между обкладками конденсатора 5, поскольку напряжение на oTKpblToM ключе 7 (первом неинвертирующем входе параллельного сумматора 8) близко к нулю за счет ограничения тока заряда конденсатора 4, протекающего через ключ с помощью резистора 3. При приходе сигнала управления на счетный вход триггера 2 его состояние изменяется, что вызывает закрывание ключа 6 и открывание ключа 7. Теперь осуществляется запись входного напряжения на конденсатор 5 и передача на выход устройства запомненного в предыдущем такте напряжения на конденсаторе 4.

Входные токи параллельного сумматора 8 могут быть сделану достаточно малыми за счет использования в параллельном сумматоре операционного усилителя с высокими входными сопротивлениями и соответствующего увеличения сопротивлений резисторов обратной связи. При этом за время хранения изменение напряжения на конденсаторе в предложенном устройстве будет незначительным, а аппаратурные затраты в нем меньше, чем в известных двухтактных аналоговых запоминающих устройствах.