Частотный детектор

Иллюстрации

Показать все

Реферат

 

ЧАСТОТНЫЙ ДЕТЕКТОР, содержащий последовательно соединенные входной аттенюатор, фазоинвертор, первый сумматор и первый амплитудный детектор, последовательно соединенные второй сумматор и второй амплитудный детектор, а также линию задержки, включенную между объединенными входом второго сумматора с выходом входного аттенюатора и вторыми входами первого и второго сумматоров , последовательно соединенные третий и четвертый сумматор, выход которого подключен,к входу управления входного аттенюатора, а также блок вычитания, выход которого является выходом частотного детектора, отличающийс я тем, что, с целью повышения точности детектирования при воздействии паразитной амплитудной модуляции, в него введены последовательно соединенные и включенные между выходом блоков вычитания и вторым входом четвертого сумматора квадратор и делитель напряжения, при этом пер (Л вые и вторые входы третьего сумматора и блока вычитания подключены с к выходу первого и второго амплитудного детектора соответственно.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) !11) (5 I) 4

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

Ц

ОПИСАНИЕ ИЗОБРЕТЕНИЯ @4 @

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3634338/24-09 (22) 04..08.83 (46) 15.10.85. Бюл. Ф 38 (72) С.А.Косарев, А.Н.Дебальчук и Г.С.Анурьев (53) 621.376.33(088.8) (56) Авторское свидетельство СССР

9 391699, кл. Н 03 D 3/02, 1972.

Авторское свидетельство СССР

Ф 1131020,кл. Н 03 D 3/02, 1983. (54)(57) ЧАСТОТНЫЙ ДЕТЕКТОР, содержащий последовательно соединенные входной аттенюатор, фазоинвертор, первый сумматор и первый амплитудный детектор, последовательно соединенные второй сумматор и второй амплитудный детектор, а также линию задержки, включенную между объединенными входом второго сумматора с выходом входного аттенюатора и вторыми входами первого и второго сумматоров, последовательно соединенные третий и четвертый сумматор, выход которого подключен.к входу управления входного аттенюатора, а также блок вычитания, выход которого является выходом частотного детектора, отличающийся тем, что, с целью повьппения точности детектирования при воздействии паразитной амплитудной модуляции, в него введены последовательно соединенные и включенные между выходом блоков вычитания и вторым входом четвертого сумматора квадратор и делитель напряжения, при атом первые и вторые входы третьего сумматора и блока вычитания подключены к выходу первого и второго амплитудного детектора соответственно.

1185565 гДЕ П=О f2 ...

Изобретение относится к радиотехнике и может быть использовано в радиоприемных и измерительных. устройствах.

Цель изобретения " повышение точности детектирования при воздействии паразитной амплитудной модуляции.

На фиг. 1 изображена структурная электрическая схема частотного де- 10 тектора, фиг. 2 — диаграммы eiо. ; работы.

Частотный детектор (ЧД) содержит входной аттенюатор 1, фаэоинвертор 2, линию 3 задержки, первый и второй сумматоры 4 и 5, первый и второй амплитудные детекторы 6 и 7, третий сумматор 8, блок 9 вычитания, квадратор 10, делитель 11 напряжения и четвертый сумматор 12. 20

Частотный детектор работает следующим образом.

Пусть на входной аттенюатор 1 поступает сигнал

Овх=Е мп (dt

На его выходе будет сигнал ()ь ))(EK(Uyl)p) E 5 П(d<>, где К(() „«) — коэффицйент передачи входного аттенюатора 1 в зависимости от управляющего напряжения. 30 носительно частот перехода через ()

l7 > определяемых выражением

Я =- (1 2h)= )

II

Однако при замкнутой обратной связи (вход управления входного аттенюатора 1 соединен с выходом четвертого сумматора 12) изменяющееся напряжение с выхода третьего сумматора 8 (фиг. 26), являющееся управляющим для входного аттенюатора 1, через четвертый сумматор 12 приводит к изменению коэффициента передачи входного аттенюатора 1 в зависимости от частоты входного сигнала, что приводит к значительным искажениям. Для.устранения изменения напряжения на выходе четвертого сумматора 12 на его второй вход поступает компенсирующий сигнал (фиг.2в); формируемый из выходного сигнала частотного детектора с помощью квадратора 10 и делителя 11 напряжения (фиг. 2ъ) На выходе линии 3 задержки напряжение (л = Е К („ ) 51" > (< -l, ) где 7, — время задержки. 3S

На выходах первого и второго сумматоров 4 и 5 ш г (л (щх 2EKPyl)р)э "

40 м м

U>- л 1„,„=26K(Uy„p) eas "" 51е Ш - -,После линейного амплитудного детектирования первым и вторым амплитудными детекторами 6 и 7- на выходе блока 9 вычитания сигнал имеет вид (фиг. 2 )

ll-=-2ЕКЯ„ ) саз — ))- в(л )), а на выходе третьего сумматора 8 (фиг. 26)

0 2ÅÊ(У„ )((сьев (+ БЫ )) .

Статическая характеристика частотного детектора (фиг. 2а) является периодической, симметричной от+ 5(п — + К с05 - э1п

Из фиг. 2ъ видно, что после добавления компенсирующего сигнала изменение напряжения на выходе четвертого сумматора 12 при изменении частоты входного сигнала значительно меньше, чем на выходе третьего сумматора 8 (фиг. 26). При оптимальном коэффициенте передачи делителя напря.жения К = 0,368 достигается максимальная компенсация изменения напряжения, Изменение напряжения при этом не превышает 1,57 во всем диапазоне входных частот, в то время как при ,отсутствии компенсирующего сигнала это изменение достигает 407.. Устранение зависимости напряжения на входе управления входного аттенюатора .1 от частоты входного сигнала существенно повышает линейность детектирования. Одновременно сохраняется высокая помехозащищенность. частотного детектора от воздействия параэитной амплитудной модуляции входного сигнала.

1185565 и

Редактор Е.Копча

Заказ 6436/57 Тирах 871 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, K-35, Раушская наб., д. 4!5

147Е

041Е

141F

Составитель А.Осипович

Техред Л.Мартяшова Корректор Л.Бескид

Филиал ППП "Патент", г.ухгород, ул. Проектная, 4