Устройство синхронизации приемника многочастотных сигналов
Иллюстрации
Показать всеРеферат
1. УСТРОЙСТВО СИНХРОНИЗАЦИИ ПРИЕМНИКА МНОГОЧАСТОТНЫХ СИГНАЛОВ , содержащее последовательно соединенные генератор тактовых импульсов , первый блок добавления-исключения импульсов, делитель частоты , второй блок добавления-исключения импульсов и кольцевой регистр, последовательно соединенные фильтр нижних частот и аналого-цифровой преобразователь, а также сумматор, и N каналов обработки сигналов, каждый из которых состоит из последовательно соединенных демодулятора , фильтра приема, формирователя прямоугольных импульсов, дифференцирующего блока, селектора отрицательных импульсов и формирователя единичных импульсов, выходы аналого-цифрового преобразователя подсоединены к соответствующим управляющим входам первого блока добавленияисключения импульсов, причем объединенные входы демодуляторов я-вляются входом устройства, а выходы кольцевого регистра являются выходами устройства, отличающеес я тем, что, с целью расширения функциональных возможностей путем обеспечения синхронизации в многоканальных системах связи с многопозиционными сигналами, введены последовательно соединенные первый элемент ИЛИ и RS-триггер, а также второй элемент ИЛИ, М-1 цепей, каж- . дая из которых состоит из последовательно соединенных дополнительного сумматора и порогового блока,допол|нительньй пороговый блок, формирователь сигнала рассогласования и Н цепей, каждая из которых состоит из последовательно соединенных элемента И и дополнительного фильтра нижних частот, а в каждый из кана . лов обработки сигналов введены цоследовательно соединенные обнаружитель сигнала и регистр сдвига, при (Л этом выход RS -триггера подсоединен к входу фильтра нижних частот, выход делителя частоты подсоединен к R-входу RS-триггера и объединенным тактовым входам регистров сдвига и обнаружителей сигнала N каналов, обработки сигналов, в каждом из кото-. рых информационньп вход обнаружите00 ля сигнала подсоединен к выходу форел мирователя прямоугольных импульсов, Од выходы формирователей единичных имto пульсов N каналов обработки сигналов sl подсоединены к входам первого элемента ИШ, выходы обнаружителей сигнала и регистров сдвига N каналов обработки сигналов подсоединены к соответствующим входам коммутатора, выходы которого подсоединены к входам сумматора и дополнительных сумматоров , выходы пороговых блоков и дополнительного порогового блока подсоединены к входам второго элемента ИЛИ, выход которого подсоединен к объединенным первым входам элементов И, вторые входы элементов И подклю
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)4 Н 04 J 1/14 (21) 3767023/24 — 09 (22) 25.05.84 (46) 15.10.85. Бюл. ЕЕ - 38 (72) В.Д.Бабич и О.П.Лежнюк (53) 621.376.56(088.8) (56) Авторское свидетельство СССР
Р 907832, кл. k1 04 J 1/14, 1980.
Авторское свидетельство СССР
М- 1053306, кл. Н 04 J 1/14, 1982. (54) (57) 1 . УСТРОЙСТВО СИЕ1ХРОЕЕИЗАЦИИ IIPHENHHKA МНОГОЧАСТОТП1 ЕХ СИГЕ!АЛОВ, содержащее последовательно соединенные генератор тактовых импульсов, первый блок добавления-ис— ключения импульсов, делитель частоты, второй блок добавления-исключения импульсов и кольцевой регистр, последовательно соединенные фильтр нижних частот и аналого-цифровой преобразователь, а также сумматор, и hl каналов обработки сигналов, каждый из которых состоит из последовательно соединенных демодулятора, фильтра приема, формирователя прямоугольных импульсов, дифференцирующего блока, селектора отрицательных импульсов и формирователя единичных импульсов, выходы аналого-цифрового преобразователя подсоединены к соответствующим управляющим входам первого блока добавленияисключения импульсов, причем объединенные входы демодуляторов являются входом устройства, а выходы кольцевого регистра являются выходами устройства, о т л и ч а ю щ е ес я тем, что, с целью расширения функциональных возможностей путем обеспечения синхронизации в многоканальных системах связи с многопо„„SU„„1185627 А зиционными сигналами, введены последовательно соединенные первый элемент ИЛИ и RS -òðèããåð, а также второй элемент ИЛИ, М-1 цепей, каждая из которых состоит из последовательно соединенных дополнительного сумматора и порогового блока,дополIнительный пороговый блок, формирователь сигнала рассогласования и
H цепей, каждая из которых состоит из последовательно соединенных элемента И и дополнительного фильтра .нижних частот, а в каждый из кана.лов обработки сигналов введены последовательно соединенные обнаружитель сигнала и регистр сдвига, при этом выход PS -триггера подсоединен к входу фильтра нижних частот, выход делителя частоты подсоединен к
Р-входу QS — триггера и объединенным тактовым входам регистров сдвига и
:обнаружителей сигнала N каналов. обработки сигналов, в каждом из кото- . рых информационный вход обнаружителя сигнала подсоединен к выходу формирователя прямоугольных импульсов, выходы формирователей единичных импульсов N каналов обработки сигналов подсоединены к входам первого элемента ИЛИ, выходы обнаружителей сигнала и регистров сдвига N каналов обработки сигналов подсоединены к соответствующим входам коммутатора, выходы которого подсоединены к входам сумматора и дополнительных сумматоров, выходы пороговых блоков и дополнительного порогового блока подсоединены к входам второго элемента
ИЛИ, выход которого подсоединен к объединенным первым входам элементов
И, вторые входы элементов И подклю1 185627 сны к соответствующим выходам кольцевогo регистра, выходы дополнительных фильтров нижних частот подсоединены к соответствующим входам формирователя сигнала рассогласования, выходы которого подсоединены к соответствующим управляющим входам второго блока добавления-исключения импульсов, а выход сумматора подсоединен к входу дополнительного порогового блока.
2. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что формирователь сигнала рассогласования выполнен в виде дешифратора М вЂ” 1 блоков
Изобретение относится к синхронизации многоканальных систем связи с многочастотными составными сигналами вида частотно-временной матрицы для передачи дискретных сообщений по каналам с многолучевым распространением радиоволн и может быть использовано в приемниках дискретных сигна— лов вида частотно-временной матрицы.
Целью изобретения является расширение функциональных возможностей путем обеспечения синхронизации в многоканальных системах связи с многопозиционными сигналами.
На фиг. 1 представлена структурная электрическая схема устройства синхронизации приемника многочастотных сигналов; на фиг. 2 — структурная электрическая схема формирователя сигнала рассогласования.
Устройство синхронизации приемника многочастотных сигналов содержит
К каналов обработки сигнала 1, пер— вый элемент ИЛИ 2, Р5 триггер 3, фильтр 4 нижних частот, аналого-цифровой преобразователь (АЦП) 5, генератор 6 тактовых импульсов, первьггг блок добавления-исключения импульсов
7, делитель 8 частоты, второй блок добавления-исключения импульсов 9, кольцевой регистр 10, коммутатор 11, сумматор 12, M-1 дополнительных сумматоров 13, М-1 пороговых блоков 14, допопнительный пороговый блок 15, 5
1О
2О
30 компараторов, при этом каждый 1 -ый блок компараторсв (/ = 1, 2, ... N—
1) состоит из М вЂ” j компараторов, выходы которых подсоединены к соответствующим входам дешифратора, прямые входы компараторов каждого 1-го блока компараторов объединены и подключены к инвертирующим входам соответствующих компараторов 1- 1 блоков компараторов,причем объединенные прямые входы компараторов каждого е
1-ro блока компараторов являются входами формирователя сигнала рассогласования, а выходы дешифраторов яв— ляются выходами формирователя сигнала рассогласования. второй элемент ИЛИ 16, и элементов
И 17, М дополнительных фильтров 18 нижних частот, формирователь 19 сигнала рассогласования.
Каждый из М каналов обработки сигнала 1 содержит демодулятор 20, фильтр 21 приема, формирователь 22 прямоугольных импульсов, дифференци— р ующий блок 23, селектор 24 отрицательных импульсов, формирователь
25 единичных импульсов, обнаружитель сигнала 26, регистр 27 сдвига.
Формирователь 19 сигнала рассогласования содержит М(М вЂ” 1)/2 компараторов 28 и дешифратор 29.
Устройство синхронизации приемника многочастотных сигналов работает следующим образом.
На вход устройства синхронизации приемника многочастотных сигналов поступает многочастотный многопозиционный сигнал вида последовательности частотно-временных матриц (ЧВМ) (фиг. 1). Групповой сигнал представляет собой последовательность радиоимпульсов на разных частотах („, М = 5), смещенных во времени на интервал (e = Тс/I4), где Тс — длительность группового сигнала. В рассматриваемом примере технической реализации предлагаемо— го устройства синхронизации приемника многочастотных сигналов используется оптимальный ансамбль многогде тф„— флуктуирующая длительность, 7« — математическое ожидание случайной величины
С помощью фильтра 4 осуществляется выделение постоянной составляющей импульсного сигнала. При этом обеспечивается фильтрация шумовой компоненты. Напряжение на выходе фильтра 4 несет в себе информацию об усредненном (по все.1 параллельным частотным ветвям обработки) временном рассогласовании входных сигналов
ЧВМ (моментов времени смены частот) . относительно импульсного сигнала, формируемого на выходе делителя частоты 8.
Постоянное напряжение на выходе фильтра 4 с точностью до шумовой компоненты равно ср
1Х
3 11856 позиционных многочастотных сигналов (МЧС) с количеством элементов (частот), равных М = 5, и включающий в . себя M = 4 частотно-временных матI риц. Начальная фаза каждого из канальных радиоимпульсов ЧВМ может манипулироваться (по фазе) на Л
В каждом из М каналов обработки сигнала с помощью демодулятора 20 и фильтра 21 осуществляется либо амплитудное (в этом случае демодулятор
20 реализуется в виде амплитудного детектора), либо фазовое (в этом случае демодулятор 20 реализуется в виде перемножителя и формирователя когерентного сигнала) детектирование сигнала, передаваемого по данной частоте. Полоса частот фильтра 21 согласуется с длительностью Г элементарной посылки канального сигнала.
Формирователь 22 осуществляет приведение продетектированных импульсов к одной (положительной) полярности (если канальные сигналы являются фазОманипулированными) и Обес- 25 печивает формирование прямоугольных импульсов, длительность которых равна длительности соответствующих радиоимпульсов. Дифференцирующий блок 23 осуществляет формирование
30 остроконечных импульсов разной полярности, соответствующих передним и задним фронтам входной импульсной последовательности.
Селектор 24 обеспечивает выделение отрицательных импульсов. Импульсные последовательности, формируемые формирователями 25 Н каналов обработки сигналов 1, объединяются с помощью первого элемента ИЛИ 2. Формирователи 25 осуществляют формирование им- 40 пульсов малой длительности и с номинальными уровнями, необходимыми для срабатывания RS -триггера 3 и по S— входу. Импульсы этой последовательности устанавливают Р5 -триггер 3 в состояние "1". Установка R5-òðèããåра 3 в состояние 0 производится последовательностью импульсов с частотой следования Рн= 1/т, поступающих с выхода делителя 8 частоты. Эта импульсная последовательность поступает на R — вход  †тригге 3.
На выходе RS-триггера 3 появляются импульсы с длительностью, пропорциональной временному рассогласованию импульсного сигнала на выходе делителя частоты 8 относительно входного сигнала ЧВМ. Длительность этих
27 4 импульсов может изменяться от 0 до где Т вЂ” длительность одного часп и тотного элемента ЧВМ. В результате действия шумов и многолучевой среды распространения длительность импульсов на выходе R5 †тригге 3 принимает значение где А — амплитуда импульсов на выходе g5. †тригге 3. При этом макcHMa bHoe значение (J„2 равно U+<„ =
А (при = Y) а минимальное ср значение (f12 равнО (1м,4 н = 0 (при
= 0 т.е. при отсутствии асинхроСр низма между двумя сравниваемыми импульсами сигнала).
Постоянное напряжение с выхода фильтра 4 поступает на АЦП 5 непрерывного действия с выдачей информации в параллельном коде об уровне постоянной составляющей на выходе фильтра 4.
Цифровые сигналы с выходов АЦП 5 поступают на соответствующие управляющие входы первого блока добавления †исключен импульсов 7, который предназначен для точной подстройки системы синхронизации по фазе с шагом L!7 = 7/k, причем 2" 7 k, где
n — число выходов (разрядов) АЦП $, а — коэффициент деления делителя 8. Принцип подстройки фазы состоит в следующем. Генератор 6 вырабатывает последовательность
1185627
F т
20 коротких импульсов с частотой
К/g.
В зависимости от значения логического сигнала на выходах АЦП 5
5 в первом блоке добавления-исключения импульсов 7 либо вычитается определенное количество импульсов, уменьшая тем самым фазу, либо прибавляется определенное количество импульсов, увеличивая фазу. В результате вычитания или прибавления одного импульса фаза выходных импульсов делителя 8 изменяется по длительности на дГ. Таким образом, на выходе делителя 8 формируется последовательность импульсов (с частотой следования Fн = 1/7), которая является синхронной (с точностью до йТ= Т /К) с временными границами частотных элементов МЧС независимо от вида входных сигналов.
Эта последователытость поступает на сигнальный вход второго блока добавления-исключения импульсов 9, на управляющие входы которого поступает г -разрядный (2 Ъ М ) цифровой сигнал управления (в параллельI ном коде), формируемый формировате— лем 19.
Работа второго блока добавленияисключения импульсов 9 аналогична функционированию первого блока добавления-исключения импульсов /. Вто,рой блок добавления-исключения им— пульсов 9 из поступающей последовательности импульсов (от делителя 8) вычитает или прибавляет 1„ импульсов (в зависимости от значения сигнала. на выходах формирователя 19) где код цифры на выходах формирователя
19. Этим обеспечивается изменение количества продвигающих импульсов кольцевого регистра 10, а тем самым и сдвиг во времени импульсов синхронизации на выходах кольцевого регист45 ра 10 на величину йТ= I„T /N°.
Формирование сигнала управления, поступающего на управляющие входы управления дополнительного блока 17 управления, второго блока добавления- 50 исключения импульсов осуществляется следукицим образом.
Импульсный сигнал с выхоДа формирователя 22 каждого канала обработки сигналов 1 поступает на вход обнаружителя сигналов 26, на тактовый вход которого ттоступает синхросигнал с вттхода делителя 9. Обнаружитель сигналов 26 осуществляет обнаружение сигнала передаваемого на данной частоте, и формирует на своем выходе последовательность прямоугольных импульсов длительностью 7 . Временные границы этих импульсов синхронизируются последовательностью синхросигнала, поступающего с вь.хода делителя 8.
Обнаружитель 8 сигнала может быть реализован, например, в виде последо— вательно соединенных интегратора, порогового блока и RS триггера, причем вход интегратора, а также объединенные тактовые входы интегратора, порогового блока и R вход RSтриггера 3 являются соответственно информационным и тактовым входами обнаружителя сигнала 26, а прямой выход RS -òðèããåðà 3 является выходом обнаружителя сигнала 26.
Импульсная последовательность с выхода обнаружителя сигнала 26 (каждого из К каналов обработки сигнала
1) поступает на сигнальный вход регистра сдвига 27 (состоящего из 8 -1 разрядов), который выполняет функции дискретной линии задержки. Для обеспечения синхронной работы регистров сдвига 27 Н каналов обработки сигнала 1 на тактовые входы регистров сдвига 27 поступает синхросигнал от делителя 8.
Импульсные последовательности с выходов обнаружителей сигнала 26, а также задержанные последовательности с выходов регистров сдвига 27 М каналов обработки сигналов 1 поступают на соответствующие входы коммутатора 11. Последний имеет 8 < N входов и N " М выходов (где М вЂ” количество ЧВМ в ансамбле сигналов). Коммутатор 11 в соответствии со структурой используемого ансамбля многопозиционных МЧС обеспечивает подключение соответствующих входов к соответствующим его выходам. Соответствующие выходы коммутатора 11 объединяются цепью, состоящей из последовательно соединенных сумматора 12 и дополнительного порогового блока
15 и M-1 цепями, состоящими из последовательно соединенных дополнительных сумматоров 13 и пороговых блоков 14.
Импульсные последовательности, образованные на выходах дополнительного порогового блока 15 и пороговых; блоков 14 объединяются вторым эле185677
7 1 ментом ИЛИ 16. Временное положение импульсов этого сигнала несет в себе информацию о временных границах принимаемого ИЧС (границах IBM).
Импульсная последовательность с выхода второго элемента ИЛИ 16 поступает на объединенные первые входы элементов И 17, на вторые входы которых поступают синхросигналы от соответствующих выходов кольцевого регистра 10. Назначением элементов
И 17 дополнительных фильтров 18 и формирователя 19 является: выяснить, соответствует ли временное положе— ние импульсного сигнала на выходе второго элемента ИЛИ 16 временным границам импульсов последовательности на выходах кольцевого регистра
10 и сформировать сигнал управления, который подается на управляющие входы второго блока добавленияисключения импульсов 9.
Напряжения с выходов N дополни— тельных фильтров 18 поступают на
I входы формирователя 19. Эти напряжения будут тем большей величины, чем большее количество импульсов
1 поступает на вход соответствующего дополнительного фильтра 18.
Формирователь 19 (фиг. 2) работает следующим образом.
Постоянные напряжения, формируемые 1 дополнительными фильтрами 18, сравниваются друг с другом с помощью компараторов 28, на выходах которых возникает логический сигнал . "1", если напряжение, поступающее на прямой вход компаратора 28, больше, чем поступающее на инвертирующий вход, в противном случае возникает сигнал "0". Для случая, когда на выходе кольцевого регистра
10 формируются импульсные последовательности, на выходе компараторов
28 будут сформированы логические сигналы ("0" или "1"). Состояние выходов компараторов 28 дешифрируется с помощью дешифратора 29, на выходах которого формируется цифровой сигнал в параллельном коде. Этот сигнал поступает на управляющие входы второго блока добавления-исключения импульсов 9.
1185627
Составитель В.Орлов
Редактор Т.Митейко Техреду.Кастелевич Корректор 0.Луговая
Заказ 6440/60 Тираж 658 Подписное
ВНИИПИ Государственного. комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул . Проектная, 4