Система передачи цифровой информации
Иллюстрации
Показать всеРеферат
1. СИСТЕМА ПЕРЕД.ЛЧИ ЦИФРОВОЙ ИНФОРМАЦИИ, содержащая иа передающей стороне источник цифровой информации , информационные выходы которого соединены с информационными Бхода.п( преобразователя основания кода, формирователь выходного сигнала, выход которого подключен к вхоцу выходного согласующего блока, а на приемной стороне - входной согласующий блок, потребитель цифровой информации , информационные входы которого подключены к информационным выходам обратного преобразователя основания кода, информационные входы которого соединены с выходами решающего блока, первый вход которого соединен с выходом формирователя втори 1ных тактов, вход которого подключен к входу порогового формирователя, выход которого соединен с вторым входом рещающего блока, отличающаяся тем, что, с целью повыщения скорости передачи , на передающей стороне введены Щ1фровой модулятор и блок управления передачей, выход которого соединен с тактовым входом источника цифровой информации и с тактовым входом преобразова: еля основания кода. информационные выходы :соторого подклют чены к информационным входам цифрового модулятора, информационные выходы которого соединены с информационными входами формирователя выходного сигнала, синхронизирую1Ц1 Й выход цифрового модулятора подключен к синхронизирующему входу блока управления передачей, при этом цифровой модулятор содержит первый и второй элементы 2И, элемент 311, первый и второй элементы 2ИЛИ, делитель частоты на два и генератор стандартных импульсов, выход которого соединен с первым входом делителя частоты на два, с первым входом первого элемента 2ИЛИг § и с первым входом первого элемента 2И, W выход которого соединен с первым входом второго элемента 21ШИ и с вторым входом с делителя частоты на два, выход которого подключен к первому входу второго элемен§ та 2И и к второму входу первого элемента 2ИЛИ, выхоц которого соединен с первым входом элемента ЗН, выход которого подключен к второму входу второго элемента 2ИЛИ, второй 00 вход первого элемента 2И соединен с втopы м ел входом элемента ЗИ, третий вход которого Oi соединен с вторым входом второго элемента 2И, вторые входь первого и второго элемен00 тов 2И являются информационными входами о цифрового модулятора, информационными выходами которого являются выходы второго элемента 2И и второго элемента 2ИЛИ, выход первого элемента 2ИЛИ является синхронизирующим выходом цифрового модулятора, а на приемной .стороне введены блок управления приемом, первый и второй входы которого соединены соответственно с первым и вторым входами решаюи1его блока, третий вход которого подключен к первому вькоду блока упразпет я приемом, второй выход которого соединен с тактовым входом обратного пре
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU„„1185636 А (5ц4 Н 04 L 25/00
l
1 У
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPGHOMY СВИДЕТЕЛЬСТБУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
llO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3745588/24 — 09 (22) 28.05.84 (46) 15.10.85. Бюл. К 38 (72) H. П. Попков (71) Специальное конструкторско-технологическое бюро с опытным производством при
Белорусском государственном университете им. В, И. Ленина (53) 621.394.6 (088.8) (56) Авторское свидетельство СССР
Р 688082, кл. Н 04 1 5/00, 1976.
Авторское свидетельство СССР
Р 815953, кл. Н 04 L 25/00, 1976. (54) (57) 1. СИСТЕМА ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ, содержащая на передающей стороне источник цифровой информации, информационные выходы которого соединены с информационными входами преобразователя основания кода, формирователь выходного сигнала, выход которого подключен к входу выходного согласующего блока, а на приемной стороне — входной согласующий блок, потребитель цифровой информации, информационные входы которого подключены к информационным выходам обратного преобразователя основания кода, информационные входы которого соединены с выходами решающего блока, первый вход которого соединен с выходом формирователя вторичных тактов, вход которого подключен к входу порогового формирователя, выход которого соединен с вторым входом решающего блока,отличающаяся тем, что, с целью повышения скорости передачи, на передающей стороне введены цифровой модулятор и блок управления передачей, выход которого соединен с тактовым входом источника цифровой информации и с тактовым входом преобразова-еля основания кода, информационные выходы .оторого подклю-. чены к информационным входам цифрового модулятора, информационные выходы которого соединены с информационными входами . формирователя выходного сигнала, синхронизирующий выход цифрового модулятора подключсll к синхропизируюшему входу блока управления передачей, при этом цифровой модуля. тор содержит первый и второй элементы 2И, элемент 311, нсрвый и второй элементы 2ИЛИ, делитель частоты на два и генератор стандартных импульсов, выход которого соединен с первым входом делителя частоты на два, с первым входом первого элемента 2ИЛИ, Ф и с первым входом первого элемента 2И, выход которого соединен с первым входом второго элемента 2ИЛИ и с вторым входом делителя частоты на два, выход которого подключен к первому входу второго элемента 2И и к второму входу первого элемента
2ИЛИ, выхс ц которого соединен с первым входом элемента ЗИ, выход которого подключен к второг му входу второго элемента 2ИЛИ, второй вход первого элемента 2И соединен с вторым 00 входом элемента ЗИ, третий вход которого Q3 соединен с вторым входом второго элемента фф
2И, вторые входы первого и второго элемен- фф тов 2И являются информационными входами ф цифрового модулятора, информационными выходами которого являются выходы второго элемента 2И и второго элемента 2ИЛИ, выход первого элемента 2ИЛИ является синхронизи- е руюшим выходом цифрового модулятора, а на приемной стороне введены блок управле1 ния приемом, первый и второй входы которого соединены соответственно с первым и вторым входами решающего блока, третий вход которого подключен к первому выходу блока управле тя приемом, второй выход которого соединен с тактовым входом обратного пре1185636 образователя основанная кода и с тактовым входом потребителя цифровой информации, выход входного согласующего блока подклю1 чен к входу порогового формирователя.
2. Система по п. 1, о т л и ч а ю щ ая с я тем, что формирователь выходного сигнала содержит первый и второй операционные усилители, первый, второй, третий и четвертый элементы 2И, счетный триггер и элемент 2ИЛИ, выход которого подключен к входу счетного триггера, единичный выход которого соединен с первым входом первого элемента 2И и с первым входом второго элемента 2И, второй вход которого подключен к первому входу третьего элемента 2И и и первому входу элемента 2ИЛИ, второй.1
Изобретение относится к технике связи
ti может быть использовано для передачи информации.
Целью изобретения является повышение скорости передачи.
На фиг. 1 изображена структурная электрическая схема предлагаемой системы передачи; на фиг. 2 — временные диаграммы рабоitI системы; на фпг. 3 — временные диаграм 10 мы работы цифрового модулятора.
Система передачи цифровой информации содержит источник 1 цифровой информации, преобразователь 2 основания кода, цифровой модулятор 3, формирователь 4 выходного сигнала, выходной согласующий блок 5, потребитель 6 цифровой информации, входной согласующий блок 7, пороговый формирователь 8, формирователь 9 вторичных тактов, решающий блок 10, обратный преобразователь
11 основания кода, блок 12 управления передачей, блок 13 управления приемом.
Источник 1 цифровой информации содержит блок 14 хранения двоичной информации, формирователь 15 двоичных кодовых групп, распределитель 16 импульсов.
Потребитель 6 цифровой информации содержит распределитель 17 импульсов, блок 18 хранения двоичной цифровой информации, формирователь 19 двоичных кодовых групп. 3g
Цифровой модулятор 3 содержит элемент
ЗИ 20, генератор 21 стандартных импульсов, делитель 22 частоты на два, первый элемент вход которого подключен к второму входу первого элемента 2И и к первому входу четвертого элемента 2И, второй вход которого соединен с инверсным выходом счетного триг гера и с вторым входом третьего элемента
2И, выход которого соединен с первым входом первого операционного усилителя, второй вход которого соединен с выходом второго элемента 2И, выход первого элемента 2И подключен к первому входу второго операционного усилителя, второй вход которого соединен с выходом четвертого элемента 2И, выходы первого и второго операционных усилителей объединены и являются выходом формирователя выходного сигнала, информационными входами которого являются первый и второй входы элемента 2ИЛИ.
2ИЛИ 23, первый элемент 2И ?4, второй элемент 2ИЛИ 25, второй элемент 2И 26.
Формирователь 4 выходного сигнала содержит первый операционный усилитель 27, элемент 2ИЛИ 28, счетный триггер 29, первый элемент 2И 30, второй элемент 2И 31, третий элемент 2И 32, четвертый элемент
2И 33, второй операционный усилитель 34, Блок 12 управления передачей содержит счетный 35 и установочный 36 триггеры, элемент И 37.
Блок 13 управления приемом содержит счетный триггер 38, элемент задержки 39, установочный триггер 40, элемент И 41.
Система работает следующим образом.
В источнике 1 цифровой информации преобразуются двоичные цифровые слова разрядностью N — Зп, где n — 1,2,..., п -1 в двоичные трехразрядные группы (фиг, 2а), а в преобразователе 2 основания кода они последовательно перекодируются в двухразрядные троичные группы таким образом, что наличие импульса на одном информационном выходе преобразователя 2 основания кода соответствует троичной позиции 1, наличие импульса на другом информационном выходе — позиции 2, а отсутствие на обоих выходах импульса — позиции О.
После подачи питания установочные 36 и 40 и счетные 35 и 38 триггеры и распределители 16 и 17 импульсов сбрасываются в нуле- вые состояния и запускается генератор 21 стандартных импульсов (на функциональной
1185636
15
30
45
55 схеме цепи питания и запуска опущены).
В первый момент работы на информационных выходах источника 1 цифровой информации всегда установлены логические О, что соответствует троичному коду (01).
Эта первая группа используется в качестве установочной для синхронизации системы. В цифровом модуляторе 3 информационные импульсы (фиг. Зд, е) последовательно, по мере поступления, умножаются в элементах
2И 26, и 24, ЗИ 20 на трехпозицнониые импульсы, которые формируются генератором
2! стандартных импульсов несущей частоты „, делителем 22 частоты импульсов на. два и элементом 2ИЛИ 23, (фиг. За,6, а). 11а один информационный выход цифрового модулятора 3 проходят импульсы, соответствуюшие позиции 1, а на другой — суммарные импульсы позиций 2 и О. Поскольку длительность периода импульса позиции 2 вдвое меньше периода импульсов позиции О и 1, то для синхронной работы делителя 22 частоты импульсов на два после каждого сигнала позиции 2 он устанавливается в исходнос состояние (фиг. 3 ). Импульсы синхронизации через синхронизируюший выход цифрового модулятора 3 поступают на вход блока 1 2 управления передачей. По переднему фронту первого импульса устанавливается установочный триггер 36, по заднему фронту этого импульса устанавливается счет- . ный триггер 38 и сбрасывается очерсдгплм.
Таким образом, на выходе блока 12 управления передачей формируются импульсы (фиг. 3 ъ), по высокому уровню которых в преобразователе 2 основания кода формируется первый разряд, а по низкому —. второй разряд троичной двухразрядной группы, а по каждому заднему фронту импульсов высокого уровня распределитель 16 импульсов поочередно подключает на информационный выход источника 1 цифровой информации трех- разрядную двоичную группу. Последним импульсом распределителя 16 импульсов по переднему фронту в блоке 14 хранения двоичной информации считывается очередное слово цифровой информации, и далее процесс формирования групп цифровой информации повторяется.
В формирователе 4 выходного сигнала информационные импульсы суммируются элементом 2ИЛИ 28 (фиг. 2 5), а счетный триггер 29 по переднему фронту каждого импульса меняет состояние на противоположное (фиг. 2а), обеспечивая чередование поля рности выходного сигнала операционных усилителей 27 и 34. Коэффициент передачи операционного усилителя 34, который фоомирует сигнал, соответствующий позиции 1 устанавливается примерно вдвое больше коэффициента передачи операционного усилителя 27, который формирует сигнал позиций 0 и 2. При согласовании с конкретной линией связи коэффициенты передачи операционных усилителей 34 и 27 могут несколько отличаться от соотношения 1:2.
Таким образом, на выходе формирователя
4 выходного сигнала получаем биполярный сигнал с разными уровнем амплитуд.и длительностью периода Т или Т/2 (фиг. 2ъ).
Выходной согласующий блок 5 обеспечивает необходимое усиление и согласование сигнала с конкретной линией связи. На приеме выходной согласующий блок 7 обеспечивает необходимое усиление сигнала и линейное интегрирование (фильтр нижних частот).
Пороговый формирователь 8 выделяет импульсы с кругыми фронтами при переходе сигнала, соответствуюшего позиции 1, через порог U (фнг. 2. t.,3), а формирователь 9 вторичных тактов выделяет короткие импульсы при каждом переходе сигнала через нулевой уровень (фиг. 2е). Каждый выделенный тактовый импульс соответствует одной позиции троичной кодовой группы с периодом Т или Т/2. Поэтому если эти импульсы, задержанные на фиксированную величину — Т/2 (фиг. 2;с), подать на третий вход решаюшего блока 10, а на второй и первый входы сигналы с выходов формирователей 8 и 9, то на одном выходе решаюшего блока 10 при фиксировании позиции 1 устанавливается высокий уровень сигнала (фиг. 25), при фиксировании позиции 2 (при совпадении, задержанных и незадержанных импульсов с выхода формирователя 9 вторичных тактов), устанавливается высокий ровень сигнала на другом выходе решающего блока 10 (фиг. 2и), а при фиксации позиции сигнала Π— на обоих выходах решаюшего блока 10 сигнал низкого уровня. Обратный преобразователь 11 основания кода преобразует троичные двухразрядные группы в двоичные, трехразрядные (фиг. 2к).
Синхронизация приема привязывается к установочной группе кода (01). По первой позиции 1 устанавливается установочный триггер 40 блока 13 управления приемом и только после этого проходят такты через элемент И 41, которые и управляют решающим блоком 10. Импульсы, сформированные счетным триггером 38 (фиг. 2к), группируют троичные кодовые группы и управляют распределителем 17 импульсов потребителя в цифровой информации для формирования
1185636 двоичных трехразрядных групп в цифровые слова в обратном порядке, как зто выполнялось в источнике 1 цифровой информации.
Изобретение позволяет при неизменной верхней граничной частоте канала связи повысить скорость передачи информации в
1,23 раза, так как .одна из позиций сигнала (например 2), передается с частотой в 2 раза выше. Кроме того, для примененных сигналов исключается межсимвольные помехи в полосе пропускания канала, и поэтому нелинейные искажения сигнала минимальны.
1185636
Фиг. 8
1 У
Составитель О. Геллер
Техред С.Чигунова Корректор О. Луговая
Редактор Т. Митейко
Филиал ППП ."Патент", г. Ужгород, ул. Проектная, 4
Заказ 6440/60 Тираж 658 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий . 113035, Москва, Ж-35, Раутнская наб., д. 4/5