Устройство для синхронизации импульсов
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ЛМПУЛЬСОВ, содержащее триггер , элемент совпадения и два элемента задержки, выход первого из которых соединен с / -входом триггера, отличающееся тем, что, с целью повышения его надежности и расширения функциональных возможностей , С-вход триггера соединен с выходом элемента совпадения, первый вход которого подключен к входной шине, а второй соединен с выходом первого элемента задержки, вход которого подключен к шине синхронизирующих импульсов, а инверсный выход триггера через второй элемент задержки соединен с третьим входом элемента совпадения.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (504 Н 03 К 5 13
Л"
ОПИСАНИЕ ИЗОБРЕТЕНИЯ1
К А ВТОРСКОМЪГ СВИДЕТЕЛЬСТВУ
Фиг. f
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3653444/24-21 (22) 18.10.83 (46) 07.11.85. Бюл. № 41 (72) А. Н. Горшков (53) 621.374.2 (088.8) (56) Авторское свидетельство СССР № 1019606, кл. Н 03 К 5/01, 1980.
Авторское свидетельство СССР № 263670, кл. Н 03 К 5/13, 1968. (54) (57) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ .ИМПУЛЬСОВ, содержащее триггер, элемент совпадения и два элемента
„„Я0„„1190498 А задержки, выход первого из которых соединен с R-входом триггера, отличающееся тем, что, с целью повышения его надежности и расширения функциональных возможностей, С-вход триггера соединен с выходом элемента совпадения, первый вход которого подключен к входной шине, а второй соединен с выходом первого элемента задержки, вход которого подключен к шине синхронизирующих импульсов, а инверсный выход триггера через второй элемент задержки соединен с третьим входом элемента совпадения.
1190498 гл= гзв + тз! Г гзи !
< тп з- Z
Puz. Г
Составитель В. Потапов
Техред И. Верес Корректор М. Макспмишинец
Тираж 871 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4
Редактор А. Сабо
Заказ 7002/58
Изобретение относится к импульсной технике и может быть использовано в устройствах обработки и передачи цифровых сигналов.
Цель изобретения — повышение надеж5 ности и расширение функциональных возможностей за счет устранения ограничений на длительность и период следования синхронизирующих импульсов, устранения искажений длительности синхронизированных импульсов на выходе устройства и 10 улучшения помехозащищенности.
Ha, фиг. 1 представлена блок-схема устройства для синхронизации импульсов; на фиг. 2 — временные диаграммы его работы.
Устройство содержит триггер 1, вход S которого соединен с выходом элемента 2 совпадения, а вход R соединен с вторым н х .!д "I элез!епта 2 совпадения и выходом э:.смспта, задержки, инверсный выход триггера соединен через элемент 4 задержки с третьим входом элемента 2 совпадения, первый вход которого соединен с входной шиной 5, а шина 6 синхронизирующих импульсов соединена с входом элемента 3 задержки, выходные шины 7 — 9 подключены соответственно к выходу элемента 2 совпадения и прямому и инверсному 25 выходам триггера 1.
Устройство работает следующим образом.
Б исходном состоянии напряжение на шинах 5 (асинхронных) и шинах 6 синхронизирующих импульсов соответствует уровню логического нуля. Логический ноль с шины 6 синхронизирующих импульсов через элемент 3 задержки устанавливает на инверсном выходе триггера 1 уровень логической единицы и одновременно блокирует элемент 2 совпадения.
Б этом состоянии устройство находится до поступления на шину 6 синхронизирующих импульсов. Поступившие на шину 6 синхронизирующие импульсы сдвигаются элементом 3 задержки относительно начала асинхронных импульсов. Это значит, что импульсы синхронизации, перекрываясь во времени с асинхронными импульсами, всегда отстают от последних. Сдвинутые во времени синхронизирующие импульсы поступают на вход элемента 2 совпадения 4 и разблокируют его. Если в это время на входе элемента совпадения присутствует асинхронный импульс, то на выходе элемента 2 совпадения появляется логический ноль и устанавливает на прямом выходе триггера 1 уровень логической единицы, а соответственно на инверсном выходе уровень логического нуля. Этот ноль через элемент 4 задержки поступает на вход элемента 2 совпадения и блокирует его. В результате этого на выходе элемента совпадения формируется короткий импульс, длительность которого равна где тз2 — время задержки элемента 2 совпадения; тз! — время задержки срабатывания триггера 1; тз4 — время задержки второго элемента
4 задержки.
В этом состоянии устройство находится до окончания синхронизирующего импульса. По окончании его блокируется элемент совпадения, а на инверсном выходе триггера формируется уровень логической единицы. Устройство возвращается в исходное состояние, а на выходных шинах
7 — 9 формируют синхронизированный импульс. Для соблюдения этого условия величина задержки первого элемента задержки должна быть равна: где т„— максимальное значение временного рассогласования переднего фронта асинхронного импульса относительно переднего фронта синхронизирующего импульса.