Устройство для передачи дискретных сообщений

Иллюстрации

Показать все

Реферат

 

Изобретение может использоваться при передаче дискретной информации от нескольких источников и обеспечивает повышение помехозащищенности . По управляющему сигналу, поступающему на формирователи 14 псевдослучайной последовательности (ФПСП) и блок 10 управления (БУ), производится запись информации во все ФПСП 14. После снятия управляю-, щего сигнала во второй хронизируюпщй .регистр сдвига 11 записывается комбинация исходного состояния из второго блока 13 Евода исходной .комбинации . Эта комбинация поступает на БУ 10 и на сумматор 15 по модулю два (СМ). По тактовым импульсам БУ 10 псевдослучайная последовательность с ФПСП 14 и хронйрунщая псевдослучайная последовательность с пятого СМ 15 поступают на четвертый СМ 12. Объединенная последовательность через клапан 1, открытый по сигналу (Л с БУ 10, поступает на информационный регистр сдвига 2. После записи информации по сигналу с БУ 10 клапан 1 подключает к информационному регист- 5

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТ ИЧЕСНИХ

РЕСПУБЛИК (19) (! () А (()4 Н 04 L 17/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCH0MV СВИДЕТЕЛЬСТВУ

° Ф т

° °

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3671613/24-09 (22) 06.12.83 (46) 30.11.85. Бюл. N 44 (71) Белорусское республиканское научно-производственное объединение

"Центр" (72) Е.С. Новак, М.И. Шилай и В.Т ° Старченко (53) 621.394.61(088.8) (56) Авторское свидетельство СССР

¹ 431638, кл. Н 04 L 3/00, 1972. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДИСКРЕТНЫХ СООБЩЕНИЙ. (57) Изобретение может использоваться при передаче дискретной информации от нескольких источников и обеспечивает повьппение помехозащищенности. По управляющему сигналу, поступающему на формирователи 14 псевдослучайной последовательности (ФПСП) и блок 10 управления (БУ), производится запись информации во все ФПСП 14. После снятия управляю-. щего сигнала во второй хронизирующий .регистр сдвига 11 записывается комбинация исходного состояния из второго блока 13 ввода исходной комбинации. Эта комбинация поступает на БУ

10 и на сумматор 15 по модулю два (СМ). IIo тактовым импульсам БУ 10 псевдослучайная последовательность с ФПСП 14 и хронирующая псевдослучайная последовательность с пятого

CM 15 поступают на четвертый СМ 12.

Объединенная последовательность через клапан 1, открытый по сигналу с БУ 10, поступает на информационный регистр сдвига 2. После записи информации по сигналу с БУ 10 клапан 1 подключает к информационному регист1195471 ру сдвига 2 обратную связь с СМ 3 и открывается клапан 5, а в первый хронизирующий регистр сдвига 6 с первого блока 8 ввода исходной комбинации записывается хронизирующая комбинация. По тактовым импульсам БУ 10 с информационного регистра сдвига 2 через первый СМ 3 информационная, а с хронизирующего регистра сдвига 6 через третий СМ 7 хронирующая псевдослучайные последовательности поступают на второй СМ 4. Объединенная последовательность с СМ 4 через от-. крытый клапан 5 поступает в канал связи. Передача информации в канал связи происходит до тех пор пока в хронирующем .регистре сдвига 6 не появится комбинация конца вторичного

Ф

Изобретение относится к технике передачи дискретной информации и может использоваться для обеспечения высокой вероятности приема сообщений при передаче информации от нескольких источников.

Цель изобретения — повышение помехозащищенности.

На фиг. 1 представлена структурная электрическая схема предложенного устройства; на фиг. 2 — вариант выполнения формирователя псевдослучайной последовательности; на фиг. 3 — вариант выполнения блока управления.

Устройство для передачи дискретных сообщений содержит первый клапан 1, информационный регистр сдви"га 2, первый сумматор 3 по модулю два, второй сумматор 4 по модулю два, второй клапан 5, первый хрониэирующий регистр сдвига 6, третий сумматор 7 по модулю два, первый блок 8 ввода исходной комбинации, дешифратор 9, блок 10 управления, второй хронизирукиций регистр сдвига

11, четвертый сумматор 12 по. иодулю два, второй блок 13 ввода исходной комбинации, формирователи 14 псевдослучайной последовательности (ПСП), пятый сумматор 15 по модулю два. цикла передачи. В этом случае сигнал с дешифратора 10 поступает на управляющий вход БУ 10. При этом по тактовым импульсам БУ 10 и с СМ 12 в информационный регистр сдвига 2 запишется следующий символ объединенной последовательности. В нем окажется записанной комбинация, состоящая иэ

Дг1 предыдущих символов объединенной последовательности (с СМ 12)и однбго последующего.. При появлении во втором хрониэирующем регистре сдвига, 11 комбинации конца передачи по сигналу дешифратора 26 БУ 10 все устройство приводится в исходное состояние.

Поясняется, работа БУ 10 и ФПСП 14.

2 з.п. ф-лы, 3 ил. формирователи 14 псевдослучайной последовательности содержат (фиг. 2) клапан 16, регистр сдвига 17, первый и второй сумматоры 18 и 19 по ,модулю два. Блок 10 управления содержит (фиг. 3) задающий генератор

20, первый клапан,21, коммутатор 22, первый триггер 23, первый счетчик 24, второй триггер 25, дешифратор 26, второй клапан 27, второй счетчик 28 третий клапан 29, третий и четвертый триггеры 30 и 31, третий счетчик 32, четвертый клапан 33, первый элемент

ИЛИ 34, пятый триггер 35, второй и третий элементы ИЛИ 36 и 37, пятый клапан 38.

Устройство работает следующим образом..

На информационные входы всех формирователей 14 подается информация, которая сопровождается управляющим сигналом, действующим все время ввода информации и поступающим на вход управления предложенного устройства (фиг. 1). Подача управляющего сигнала включает клапаны 16 (фиг. 2) в режим ввода информации с информационных входов устройства.

При этом появление управляющего сигнала на втором управляющем входе . блока 10 управления включает первый триггер 23 (фиг. 3), который подклю5

1195471

g0 рез открытыми. сигналом с выхода пято45 ющего сигнала с управляющего входа

50 первого клапана 1, управляющего вхоПри этом второй клапан 5 открывается, в первый хронизирующий регистр сдвига 6 с первого блока 8 ввода исходной комбинации переписы55 чает к выходу коммутатора 22 тактовый вход устройства, куда подаются тактовые импульсы сопровождения информации. Данные импульсы с выхода коммутатора 22 поступают на вход третьего счетчика 32 и первый тактовый выход блока 10 управления, отку,с(а они поступают на тактовые входы регистров сдвига 17, на вход последовательной записи информации которых с выходов клапанов 16 поступает информация. При этом происходит запись информации в регистры сдвига 17.

По истечении ввода информации управляющий сигнал с входа управления предложенного устройства снимается.

Это вызывает запись во второй хронизирующий регистр сдвига 11 комбинации исходного состояния, поступающей из второго блока 13 ввода исходной комбинации. При этом клапаны 16 формирователей 14 отключаются от информационных входов и подключают к входам последовательной записи регистров сдвига 17 обратную связь с выходов первых сумматоров 18 по модулю два (фиг, 2).Снятие управляющего сигнала с входа управления предложенного устройства соответствует прохождению последнего тактового импульса сопровождения информации, после прохождения которого третий счетчик 32 блока 10 управления, объем счета которого равен объему накопления регистров сдвига

17 формирователей 14, сбрасывает первый триггер 23, устанавливает второй триггер 25 и через третий элемент ИЛИ 37 устанавливает четвертый триггер 31 в другое положение.

При этом сигналом с выхода второго триггера 25 открывается пятый клапан 38, а к выходу коммутатора 22 через открытый сигналом с выхода тре-. тьего триггера 30 первый клапан 21, подключается выход задающего генератора 20, что вызывает появление тактовых импульсов на первом тактовом выходе блока 10 управления и втором тактовом выходе, куда тактовые импульсы поступают через первый элемент ИЛИ 34. Обе последовательности тактовых импульсов являются синфазными.

Последовательность с первого тактового выхода блока 10 управления поступает на тактовые входы регист-. ров сдвига 17 формирователей 14 и

35 на тактовый вход второго хронизирующего регистра сдвига 11, при этом на выходах первых сумматоров 18 по модулю два формирователей 14 начинают формироваться псевдослучайные поспедовательности. Вторые сумматоры 19 по модулю два служат для устранения фазовых сдвигов информационных псевдослучайных последовательностей относительно хронизирующей псевдослучайной последовательности, которая формируется на выходе пятого сумма-( тора 15 по модулю два. Информацион" ные и хронизирующая псевдослучайные последовательности поступают на вхо- ды четвертого сумматора 12 по модулю два, с выхода которого объединенная последовательность поступает на второй вход первого клапана 1, который открыт сигналом с выхода четвертого триггера 31, который является первым управляющим выходом блока 10 управления. Информация с выхода первого клапана 1 поступает на вход последовательной записи информации информационного регистра сдвига 2, на тактовый вход которого споступают тактовые импульсы с второго тактового выхода блока 10 управления.

Запись информации в информационный регистр сдвига 2 производится до тех пор, пока на первый счетчик

24 блока 10 управления, объем счета которого равен объему накопления информационного регистра сдвига 2, не поступит число импульсов, равное объему счета счетчика 24, поступающих с выхода пятого клапана 38 чего триггера 35 третий клапан 29.

При получении необходимого числа импульсов первый счетчик 24 устанавливает пятый триггер 35, через третий элемент ИЛИ 37 сбрасывает четвертый триггер 31 и устанавливает третий триггер 30. Сброс четвертого триггера 31 вызывает снятие управляда первого хронизирующего регистра сдвига 6 и управляющего входа второго клапана 5.

1195471

35 вается хронизирующая комбинация, а первый клапан 1 подключает к входу последовательной записи информации информационного регистра сдвига 2 обратную связь с выхода первого сумматора 3 по модулю два.

При установке третьего триггера

30 блока 10 управления запирается первый клапан 21, убирая тем самым тактовые импульсы с первого тактового выхода блока 10 управления, и открывается второй клапан 27, разрешая прохождение тактовых импульсов задающего генератора 20 через второй клапан 27 и первый элемент

ИЛИ 34 на второй тактовый выход блока 10 управления, откуда тактовые импульсы поступают на тактовые входы информационного регистра сдвига 2 и первого хронизирующего регистра сдвига 6. При этом на выходах первого сумматора 3 по модулю два и третьего сумматора 7 по модулю два начинают соответственно формироваться информационная и хронизирующая псевдослучайные последовательности, которые, суммируясь вторым сумматором 4 по модулю два, в виде объединенной последовательности через открытый второй клапан 5 поступает в канал связи. ЗО

Передача информаций в канал связи происходит до тех пор, пока в первом хронизирующем регистре сдвига

6 не появляется комбинация конца вторичного цикла передачи, по которой на выходе дешифратора 9 конца вторичного цикла передачи появляется сигнал, поступающий на первый управ.ляющий вход блока 10 управления,. сбрасывая тем самым третий триггер 46

30 и устанавливая через второй элемент ИЛИ 36 четвертый триггер 31.

Четвертый триггер 31 закрывает второй клапан 27 и открывает первый клапан 21. При этом тактовый импульс 45 с задающего генератора 20 через коммутатор 22 поступает на первый тактовый выхбд блока 10 управления и через открытый пятый клапан 38 и первый элемент ИЛИ 34 — на второй такто-50 вый выход блока 10 управления.

На выходе четвертого сумматора 12 по модулю два при появлении на первом тактовом выходе блока 10 управления тактового импульса появляется 55 следующий символ объединенной последовательности, который по тактово— му импульсу на втором тактовом выходе блока 10 управления записывается в информационный .регистр сдвига 2.

Таким образом, в информационный регистр сдвига 2 окажется записанной комбинация, состоящая иэ (й-1) предыдущих символов объединенной последовательности, получаемой на выходе четвертого сумматора 12 по модулю два, и одного последующего.

С выхода пятого клапана 38 блока

10 управления через открытый сигналом с выхода пятого триггера 35 четвертый клапан 33 тактовый импульс поступает на вход второго счетчика

28, объем счета которого равен единице. После прохождения тактового импульса на выходе второго счетчика

28 появляется сигнал, который через третий элемент ИЛИ 37 сбрасывает четвертый триггер 31, снятие управляющего сигнала с выхода которого сбрасывает третий счетчик 32 и устанавливает третий триггер 30, переводя устройство в режим работы с каналом .связи.

Такая работа устройства продолжается. до тех пор, пока во втором хронизирующем регистре сдвига 11 не появится комбинация конца передачи, которая по информационным входам блока 10 управления поступает на входы дешифратора 26 конца передачи, сигналом с выхода которого сбрасывается второй триггер 25 и пятый триггер 35, что соответствует полному окончанию никла передачи сообщения, после чего устройство готово к получению новой информации.

Формула изобретения

Устройство для передачи дискретных сообщений, содержащее информационный регистр сдвига, выходы которого подключены к входам первого сумматора по модулю два, выход которого соединен с первым входом первого клапана, выход которого подключен к информационному входу информационного регистра сдвига, и с первым входом второго сумматора по модулю два, выход которого подключен к первому входу второго клапана, второй вход которого соединен с вторым входом первого клапана, а второй вход второго сумматора по модулю два соединен с выходом третьего сумматора по модулю два, к входам которого

1195471 подключены выходы первого хронизирующего регистра сдвига, и с входом последовательной записи первого хронизирующего регистра сдвига, к входам параллельной записи которого подключены выходы первого блока ввода исходной комбинации, о т л и ч а ю щ ее с я тем, что, с целью повышения. помехозащищенности, введены второй блок ввода исходной комбинации, дешифратор, второй хронизирующий регистр сдвига, четвертый и пятый сумматоры по модулю два, блок управле.ния и формирователи псевдослучайной последовательности (ПСП), выходы которых подключены к одним входам четвертого сумматора по модулю два, выход которого подключен к третьему входу первого клапана, второй вход которого соединен с первым управляющим входом первого хронизирующего регистра сдвига, выходы которого подключены к входам дешифратора, и с первым управляющим выходом блока управления, второй управляющий выход которого подключен к управляющему входу информационного регистра сдвига и к второму управляющему входу первого хронизирующего регистра сдвига, нри этом выход дешифратора подключен к первому управляющему входу блока управления, информационные входы которого соединены с выходами второго хрониэирующего регистра- сдвига, к входам параллельной записи которого подключены выходы второго блока ввода исходной комбинации, и с входами пятого сумматора по модулю два, выход которого подключен к другому входу четвертого сумматора по модулю два и к входу последовательной записи второго хронизирующего регистра сдвига, управляющий вход которого соединен с управляющими . входами формирователей ПСП и с вторым управляющим входом блока управления, тактовый выход которого подключен к тактовым входам формирователей ПСП, сигнальные входы которых являются информационными входами устройства, и к тактовому входу второго хронизирующего регистра сдвига, причем тактовый вход блока управления является тактовым входом устройства, управляющим входом которого является управляющий вход второго хронизирующего регистра сдвига.

2. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что каждый формирователь псевдослучайной последовательности содержит два сумматора по модулю два и последовательно соединенные клапан и регистр сдвига, выходы которого подключены к входам первого сумматора по модулю . два, выход которого соединен с первым входом клапана, и к одним входам второго сумматора по модулю два, другой вход которого соединен с первым входом клапана, второй и третий входы которого являются соответ" ственно сигнальным и управляющим входами формирователя псевдослучайной последовательности, тактовым входом и выходом которого являются соответственно тактовый вход регистра сдвига и выход второго сумматора по модулю два.

3. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что блок управления содержит пять триггеров, пять клапанов, коммутатор, три элемента ИЛИ, три счетчика, дешифратор и задающий генератор, выход которого подключен к первым входам перво" го клапана, выход которого соединен с первым входом коммутатора, и второго клапана, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с первым входом третьего клапана, выход которого подключен к входу первого счетчика, с первым входом четвертого клапана, выход которого подключен к первому входу второго счетчика, и с выходом пятого клапана первый вход которого соединен с вторым входом коммутатора, к третьему входу которого подключен вьиод первого триггера, и с выходом второго триггера, второй вход которого соединен с вторым входом первого триггера, с выходом третьего счетчика, вход которого соединен с вторым входом пятого клапана, и с первым входом второго элемента ИЛИ, второй вход и выход которого соединены соответственно с первью входом третьего триггера; выход которого подключен к вторым входам первого и второго клапанов, и с первым входом чет" вертого триггера, второй вход которого соединен с вторым входом третьего триггера и с выходом третьего элемента ИЛИ, первый вход кото,9

1195471

Составитель А.МЬскевич

Редактор M.Äûëûí Техред О.Ващишина . Корректор М.Самборская

Заказ 7424/59 Тираж б58 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 рого соединен с выходом первого счетчика и с первым входом пятого триггера, выход. которого подключен к вторым входам третьего и четвертого клапанов, а второй вход пятого триггера соединен с первым входом второго триггера и с выходом дешифратора, входь1 которого являются информационными входами блока управления, первым и вторым управляющими выходами которого являются соответственно выход четвертого триггера, который соединен с вторым входом второго счетчика, выход которого под. ключен к второму входу третьего элемента ИЛИ, и выход первого элемента ИЛИ, причем второй вход второго

5 элемента ИЛИ является первым управляющим входом блока управления, вторым управляющим входом, тактовым входом и тактовым выходом которОго являются соответственно первый вход первого триггера, четвертый вход и выход коммутатора, который соединен с входом третьего счет. чика.