Устройство стабилизации амплитуды гармонического сигнала
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО СТАБИЛИЗАЦИИ АМПЛИТУДЫ ГАРМОНИЧЕСКОГО СИГНАЛА, содержащее первый управляемый аттенюатор , вход которого является входом устройства, реверсивный счетчик , выходы разрядов которого соединены с соответствующими управляющими входами первого управляемого аттенюатора, пороговый элемент, первый элемент И, выход которого соединен с суммирующим входом реверсивного счетчика, соединенные последовательно первый компаратор первый элемент НЕ, первый элемент дифференцирования , второй элемент И, первый RS-триггер и третий элемент И, выход которого соединен с г вычитающим входом реверсивного счетчика , соединенные последовательно второй элемент дифференцирования,, вход которого соединен с выходом первого коммутатора, и второй | 5-триггер, выход которого соединен с другим входом второго элемента И, выход порогового элемента соединен с другими входами первого и второго RS-триггеров, другой выход первого RS-триггера соединен с входом первого элемента И, о т личающееся тем, что, с целью уменьшения искажений стабилизируемого сиг.нала, в него введены первый коммутатор, вход которого соединен с вькодом первого управляемого аттенюатора, выполненного в виде умножающего цифроаналогового преобразователя с регистром памяти, а выход является выходом устройства соединенные последовательно второй управляемый аттенюатор, выполненный в виде умножающего цифроаналогового преобразователя с регистром памяти, вход которого соединен с входом устройства , а управляющиевходы соединены с выходами соответствукяцих разрядов реверсивного счетчика, и второй коммутатор, выход которого соединен с входом порогового элемента , соединенные последовательно фазовращатель , вход которого соединен с (Л входом первого компаратора и входом устройства, второй компаратор и третий элемент дифференцирования, выход которого соединен с другими входами первого и третьего элементов И, соединенные последовательно счетный триггер, вход которого соединен со с выходом второго элемента дифференцирования , а выход соединен с входом о управления записью кода в регистр СП памяти второго управляемого аттенюОд атора, и управляющим входом первого коммутатора, и второй элемент НЕ, выход которого соединен с управляющим входом второго коммутатора и входом управления записью кода в регистр памяти первого управляемого аттенюатора, другой вход первого коммутатора соединен с выходом второго управляемого аттенюатора, а другой вход второго коммутатора соединен с выходом первого управляемого аттенюатора.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (1% (111 (б11 4 Н 03 С 3/20
ОПИСАНИЕ ИЗОБРЕТ
К ABTOPCH0INY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
1 10 ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (2l) 37774!4/24-09 (22) 30„07,84 (46) 07.12.85. Бюл, 9 45 (72) А.И.Ярухин (53) 621 .396.666 (088 .8 ) (56) Авторское свидетельство СССР
В 1046909 ° кл. H 03 G 3/20 1982. (54) (7) УСТРОЙСТВО СТАБИЛИЗАЦИИ
АИПЛИТУЛЫ ГАРМОНИЧЕСКОГО СИГНАЛА, содержащее первый управляемый аттенюатор, вход которого является вхо" дом устройства, реверсивный счетчик, выходы разрядов которого соединены с соответствующими управляющими входами первого управляемого аттенюатора, пороговый элемент, пер. вый элемент И, выход которого соединен с суммирующим входом реверсивного счетчика, соединенные последова,тельно первый компаратор> первый элемент НЕ, первый элемент дифференцирования, второй элемент И, первый PS-триггер н третий элемент И, выход которого соединен с . вычитающим входом реверсивного счетчика, соединенные последовательно второй элемент дифференцирования, вход которого соединен с выходом первого коммутатора, и второй
RS-триггер, выход которого соединен с другим входом второго элемента И, выход порогового элемента соединен с другими входами первого и второго R5- триггеров, другой выход первого R5-триггера соединен с входом первого элемента И, о т— л и ч а ю щ е е с я тем, что, с целью уменьшения искажений стабилизируемого сигнала, в него введены первый коммутатор, вход которого соединен с выходом первого управляе" мого аттенюатора, выполненного в виде умножающего цифроаналогового преобразователя с регистром памяти, а выход является выходом устройства, соединенные последовательно второй управляемый аттенюатор, выполненный в виде умножающего цифроаналогового преобразователя с регистром памяти, вход которого соединен с входом устройства, а управляющие входы соединены с выходами соответствующих разрядов реверсивного счетчика, и второй коммутатор, выход которого соединен с входом порогового элемента, соединенные последовательно фазо. вращатель, вход которого соединен с входом первого компаратора и входои устройства, второй компаратор и третий элемент дифференцирования, выход которого соединен с другими входами первого и третьего элементов И, соединенные последовательно счетный триггер, вход которого соединен с выходом второго элемента дифференцирования, а выход соединен с входом управления записью кода в регистр памяти второго управляемого аттеню-. атора, и управляющим входом первого коммутатора, и второй элемент НЕ, выход которого соединен с управляющим входом второго коммутатора и входом управления записью кода в регистр памяти первого управляемого аттенюатора, другой вход первого коммутатора соединен с выходом второго управляемого аттенюатора, а другой вход второго коммутатора соединен с выходом первого управляемого аттенюатора. лем. Отклонения сдвига фазы от о минус 90 в достаточно широких пределах (например, +45 )не вызывает изменений в работе устройства в целом. Второй компаратор 9 формирует импульсы положительной полярности, соответствующие отрицательной полуволне выходного сигнала фазовращателя 14. Третий элемент 13 дифференцирования выдает импульс при значении фазы входного сигнала устройства g „, pBBHQH 270 (Qg)(фиг. 2 в ).
Управляемым аттенюатором в устройстве является умножающий цифроаналоговый преобразователь с регистром памяти, предназначенным для хранения цифрового кода, Выходной сигнал такого управляемого аттенюатора определяется следующим выражением:
t где
Минимальное изменение выходного напряжения управляемого аттенюатора равно 0 / 2 . Эта величина
Эк определяет точность стабилизации амплитуды гармонического сигнала относительно заданного уровня. При этом максимальная абсолютная погрешность установки амплитуды соответствует максимальному значению входного сигнала. Существенным недостатком многоразрядных умножающих цифроаналоговых преобразователей является относительно большое время преобразования выходного сигнала. Такие переключения управляемого аттенюатора вызывают значительные искажения сигнала. Для устранения этого недостатка в устройстве используются два управляемых аттенюатора.Цифровой код на первый и второй управляемые аттенюаторы 1 и 2 поступает с реверсивного счетчика 3. Код заносится во внутренние регистры памяти сигналами, поступающими на их управляющие входы. На вход управления записью второго управляемого аттенюатора 2 поступает сигнал с выхода счетного триггера 15 (фиг.2 б ). Этот сигнал, инвертируясь на втором эле-. менте НЕ 4, поступает на управляю1 1197056
Изобретение относится к радиотехнике и радиоэлектронике и может быть использовано для стабилизации амплитуды гармонического сигнала в синтезаторах частот, измерительных 3 приборах и системах автоматики.
Цель изобретения — уменьшение искажений стабилиэируемого сигнала. .,На фиг.1 представлена структурная электрическая. схема устройства стаби- 19 лизации амплитуды гармонического сигнала; на фиг.2 (a,6,â,ã,ä.е,ж,з,и эпюры напряжений, поясняющие работу устройства стабилизации амплитуды . гармонического сигнала. 15
Устройство стабилизации амплитуды гармонического сигнала содержит первый управляемый аттенюатор 1, второй управляемый аттенюатор 2, реверсивный счетчик 3, второй элемент 2О
НЕ 4, первый коммутатор 5, второй коммутатор 6, первый коммутатор 7, пороговый элемент 8, второй компаратор 9, первый элемент НЕ 10, второй элемент 11 дифференцирования, первый 25 элемент 12 дифференцирования, третий элемент 13 дифференцирования, фазовращатель 14, счетный триггер 15, второй RG -триггер 16, первый R5 -триггер 17, второй элемент И 18, первый элемент И 19, третий элемент И 20.
Устройство стабилизации амплитуды гармонического сигнала работает следующим образом.
Входной сигнал 0 (фиг.2 а ) поступает на входы первого и второго управляемых аттенюаторов I и 2, вход первого компаратора 7, на вход фаэовращателя 14. На выходе первого компаратора 7 формируются прямоуголь" ные импульсы положительной полярности, соответствующие по длительности положительной полуволне входного сигнала. Этот импульсный сигнал инвертируется первым элементом
НЕ 10. Второй и первый элементы 1! и 12 дифференцирования формируют короткие импульсы в моменты положительного перепада входного сигнала.
Таким образом, на выходах второго и первого элементов 11 и I2 диффе50 ренцирования появляются импульсы в моменты перехода нулевого уровня входным сигналом (О, 0, фиг.2 6 ), Фазовращатель 14 изменяет фазу входного сигнала на минус 90 . Это зна0 чение сдвига фазы выбрано для удобства его реализации, например, на интеграторе с операционным усилитей — количество разрядов цифрового кода, управляющего работой цифроаналогового преобразователя;
ct — значение 5-ro разряда цифр рового кода (О или 1 ).
Переключение управляемых аттенюаторов быстродействующими коммутатоS рами на выход устройства в моменты времени, когда U „= О, не вызывает существенных изменений формы выходного сигнала устройства. э 1197 щий вход управления записью первого управляемого аттенюатора 1 (фиг.2 г),, Счетный триггер 15 переключается импульсами с выхода второго элемента 11 дифференцирования. Сигналы (фиг.2 g, 3 1 управляют и первым и вторым коммутаторами 5 и 6. Единичный управляющий сигнал подключает выходы реверсивного счетчика 3 к регистру памяти и коммутирует другой 1ц управляемый аттенюатор на выход соответствующего коммутатора. Таким образом, один управляемый аттенюатор отключается от реверсивного счетчика 3 и подключается к выходу устройства, в то время другой управляемый аттенюатор подключается к реверсивному счетчику 3 и отключается от выхода устройства. Через период входного сигнала управляющие сигналы при- щ нимают противоположное значение.
Напряжения на выходах первого и второго управляемых аттенюаторов 1 и 2 изображены на фиг.2 e, y.(U „, 0 ).
Заштрихованы участки сигнала на выходе того управляемого аттенюатора, который подключается к выходу . устройства. Выходной сигнал 0 @ устЬ е» ройства формируется из сигналов Ц
1 и Ц2 (фиг. 2 и ) Анализ амплитуды .входного сигнала производится в каждом периоде входного сигнала. Сигнал с выхода управляемого аттенюатора, подключенного по управлению к реверсивному счетчику 3, поступает через второй коммутатор 6 на вход порогового элемента 8 с пороговым уровнем 0 „, задающим уровень стабилизации выходного напряжения уст056 4 ройства. При превышении входным сигналом опорного порогового сигнала на выходе порогового элемента 8 формируется уровень логической "1" (фиг.2р ), который устанавливает первый R5 -триггер 17 в единичное состояние, разрешая прохождение сигнала через первый элемент И 19. Таким образом, импульс с выхода третьего элемента 13 дифференцирования поступает в этом случае на суммирующий вход реверсивного счетчика 3, при этом происходит переключение в соответствующем управляемом аттенюаторе, уменьшающее величину сигнала на его выходе (фиг.2 11, Е,.х }.На выходе устройства при этом никаких изменений не происходит (фиг.2и ). Если амплитуда входного сигнала меньше опорного напряжения, то счетный импульс пройдет через третий элемент И 20 на вход вычитания реверсивного счетчика 3. Это происходит следующим образом. Импульс ц
6 (фиг.2 б )устанавливает второй
R5-триггер 16 в исходное состояние.
Так как сигнал меньше опорного, то
Ve О (фиг.2 )), с приходом импульса
0 (фиг. 2 6 ) произойдет переключение первого RS-триггера 17, разрешающее прохождение счетного импульса через третий элемент И 20.
1197056
1197056
Составитель Н,Мельников
Редактор Т.Кугрьппева Техред Т.Дубинчак Корректор М.Самборская
М
Заказ 7575/57 Тираж 87! Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
М
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4