Нелинейный корректор многолучевого сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к системам передачи дискретной информации по сиг налам с частотно-временной дисперс-;ной (многолучевостью.Изобретение повышает помехоустойчивость приема. Блок ключей 20 и 1-и блок сравнения 18 исключает возможность одновременного включения всех выходов блока сумматоров 13 на вход второго сумматора 1с I 6 при глубоких замираниях основного луча. Происходит 1;1оочередное подключение одного за, другим, или группы выходов блока С 13 на вход .2-го С 6, Лучи с малой мощностью и большим преддействием из процесса суммирования в С 6 исключены, тем самым мешающее воздействие .-суммарного преддействия будет минимальным и уменьшится межсимвольная интерференция и повысится помехоустойчивость приема дискретной информации. Изобретение зависимое от авт.свид.№ 1146808. 1 ил. СО
С01ОЗ СОВЕТСНИХ
СОЦИАЛИСТ ИЧЕСНИХ
РЕСПУБЛИН (51) 4 Н 04 В 3/04.
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 1146808 (21) 3791162/24-09 (22) 13.09.84 (46) 07.12.85. Бюл. 9 45 (72) В. Н. Райков, В. M. Пестриков, В. И. Талагаев, В.К. Бочков и Г. Б. Селезнев (53) 621 ° 391. 83(088.8) (56). Авторское свидетельство СССР
У 1146808, кл. H 04 В 3/04, 1983. (54) НЕЛИНЕЙНЫЙ КОРРЕКТОР МНОГОЛУЧЕВОГО СИГНАЛА . (57) Изобретение относится к системам передачи дискретной информации по сигналам с частотно-временной дисперс-. ной (многолучевостью).Изобретение повышает помехоустойчивость приема.
SU 1197096 А
Блок ключей 20 и 1-й блок сравнения
18 исключает возможность одновременного включения всех выходов блока сумматоров 13 на вход второго сумматора /С l 6 при глубоких замираниях основного луча. Происходит поочередное подключение одного за другим или группы выходов блока С 13 на вход 2-го
С 6. Лучи с малой мощностью и большим преддействием из процесса суммирования в С 6 исключены, тем самым мешающее воздействие:суммарного преддействия будет минимальным и уменьшится межсимвольная интерференция и повысится помехоустойчивость приема дисФ кретной информации, Изобретение за- И висимое от авт.свид.Ф 1146808. 1 ил.
1 1
Изобретение относится к системам передачи дискретной информации по каналам с частотно-временной дисперсией (многолучевостью ), а именно к устройствам, снижающим межсимвольную интерференцию в многолучевом канале, и является усовершенствованием известного устройства по основному авт. св. У 1146808.
Цель изобретения - повышение помехоустойчивости приема.
На чертеже приведена электрическая схема нелинейного корректора многолучевого сигнала.
Нелинейный корректор многолучевого сигнала содержит m-разрядный регистр 1 сдвига, блок цифрового решения 2, второй блок вычитания 3, корреляторы 4, блох вычисления коэффициентов 5, второй сумматор 6, перемножители 7, линию задержки 8, блок выборки 9, первый блок вычитания 10, первый сумматор ll блок стробирования 12, блок сумматоров 13, блок оценки модуля 14, блок оценки знака
15, блок умножителей 16, первый блок ключей 17, первый блок сравнения
18, второй блок сравнения 19 и. второй блок ключей 20 °
Раб та устройства осуществляется следующим образом.
Многолучевой сигнал иэ канала поатупает на вход линии задержки 8 с К отводами (K определяется величиной задержки между лучами и скоростью передачи ). С последнего отвода линии задержки 8 сигнал х поступает в блок выборки 9, где осуществляется его стробирование с тактовой часто.той и запоминается амплитуда принятого сигнала на каждом тактовом интервале так; что она является посто-. янной для однобитового периода. ю
После блока выборки 9 отсчетные значения попадают на первый блок
Ъ вычитания 10, где осуществляется компенсация эапаздывающих эхо-сигналов путем вычитания откликов. С выхода блока вычитания 10 через второй сумматор 6 и блок цифрового решения
2 выборки сигнала попадают в m-разрядный регистр 1 сдвига. При этом блок цифрового решения 2 формирует сигнал бинарной единицы, если на его
1 входе положительный сигнал, и бинарный ноль, если на входе сигнал отрицательный, ш-разрядный регистр 1 сдвига может накапливать различное
197096
30
55 число бит данных, что определяется реакцией канала.
Выходы всех ячеек m-разрядного регистра 1 сдвига подключены к входам идентичных корреляторов 4, и одновременно ко входам перемножителей
7 и входам перемножителей в .блоке вычисления коэффициентов 5.
Выход коррелятора 4, подключенного к первому отводу ш разрядного регистра 1 сдвига, не используется для получения сигнала коррекции в первом сумматоре 11. Вместо этого
его выход через перемножитель 7 подключен к первому входу второго блока вычитания 3, второй вход которого подключен к выходу второго сумматора 6, Перемножитель 7 в первом отводе m"ðàçðÿäíîão регистра 1 сдвига вырабатывает сигнал а 4,, соответствующий амплитуде бита текущих данных, который затем вычитается из от ° корректированного сигнала во втором блоке вычитания 3 для получения сигнала, соответствующего остаточному искажению в откорректированном сигнале. Этот сигнал остаточного искажения с выхода блока вычитания 3 подается на вторые входы всех корреляторов 4, для коррекции импульсного отклика принятого сигнала, а с выходов корреляторов 4 сигнал поступает через перемножители 7 на вход первого сумматора 11 для получения корректирующего сигнала, подаваемого на вход первого блока вычитания 10,и в блок оценки модуля 14, где оценивает ся абсолютное значение сигнала отклика в каждом отводе t -разрядного регистра 1 сдвига и его модуль„
Эти абсолютные значения затем поступают на входы первого блока срав нения 18 и второго блока ключей 20.
В блоке сравнения 18 в идентичных схемах сравнения происходит сравнение абсолютных значений сигналов отклика всех лучей, так например, в первой схеме сравнения сравнивается абсолютное значение бита текущих данных из первого отвода m-разрядного регистра
1 сдвига с абсолютным значением сигнала отклика из второго отвода. Ес » ли сигнал отклика во втором отводе превосходит по абсолютному значению сигнал бита текущих данных, первая схема сравнения в блоке сравнения
18 выработает сигнал бинарной единицы, и ноль в противном случае. Этот
Ъ сигнал является управляющим для соФ
11970 ответствующего ключа в блоке ключей
17 и первого ключа в блоке ключей
20. Первый ключ блока ключей 20, сработав, пропускает сигнал отклика с. большим абсолютным значением для 5 дальнейшего сравнения во второй
r схеме сравнения блока сравнения 18, с абоолютным значением сигнала из третьего отвода m-разрядного регистра
1 сдвига. Вторая схема сравнения блока сравнения 18 также выработает сигнал бинарной единицы или нуля, который будет управляющим для соответствующего.ключа в блоке ключей 17, и второго ключа в блоке ключей 20, 5
Второй ключ блока ключей 20, сработав, пропустит сигнал отклика с большим абсолютным значением для дальнейшего сравнения в третьей схеме сравнения блока сравнения 18 с абсолютным значе 2Р нием сигнала из четвертого отвода
m-разрядного регистра 1 сдвига. Третья схема сравнения блока сравнения 18 в свою очередь выработает сигнал бинарной единицы или ноль, и он также . будет .управляющим для соответствующего ключа в блоке 17 ключей и третье\ го ключа. в блоке ключей 20. Срабатыва ние третьего ключа в блоке кЛючей 20 приводит к тому, что в четвертой 30 схеме сравнения будет сравниваться абсолютное значение сигнала из пя того отвода ш-разрядного регистра 1 сдвига с абсолютным значением сигнала с выхода третьего ключа блока ключей ц
20 и т.д. На последнюю схему сравнения с номером m-1 блока сравнения
18 поступает абсолютное значение сиг нала из последнего отвода m-разрядного регистра 1 сдвига и. аб- 4р солютное значение сигнала с выхо- да ключа, имеющего номер m-1 в блоке ключей 20» Выход последней схемы сравнения с номером m-1 соединен только с входом соответствующего клю-45 ча в блоке ключей 17 ° На вторые вхо» ды блока ключей 17 подаются сигналы, являющиеся произведением данных о суммарном энергетическом значении откликов и их знаке . Эти сигналы вырабатываются в блоке умножителей 16 куда они поступают на первые входы с выходов блока сумматоров 13, где на каждый из идентичных сумматоров поступают отсчеты амплитуды f простро-у бированные выборки ) многолучевого сигнала, полученные в блоке стробирования 12, на входы которого ис96 4 каженный в канале .сигнал подается в . аналоговом виде с отводов линии задержки 8, в виде отсчетов х„„, х,,...,х„ . На вход линии задержки 8 сигнал с откликами подает- ся непосредственно с канального оборудования приема. л
На остальные входы блока сумматоров 13 поступают сигналы с перемножителей блока вычисления коэффициентов 5, Идентичные перемножители блока вычисления коэффициентов 5 собраны в группы с номерами от К-1 до -Pr по числу сумматоров в блоке сумматоров 13. Внутри каждой группы перемножители имеют номера с первого до ,и-1. На первый вход первого перемножителя из группы К-1 блока вычисления коэффициентов 5 поступает сигналпоказатель значения импульсного отклика h из коррелятора 4, подключенного к третьему отводу m-разрядного регист ра 1 сдвига. На второй вход первого перемножителя поступает бит данных а из ячейки m-разрядного регистра сдвига с номером два. Этот бит принимает значение "0" или " 1" в зависимости от того, какой бит был записан в предшествующий момент времени в ячейку с номером один m-разрядного регистра сдвига 1, Таким образом, на выходе первого перемножителя бло- ка вычисления коэффициентов 5 появится сигнал с амплитудой, равной той, что и у импульсного отклика Ь2 и.с . той же полярностью, если бит данных а„ принял значение 1. На второй перемножитель этой же группы поступает бит данных а к из ячейки с номером три m-разрядного регистра 1 сдвига, а также импульсный отлик ЬЗ из коррелятора 4, подключенного к четвертому отводу m-разрядного регистра 1 сдвига. Соответственно на перемножитель с номером и-1 этой же группы. поступают сигналы бита данных а „ и импульсного отклика h, Результаты перемножения в блоке вычисления коэффициентов э поступают на соответствующие входы блока сумматоров 13..
На вторые входы перемножителей блока умножителей 16 поступают биты, данных, принимающих значение "1" ипи
"0" из второго блока сравнения 19.
Сигналы на выходах перемножителей блока умножителей 16 будут изменять знак под их воздействием. Второй
1197096
1, h10
О, h(0
Sign h =
Аналогично работают остальные схемы определения знака в .блоке оценки знака 15, на входы которых с выходов корреляторов 4 подаются соответственно Ь1, Ь,...,Ь „ импульсные отклики, 30
Выходы блока оценки знака 15 с номерами 1-и подключены к вторым входам соответствующих сумматоров по модулю 2 блока сравнения 19, которые своими выходами соединены со вторыми
35 входами перемножителей блока умножителей 16, сигналы на выходах которых несут информацию об амплитуде и знаке мешающих хвостов" искаженного в канале рабочего сигнала. Поскольку
40 процесс приема сигнала в условиях межсимвольной интерференции сопровождается динамическим изменением количества лучей и их амплитуд в условиях частотно-временного рассеяния сиг45 нала, форма импульсной характеристики изменяется во времени, отражая динамику отдельных эхо-сигналов. При этом возможны случаи, когда комплеКс» ные .огибающие, например, двух лучей в результате интерференции временно
50 уничтожаются, хотя за пределами интервала посылки в области ее фронтов имеют место переходные процессы с большой энергией ° В следующий момент времени произойдет перераспределение 55 энергии между лучами - основной луч будет подвержен замираниям; но в то же время резко увеличится опережаю-блок сравнения 19 содержит n + 1 идентичную схему сложения по модулю
2, причем на все первые входы этих схем подается одновременно бит данных о знаке импульсного отклика h,полученного иэ текущего значения бита данных в первом отводе m-разрядного регистра 1 сдвига. Бит данных о знаке h вырабатывается одной 10 о из идентичных схем определения знака в блоке оценки знака 15. Схема определения знака вырабатывает бинарную "1" если h имеет положительI ный знак,.и "0", если сигнал импульс- 15 ного отклика h имеет отрицательное значение, т.е. реализует известную функцию щии или наоборот — запаздывающий луч, Колеблющиеся отсчеты комплекс« ной огибающей полной реакции канала на. рабочий сигнал служат исходным материалом для выработки данных по всем лучам одновременно. Решение о переходе на лучи с большей энергетикой при одновременном отслеживании основного, запоминающего луча осуществляется в первом блоке сравнения 18, по командам которого управляются ключи в блоке ключей 17, подающие сигналы дополнительной коррекции на соответствующие первые входы блока цифрового решения 2, Ь канале часто создается такая ситуация, когда мешающие лучи по энергетике превосходят основной луч, и тогда их реакция будет немедленно учтена данным устройством беэ потери синхронизма.
Например, если мешающих лучей несколько и все они превосходят по энерге тике основной луч, устройство учитывает их суммарное воздействие, поскольку одновременно срабатывают несколько ключей блока ключей 17, и на второй сумматор 6 будут поданы отсчеты амплитуды сигналов дополнительной коррекции с учетом их знака.
Таким образом, работой блока ключей 20 и первого блока сравнения
18 исключается воэможность одновременного включения всех выходов блока сумматоров 13 на вход второго сумматора 6 при глубоких замираниях основного луча, так как будет превосходить поочередное подключение одного .за другим или группы выходов блока
13 сумматоров на вход второго сумматора 6. При этом лучи с малой мощностью и большим преддействием из процесса суммирования в сумматоре 6 будут исключены, тем самым мешающее воздействие суммарного преддействия будет минимальным, а значит, уменьшается межсимвольная интерференция и повышается помехоустойчивость приема дискретной информации.
Формула изобретения
Нелинейный корректор многолучевого сигнала по авт. св ° N 1146808, отличающийся тем, что, с целью повышения помехоустойчивости приема вешнего введен второй блок ключей, входы которого соединены с
7 119709 6 8 соответствующими выходами блока оцен ° блока сравнения, выходы которого ки модуля, а выходы подключены к со- подключены к соответствующим управответствующим вторым входам первого ляющим входам второго блока ключей.
Составитель Ш. Эвъян
Редактор П. Коссей Техред Т, Дубинчак Корректор С Черни
Заказ 7631/59 Тираж 658 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент" ° г. Ужгород, ул. Проектная, 4