Устройство для ввода информации

Иллюстрации

Показать все

Реферат

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) (50 4 С 06 F 3/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3772805/24-24 (22) 16. 07. 84 (46) 07.01.86. Бюл. № 1 (71) Производственное объединение

"Краснодарский ЗИП" (72) Г.Б. Виленский, В,В. Семенов и С.Н. Фетисов (53) 681.322.4 (088.8) (56) Авторское свидетельство СССР

¹ 532601, кл. G 06 F 3/00, 1975.

Авторское свидетельство СССР

¹- 964617, кл. G 06 F 3/00, 1982. (54)(57) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее дешифратор, первый регистр, элемент задержки, первый и второй формирователи, первый и второй триггеры, выходы г(ервого регистра являются выходами группы устройства, выход первого формирователя является первым выходом устройства, выход второго формирователя соединен с первым входом первого триггера, о т л ич а ю щ е е с я тем, что, с целью повьппения объема вводимой информации путем увеличения количества разрядов вводимой информации, в него введены второй регистр, блок ключей, первый, второй и третий элементы И, третий триггер, входы дешифратора являются входами первой группы устройства, выход дешифратора соединен с вторым входом второго регистра, выходы группы второго регистра соединены с входами первой группы блока ключей, выходы которого соединены с входами первого регистра, первый вход третьего триггера соединен с первым входом второго элемента И и является первым входом устройства, второй вход третьего триггера соединен с выходом элемента задержки, вход которого соединен с выходом первого элемента И, первым входом второго триггера и вторым входом третьего элемента И, выход первого элемента И является вторым выходом устройства, первый выход первого триггера соединен с первым входом первого элемента И и входом блока ключей, входы второй группы которого являются входами второй группы устройства, второй вход первого триггера является вторым входом устройства, второй вход первого элемента И соединен с выходом третьего триггера, второй выход первого триггера соединен с вторым входом второго элемента И, выход которого соединен с входом первого формирователя, вход второго формирователя соединен с выходом второго регистра, вход которого соединен с выходом третьего элемента И, первый вход которого соединен с выходом второго триггера, второй вход которого соединен с первым входом первого триггера.

1203501

Изобретение .относится к информационно-измерительным системам и может быть использовано для автоматизации сбора, преобразования, измерения и представления информации при вводе информации от цифровых измерительных приборов (ЦИП).

Цель изобретения — повьштение объема вводимой информации путем увеличения количества разрядов .вводимой информации.

На фиг. 1 представлена блок-схема устройства на фиг.2 - диаграммы работы устройства, Устройство для ввода информации содержит дешифратор i, нторой регистр 2, блок 3 ключей, первый регистр 4, первый триггер 5, первый элемент И 6, элемент 7 задержки, второй элемент И 8, первый формиронатель 9, второй триггер 10, третий элемент И 11, третий триггер 12, второй формирователь 13, входы 14 первой группы, первый 15 и второй 16 входы, входы 17 второй группы, первый выход 18, вЪ|ходы 19 группы, второй вььход 20.

Устройство работает следующим образом.

В исходном состоянии регистр 2 и триггеры 5, 10 и 12 сброшены., При программном запросе ввода значения измеряемой с помощью ЦИП величины из ЭБМ на входы 14 устройства подается двоичный код, который дешифрируется дешифратором

1 и по одному из разрядных входов в регистр 2 записывается единица.

Позиционный код, записанный в регистр 2, определяет число обращений устройства к процессору для передачи информации от ЦИП в процессор. Разрядные выходы регистра 2 подготавливают соответствующие ключи в блоке 3 для передачи информации от ЦИП, поступающей параллельным кодам на вход 17 устройства, через регистр 4 на выходы 19 устройства и далее на ЭВМ.

По сигналу запуск, поступающему из ЭВМ на вход 15 устройства, триггер 12 устанавливается в единичное состояние и одновременно через элемент И 8 с выхода формирователя 9 импульсом запускается

ЦИП. При появлении сигнала готовности ЦИП на входе 16 устройства триггер 5 устанавливается в единичное

45 состояние и сигнал: с нулевого плеча триггера 5 запрещает прохождение сигналов через элемент И 8, а сигналом с единичного плеча триггера

5 открывается элемент И 6, сигнал с выхода последнего проходит через элемент 7 задержки и сбрасывает триггер 12. Сформированный ж пульс на выходе элемента И 6 поступает на выход 20 устройства и далее н

ЭВМ в качестве запроса на прием информации. По заднему фронту этого импульса устанавливается в единичное состояние триггер 10.

Сигналом с выхода триггера 5 открываются ключи в блоке 3, подготовленные разрядным выходом регистра 2, и в регистр 4 передается часть битов данных„ поступающих на входы 17 устройства с выхода ЦИП.

Приняв информацию с регистра процессор выставляет сигнал запуска на вход 15 устройства. По этому сигналу триггер 12 вновь устанавливается н единичное состояние и ана— логично описанному выше на выходе элемента И 6 формируется импульс.

Поскольку к этому моменту триггер

10 находится в единичном состоянии, импульс с выхода элемента И

6 проходит через элемент И 11 на вход регистра 2, и по этому импульсу единица, содержащаяся в регистре 2,передвигается в нем в следующий разряд, сигнал с выхода которого подготавливает соответствующие ему ключи в блоке 3, и, поскольку триггер 5 находится в единичном состоянии, биты данных следующих выходных разрядов ЦИП с входов 17 записываются в регистр 4.

Далее описанный цикл работы повторяется.

Когда в единичное состояние переходит последний разряд регистра

2, сигналом с его выхода запускается формирователь 13, сигнал с выхода последнего сбрасывает триггер 5 и триггер 10, переводя их в исходное состояние. На этом завершается последовательно-параллельная передача информации от

ЦИП в ЭВМ.

Временная диаграмма работы устройства (фиг.2) изображена для случая, когда интерфейс 3ВМ содержит 8 линий данных, а выходной регистр ЦИП содержит 24 дво1203501

f7 ичных разряда. Цикл передачи данных в ЭВМ выполняется в этом случае три раза.

Из ЭВМ на вход 14 устройства должен поступить двоичный код "11".

При этом с выхода дешифратора 1 в третий разряд регистра 2 записывается единица, а в остальные разряды записываются нули. По сигналу запуска, поступающему на вход 15 устройства из ЭВМ, устанавливается в единичное состояние триггер

12 и одновременно с выхода формирователя 9 запускается ЦИП. При появлении сигнала готовности ЦИП на входе 16 устройства триггер 5 устанаьл;.гвается в единичное состояние, =игнал с инверсного выхода которого запрещает прохожде гие имгульсов запуска через элемент И 8 на запуск формирователя 9. Сигнал с прямого выхода триггера 5 открывает элемент .И 6, сигнал с выхода которого проходит через элемент 7 задержки и сбрасывает триггер 12.

При этом а выходе элемента И 6 образуется положительный импульс, который поступает на выход 20 устройства и далее на ЭВМ в качестве запроса на прием информации, По заднему фронту импульса с вьгхода элемента И 6 устанавливается в единичное состояние триггер 10.

При установке триггера 5 в единичное состояние открывается группа ключей блока 3, на вторые входы которых поступает единичнъпг сигнал с разрядного выхода регистра 2, и старшие восемь бит данных, поступающие на входы 17 устройства, передаются на регистр 4 и далее на

ЭВМ. Приняв информацию, ЭВМ выставляет второй сигнал запуска на вход 15 устройства. Аналогично на выходе элемента И 6 формируется

10 второй импульс. Поскольку к этому моменту регистр 10 находится в единичном состоянии, на выходе элемента И 11 формируется первый импульс сдвига, по которому едини15 ца в регистре 2 сдвигается во второй разряд. Сигналом с выхода этого разряда открываются другие ключи блока 3, и следующие восемь бит данных с входов 17 переписы20 ваются в регистр 4. Приняв эту информацию, ЭВМ выставляет сигнал запуска на вход 15. Аналогично предыдущему случаю на выходе элемента И 11 формируется второй

25 импульс сдвига, по которому единица из второго разряда регистра

2 переписывается в первый разряд регистра 2, сигнал с выхода которого открывает следующие ключи блока 3, и последние восемь бит данных с входа 17 устройства записываются в регистр 4 и далее в ЭВМ.-При появлении единицы в первом разряде регистра запускается формирователь

13 сигнал с выхода которого приводит схему в исходное состояние.

1203501

Составитель В. Верховский

Техред И.Асталош Корректор А. Обручар

Редактор В. Петраш

Заказ 8417/51

Тираж 709 Подписное

ВЙИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная,4