Устройство для управления импульсным источником питания
Иллюстрации
Показать всеРеферат
Изобретение позволяет повысить падежпость устройства для управления импульсным источником питания. В устройство введены элемент ИЛИ 14 и RS-триггер 15, который с помощью элементов 6 и 5 запирает выходные транзисторы 8 и 9 до прихода очередного тактового импульса с генератора 4 на вход триггера 15. Таким образом исключается длительное пребывание выходных транзисторов 8 и 9 в активном режиме и снижается выделяемая в них мощность при неисправностях в цепи. 1 ил. ВходОС о (Л ю о со 05 Ot сл
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
ÄÄSUÄÄ 1203665 A с511 4 Н 02 М 5/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Вхо
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3797567/24-07 (22) 23.08.84 (46) 07.01.86. Бюл. № 1 (72) В. Г. Алексеев (53) 621.316.727 (088.8) (56) Vol t age Regula tor D a ta Book. 1983.
Texas Instruments incorporated.
Silicon General. I inear Integrated Circuits. Product catalog, 1980, р. 160. (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ
ИМПУЛЬСНЫМ ИСТОЧНИКОМ ПИТАНИЯ (57) Изобретение позволяет повысить надежность устройства для управления импульсным источником питания. В устройство введены элемент ИЛИ 14 и RS- òðèããåð 15, который с помощью элементов 6 и 5 запирает выходные транзисторы 8 и 9 до прихода очередного тактового импульса с генератора 4 на вход триггера 15.
Таким образом исключается длительное пребывание выходных транзисторов 8 и 9 в активном режиме и снижается выделяемая в них мощность при неисправностях в цепи. 1 ил.
1 !203665 2
Форл1ула изобретения
Составитель В. Миронов
Редактор И. Дербак expeд И. Верес Корректор A. Тяско
Заказ 8428!59 Тираж 632 I1одп ис и ое
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4
Изобретение относится к электротехнике и может быть использовано для управления импульсными источниками питания.
Цель изобретения — — повышение надежности. 5
На чертеже приведена схема устройства
;,ля управления импульсным источником пита—
1 ИЯ.
Устройство содержит источник 1 опорного напряжения, выход которого соединен с одним входом усилителя 2 рассогласоваi::èH. Другой вход усилителя 2 используется для ввода сигнала обратной связи (вход ОС) с выхода импульсного источника питания. Выход усилителя 2 подключен к одному входу компаратора 3, другой вход которого соединен с выходом генератора 4 пилообразного напряжения, а выход компаратора 3 соединен с входами двух элементов И и 6. Другие входы элементов И 5 и 6 соединены с выходами
1-триггера 7, вход которого подключен к 20 и.; нульсному выходу генератора 4. Выходы лсментов И 5 и 6 соединены с базами выходных ключевых транзисторов 8 и 9 источника питания. В цепь эмиттеров
25 транзисторов 8 и 9 включены токоизгяерительные резисторы 10 и 11, являюи1исся элементами датчиков тока. К каждому токоизмерительному резистору 10 и 11 подключены пороговые усилители
2 и 13, выходы которых через э.ц ент ИЛИ 14 соединены с R-входом
RS- григгсра 15, S-вход которого соединен с тактовым выходом генератора 4 и со счетным входом триггера 7. Выход триггера 5 подключен к третьим входам логических элементов И 5 и 6.
Схема работает следующим образом.
Усилитель 2 усиливает разность между сигналом обратной связи, поступающим выхода источника питания (вход ОС), я очорным напряжением, поступающим с источника 1. Компаратор 3 сравнивает выходной сигнал усилителя 2 с пилообраз- 40 вьем напряжением, вырабатываемым генерагором 4, и формирует импульсы, длительптсть которых изменяется в зависимости от величины сигнала обратной связи. Широтно-модулированные импульсы поступают на 4 входы элементов И 6 и 5 и проходят
1а базы выходных транзисторов 8 и 9 в соответствии с разрешающими сигналами триггера 7, запуск которого осуществляется тактовыми импульсами с генератора 4.
Таким образом, выходные транзисторы
8 и 9 переключаются в противофазе, а длительность открытого состояния определяется напряжениями обратной связи и опорным. При увеличении тока хотя бы через один выходной транзистор 8 или 9 увеличивается падение напряжения на резисторе 10 или 11, включенных в эмиттерные цепи транзисторов. При превышении током заданного уровня включается соответствующий пороговый усилитель!2 или 13.
Выходной сигнал усилителя 12 или 3 перебрасывает триггер 15, который с помощью элементов И 5 и 6 запирает выходные транзисторы 8 и 9 до прихода очередного тактового импульса с генератора 4 на вход триггера 15.
Таким образом, в предлагаемом устройстве исключается длительное пребывание выходных транзисторов 8 и 9 в активном ре>киме и снижается выделяемая в них мощность при неисправностях в цепи нагрузки. Кроме того, за счет облег ения теплового и электрического режима выходных ключевых транзисторов 8 и 9 повышается надежность устройства управления импульсным источником питания.
Устройство для управления импульсным источником питания, содержащее источник опорного напряжения, соединенный с входом усилителя рассогласования, выход которого подключен к первому входу компаратора, второй вход которого соединен с выходом генератора пилообразного напряжения, импульсный выход которого соединен с входом
Т-триггера, выходы Т-триггера соединены с первыми входами двух элементов И, вторые входы которых подключены к выходу компаратора, а выходы предназначены для подключения к транзисторам источника питания, и два пороговых датчика тока rpaHзистора, отличающееся тем, что, с целью повышения надежности, оно снабжено элементом ИЛИ и RS-триггером, причем выход
RS-триггера соединен с третьими входами элементов И, S-вход RS-триггера подключен к входу Т-триггера, а 1х-вход RS-триггера соединен с выходами пороговых датчиков тока транзисторов через элемент ИЛИ.