Устройство для распределения импульсов
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК р4 G 06 F 1/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3750671/24 — 24 (22) 08.06.84 (46) 15.01.86. Бюл. Ф 2 (72.) В.И.Дронов и И.Ю.Когге (53) 681.3(088.8) (56) Авторское свидетельство СССР
Р 809137, кл. G 06 F 1/04, 1979.
Авторское свидетельство СССР
N - 976436, кл. G 06 F 1/04, 1981. (54)(57) УСТРОЙСТВО ДЛЯ РАСПРЕДЕЛЕНИЯ ИМПУЛЬСОВ, содержащее первый и второй счетчики, первый и второй дешифраторы, группу элементов ИЛИ, первый элемент ИЛИ, элемент НЕ, $ -триггер, первый 3К, -триггер, первый, второй и третий элементы И, причем тактовый вход устройства соединен со счетным входом первого счетчика,с первым входом первого элемента И и с входом элемента НЕ, выход которого соединен с синхровходом первого 3g -триггера, с первым входом второго элемента И, со счетным входом второго счетчика и с первым входом третьего элемента И, выход которого соединен со стробирующим входом второго дешифратора, информационные входы которого соединены соответственно с выходами второго счетчика, вход сброса которого соединен с нулевым входом К3 триггера,.с входом сброса первого счетчика и является входом сброса устройства, выходы первого счетчика соединены соответственно с информационными входами первого дешифратора, стробирующий вход которого соединен с выходом первого элемента И, второй вход которого соединен с
„„SU„, 1205135 А инверсным выходом RS -триггера, прямой выход которого соединен с вторым входом третьего элемента И, выход второго элемента И соединен с единичным входом Q,S -триггера, выходы первого дешифратора соединены с первыми входами элементов ИЛИ группы соответственно с первого по
t1 -й (где П вЂ” число выходов устройства), вторые входы которых соединены соответственно с выходами второго дешифратора, выходы элементов ИЛИ группы явпяются соответственно выходами с первого по и -й устройства, отличающее с я тем, что, с целью повышения надежности эа счет восстановления работы при сбоях, в устройство введен второй 3K— триггер, четвертый и пятый элементы
И, второй и третий элементы ИЛИ, причем нечетные выходы первого дешифратора соединены с входами перво- го элемента ИЛИ, выход которого соединен с первым входом четвертого элемента И, выход которого соединен с 3 — входом второго JK -триггера и с первым входом второго элемента
ИЛИ, второй вход которого соединен с К -входом второго 3К -триггера и с выходом пятого элемента И, первый вход которого соединен с прямым выходом второго Ж -триггера, инверсный выход которого соединен с вторым входом четвертого элемента И, второй вход пятого элемента И соединен с выходом третьего элемента ИЛИ, :,входы которого соединены с четными выходами первого дешифратора, R -вход второго )К -триггера соединен с нулевым входом -триггера и с третьим входом второго. элемента ИЛИ, выход которого соединен с синхровходом второго 3К -триггера и с R -входом первого 3К -триггера, синхровход которо. го соединен с 3 -входом первогоУ(1205135 триггера, прямой выход которого соединен с вторым входом второго элемента И, инверсный выход g3 -триггера соединен с К -входом первого 3К триггера.
Изобретение относится к вычисли1фЛьной технике и телемеханике, и манжет быть использовано при построЕнии распределителя тактовых импульсов для дискретных устройств в вычислИтельных машинах.
Цель изобретения — повышение надежности работы устройства.
На фиг. 1 .изображена функциональд@я схема устройства; на фиг. 2 — 10 циклограмма, поясняющая работу устройства.
Устройство содержит счетчики 1 и
2, дешифраторы 3 и 4, ЗК -триггеры 5 и 6, pg -триггер 7, элементы И 8 — 15
12, элементы ИЛИ 13 — 15, элемент
НЕ,,16, тактовый вход 17 устройства, вход 18 сброса устройства, элементы
ИЛИ 19 группы, группу 20 выходов устройства. 20
На фиг. 2 обозначены сигналы 17 на тактовом входе устройства,а осталь— ная нумерация сигналов соответствует номеру элемента, на выходе которого приведена временная диаграмма. 25
Перед началом работы устройство приводится в исходное состояние, в результате чего счетчики 1 и 2, 3К триггеры 5 и 6, Р5 -триггер 7 нахо ,дятся в нулевом исходном состоянии.
Следовательно, на выходы 20 устройства через элементы ИЛИ 19 группы поступают сигналы с выходов дешифратора 3.
На тактовый вход 17 устройства поступают сигналы с высокочастотного генератора, которые имеют скважность, равную двум, и высокую частоту генерации, необходимую для обеспечения ,требуемого быстродействия дисыретногр ® устройства или вычислительной машины, для которых на выходах Z0 устройства
Формируется тактовая сетка импульсов.
Эти тактовые сигналы в прямом коде поступают на счетный вход счетчика 1 и на вход элемента И 8, и инверсия тактовых сигналов через элемент
НЕ 16 поступает на вход счетчика 2.
Счетчики 1 и 2, выполненные íà 3К триггерах, переключаются по заднему фронту входных импульсов и подготавливают к работе выходы дешифраторов 3 и 4. Однако импульсы появляются на выходах только дешифратора 3, так как RS -триггер 7 находится в исходном, нулевом состоянии. Поэтому сигнал, поступающий с инверсного выхода Н3 -триггера 7, разрешает работу элемента И 8, через который на стробирующий вход дешифратора 3 поступают сигналы с тактового входа
17 устройства. Эти сигналы, проходя через дешифратор 3, формируются на выходах дешифратора и затем поступают на первые входы элементов ИЛИ
19 группы и далее на выходы 20 устройства.
Импульсы с нечетных выходов дешифратора 3 поступают также на входы элемента ИЛИ 13, а с четных выходов— на входы элемента ИЛИ 14. С выходов элементов ИЛИ 13 и 14 эти импульсы поступают на входы элементов И 9 и
10, которые управляются сигналами, поступающими с выходов 7К -триггера
6, и выдают импульсы на входы элемента ИЛИ 15.
3К -триггер 5, переключаясь по заднему фронту импульсов, поступающих с выхода элемента ИЛИ 15, осуществляет слежение за очередностью появления импульсов с выхода дешифратора 3.
Импульсы с выхода элемента ИЛИ 15 поступают также на R -вход 3К. †триггера 5, который по переднему Фронту поступающего импульса подтверждает нулевое состояние триггера и удерживает его в этом состоянии до тех пор, пока с выходов дешифратора 3 поступают сигналы в строго определен1205135
20 ной последовательности, так как 3К триггер 5, управляемый задним фрон-— том входных импульсов, поступающих с тактового входа 17 устройства через элемент 16 НЕ на Информационный вход 3 и синхровход С, не переключается в единичное состояние, потому что в этот момент времени уже присутствует передний фронт очередного импульса, поступающего с выхода элемента ИЛИ 15 на вход ЗК -триггера 5, который удерживает триггер в нулевом состоянии.
В случае нарушения последовательнрсти импульсов на выходах дешифратора
3 происходит автоматическое переклю чение на счетчик 2 и дешифратор 4.
Процесс переключения устройства с основного канала (счетчик 1 и дешифратор 3) на резервный канал (счетчик 2 и дешифратор 4) рассмотрим с момента, показанного на циклограме работы устройства (фиг. 2).
В этот момент времени в дешифраторах
3 и 4 подготовлены первые выходы.
Первый входной импульс, поступающий на вход 17 устройства, через элемент
И 8 поступает на стробирующий вход дешифратора 4 и далее на первый вход дешифратора 4. Этот импульс поступает на вход элемента ИЛИ 19,с выхода которого он поступает на вход
1 элемента И 9, подготовленного к работе сигналом с инверсного вы.хода 7К -триггера 6. С выхода элемента И 9 через элемент ИЛИ
15 импульс поступает на р,вход 3К -триггера 5, по переднему фронту которого подтверждается нулевое состояние 3К -триггера 5,тем самым блокируя работу синхровхода С на момент действия первого импульса, поступающего на вход 17 устройства, в результате чего )К -триггер 5 остается в нулевом состоянии.
Импульс с выхода элемента ИЛИ 15 поступает также на синхровход и†триггера 6, который по заднему фронту этого импульса переключается в единичное состояние, запрещая работу элемента И 9 и подготавливая к работе элемент И 10.
Импульс с первого выхода дешифратора 3 поступает также на один из входов первого элемента ИЛИ 19 группы и далее на первый выход групп 20 устройства.
По .заднему фронту первого входного импульса, поступающего на вход
17 устройства, счетчик 1 переключается во второе положение, подготавливая к работе второй выход дешифратора 3.
Затем в паузе между основными входными импульсами, поступающими на вход 17 устройства, на вход счетчика
2, информационный вход 3 и синхровход С 3К, -триггера 5 через элемент
НЕ 16 поступает инверсный сигнал по отношению к входному импульсу, по заднему фронту которого счетчик 2 переключается во второе положение, а К вЂ тригг 5 остается в нулевом состоянии, так как в этот момент вре-. мени уже появляется передний фронт второго импульса, поступающего с выхода элемента ИЛИ 15 на К .входе
7К, -триггера 5, который удерживает
3У -триггер 5 в нулевом состоянии.
Л по заднему фронту паузы между первым и вторым основными входными г импульсами, поступающими через элемент НЕ 16 на вход счетчика 2, счетчик 2 переключается во второе положение, подготавливая к работе второй выход второго дешифратора 4.
По второму входному импульсу, поступающему на вход 17 устройства, по описанному циклу на выходе второго элемента ИЛИ 19 группы формируется импульс, который поступает на второй выход группы 20 устройства, а 3К триггер 6 переключается в нулевое состояние, запрещая работу элемента И
10 и подготавливая к работе элемент И 9.
Третий и четвертый входные импульсы, поступающие на вход 17 устройства, по описанному циклу поступают на (h-1)-й и v -й выходы группы 20 устрой. ства, а счетчики 1 и 2 и 3K, †òðèãгер 5 возвращаются в исходное, нулевое состояние.
Пятый входной импульс по описанному циклу поступает на первый выход групп 20 устройства, а 3К -тригpep 6 по этому импульсу переключается в единичное состояние, запрещая работу элемента И 9 и подготавливая к работе элемент И 10.
Пусть шестой входной импульс, поступающий на вход 17 устройства, отсутствует на втором выходе первого дешифратора 3. В результате этого отсутствует импульс, поступающий с выхода элемента ИЛИ 14 через элемент
1205135
ИЛИ 15 на установочный вход Р. Я триггера 5,. который запрещает переключение 3К, -†тригге 5 из нулевого состояния в единичное по заднему
5 фронту паузы между входящими импульсами, поступающими на вход 17 устройства. Следовательно,по заднему фронту паузы между пятым и.шестым входными сигналами ЗК вЂ” триггер 5 переключается в единичное состояние (фиг. 2) и подготавливает к работе элемент И 11.
По переднему фронту паузы между шестым и седьмым входными импульсами, поступающими через элемент 1! на единичный вход YR -триггера 7, It. S -триггер 7 переключается в единичное состояние, запрещая работу элемента И 8 и разрешая работу элемента И 12, который формирует из паузы между основными входными импульсами стробирующий импульс на вход второго дешифратора 4. Это импульс через второй выход дешифратора 4 и второй элемент ИЛИ 19 гр ппы 20 устройства поступает на второй выход устройства.
Таким образом, из-за неисправности в основном канале счетчик 1 дешифратор 3, связанной с нарушением очередности появления импульсов на выходах дешифратора. 3, работоспособность устройства не нарушается, так,, как с этого момента основными импульсами, поступающими на выходы группы
20 устройства, являются паузы между импульсами, поступающими на вход 17 устройства. По переднему фронту этих импульсов подтверждается единичное состояние RS -триггера 7, а по заднему фронту — единичное состояние 3К -триггера 5.
Последующие выходные импульсы формируются на соответствующих выходах группы 20 устройства по описанному циклу.
Следовательно, обеспечивается нормальная работа устройства при возникновении неисправностей в основном канале, связанных с выходом из строя элементов в счетчике 1 или в дешифраторе 3.
Изобретение также может быть использовано и при построении устройства с любым количеством разрядов в счетчиках 1 и 2 и, следовательно, с
У любым количеством выходов в каждом дешифраторе 3 и 4, обеспечивается тре буемое количество выходов устройства.
1 205135
7 2 3 Ф 5 б 7 8 3 10 11 1Г 1У 74.
7б
14 1 д (t
ВНИИПИ Закаа 8529/50 Тираж 709 Подписное
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4