Делительное устройство
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCKOIVIV СВИДЕТЕЛЬСТВУ (21) 377032)/24-24 (22) 05.07.84 (46) 30.01.86. Бюп. Р 4 (72) А.Н.Гуляев, И.Г.Дорух и П.К.Ермоленко (53) 68 1.335(088.8) (56) Патент Великобритании
У 1470774,кл. G4G, опублик. 1977.
Авторское свидетельство СССР
У 1070569, кл. G 06 G 7/16, 1982. (54)(57) ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее ключ, вход которого соединен с первым входом дифференциального усилителя и является входом сигнала-делителя устройства, выход ключа подключен к второму входу дифференциального усилителя, выход которого соединен с входом интегратора, выход которого через пер вый масштабный резистор подключен к инвертирующему входу операционно,го усилителя неинвертирующий вход
„„SU„„1208567 А
У11 4 G 06 G 7/ 16 которого соединен с шиной нулевого потенциала, второй масштабный резистор подключен к инвертирующему вхо-. ду операционного усилителя, выход которого соединен с управляющим входом ключа, о т л и ч а ю щ е е— с я тем, что, с цельИ расширения величины диапазона сигнала-делимого, в него введены дополнительный ключ и соединенные последовательно дополнительный интегратор, выпрямитель, усредняющий фильтр, выход которого является выходом устройства, вход дополнительного ключа является входом сигнала-делимого устройства, выход дополнительного ключа подключен к второму выводу второго масштабного резистора, выход операционного усилителя соединен с управляющим входом дополнительного ключа и с входом дополнительного интегратора.
Изобретение относится к электриче ским вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах.
Цель изобретения — расширение диапазона величины сигнала-делимого.
На чертеже изображена функциональ ная схема делительного устройства.
Делительное устройство содержит ключ 1, дополнительный ключ 2, дифференциальный усилитель 3, интегратор 4, дополнительный интегратор 5, операционный усилитель 6, первый 7, и второй 8 масштабные резисторы, выпрямитель 9, усредняющий фильтр
1О, вход 11 сигнала-делителя, вход
12 сигнала-делимого, выход 13.
Делительное устройство работает следующим образом.
Напряжение сигнала-делителя отрицательной полярности поступает на вход 11. Ключ 1 и дополнительный ключ 2 работают синфазно по управляющим сигHBJIBM с выхода операционного усилителя 6. Если ключ 1 и дополнительный ключ 2 замкнуты, то напряжение сигнала-делителя поступает через ключ 1 на неинвертирующий вход дифференциального усилителя 3. Поэтому полярность сигнала на выходе дифференциального усилителя 3 также от— рицательна. Сигнал с выхода дифференциального усилителя 3 поступает на вход интегратора 4. Поскольку ин— тегратор 4 выполнен интегрирующим, то сигнал на его выходе линейно нарастает со скоростью, пропорцнональ— ной уровню сигнала-делителя. При этом сигнал †делим отрицательной полярности со входа 12 поступает через замкнутый дополнительный ключ
2 и второй масштабный резистор 8 на инвертирующий вход операционного, усилителя 6, в результате чего на его выходе создается сигнал положительной полярности, удерживающий ключ 1 и дополнительный ключ 2
:8 замкнутом состоянии. Рост сигнала на выходе интегратора 4 продолжается до тех пор, пока этот сигнал не скомпенсирует отрицательный сигнал на инвертирующем входе операционного усилителя 6, создаваемый сигналом-делимым, т,е. пока напряжение на инвертирующем входе операционного усилителя 6 не станет равным нулю. Операционный усилитель 6 вместе с первым 7 и вторым 8 масштабными резисторами образует компасигнал-делитель со входа 11; сигнал-делимое со входа 12; коэффициент пропорциональности; масштабное сопротивление и емкость интегрирующего конденсатора интегратора 4. где Х— (45 К
R и С—
Из выражения (1) следует, что период сигнала на выходе интегратора 4 и выходе операционного усилителя 6 пропорционален отношению сигнала-де55 лимого со входа 12 и сигнала-делителя со входа 11.
Дополнительный интегратор 5 совместно с выпрямителем 9 и усредняю208567 2 ратор. При достижении нулевого уровня на инвертирующем входе операционного усилителя 6 изменяется полярность напряжения на его выходе, при этом ключ 1 и дополнительный ключ 2 размыкаются, в результате чего сигнал-делимое отключается от операционного усилителя 6, а с .:гнал на инвертирующем входе операционного
10 усилителя 6 становится положительным за счет поступления туда через первый масштабный резистор 7 сигнала с выхода интегратора 4. Это сохраняет отрицательную полярность сигнала на выходе операционного усилителя 6 и разомкнутое состояние ключа 1 и дополнительного ключа 2. При разомкнутом ключе 1 полярность сигнала на выходе дифференциального усилителя 3 ста20 новится положительной, а сигнал на выходе интегратора 4 линейно уменьшается со скоростью, пропорциональной уровню сигнала-делимого. При уменьшении сигнала на выходе интегратора 4 до нулевого уровня, вновь изменяется полярность сигнала на выходе операционного усилителя 6, а ключ 1 и дополнительный ключ 2 замыкаются, Далее цикл повторяется. Таким образом, на выходе интегратора
4 образуется периодический пилообразный сигнал положительной полярности с амплитудой, равной уровню сигнала-делителя, а на выходе операционного усилителя 6 — сигнал типа "ме35 lt андр с амплитудой, равной максимальному уровню сигнала на выходе операционного усилителя 6 и таким же периодом Т, что и сигнал на выходе дополнительного интегратора 5:
2YRC
Т
KX (i) 1208567
Составитель 0.0траднов
Техред Т.Тулик Корректор С.Иекмар
Редактор А.Ревин
Заказ 289/58 Тираж 673
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 шим фильтром 10 преобразуют сигнал с выхода операционного усилителя 6 в аналоговый сигнал, величина которого пропорциональна периоду, определяемому выражением (1).
В предлагаемом делительном устройстве диапазон изменения величины сигнала-делимого расширен, так как величина У здесь может быть как меньше, так и больше КХ.