Аналоговое запоминающее устройство
Иллюстрации
Показать всеРеферат
союз советсних социАлистйчесних ЕСПУЬЛик (5Н 4 G 11 С 27/00 (21) 3770620/24-24 (22) 05.07,84 (46) 30. 01. 86. Бюл. Р 4 (72) Я.A.Íåêðàñîâ (53) .681.327.66(088.8) (56) Бахтиаров Г.Д. и др. Аналогоцифровые преобразователи, N. Советское радио, 1980, с..122-154.
Коннели Дж. Аналоговые интегральные схемы. И.: Мир, 1977, -. 9;, ри.. 6,41. (54)(57) АНА РОГОВОЕ ЗАПОМИНАЮЩЕЕ
УСТРОЙСТВО, содержащее первый усилитепь, первый вход которого является входом устройства, выход первого усилителя соединен с сигнальным входом первого ключа, выход которого соединен с входом вторсго усилителя, первый накопительный элемент на первом конденсаторе, одна из обкладок которого соединена с шиной нулевсго потенциала, выход второго усилителя является первым выходом устройства и соединен с втор м входом первого усилителя, другая обкладка первого конденсатора соединена с выходом первого ключа, управляющий вход которого соединен с шиной управления и входом формироSU„„3 208584 А вателя импульсов, второй накопительный элемент на втором конденсаторе, одна из обкладок которого соединена с шиной нулевого потенциала, третий усилитель, выход которого соединен с сигнальным входом второго ключа, управляющий вход второго ключа соединен с выходом формирователя импульсов, выход ключа соединен с другой обкладкой второго конденсатора и с входом четвертого усилителя, выход которого соединен с первым входом третьего усилителя, о т л и ч а ю щ е е с я тем, что, с целью повышения точности устройства, в него введены дифференциальный усилитель и делитель напряжения, первый вход которого соединен с выходом четвертого усилителя, второй вход делителя напряжения соединен с шиной нулевого потенциала, входы дифференциального усилителя соединены соответственно с первым входом первого усилителя и с выходом второго усилителя, выход дифференциального усилителя соединен с вторым входом третьего усилителя, выход делителя напряжения является вторым выходом устройства.
Изобретение относится к вычислительной технике, в частности к технике запоминающих устройств, и может быть использовано в устройствах преобразования и передачи сигналов, Цель изобретения — повьппение точности устройства.
На фиг. 1 изображена функциональная схема предлагаемого устройства; на фиг. 2 — временные диаграммы работы устройства.
Устройство содержит усилители
1-4, накопительные элементы на конденсаторах 5 и 6, ключи 7 и 8, дифференциальный усилитель 9, делитель
10 напряжения, формирователь 11 импульсов, шину 12 управления и шину
13 нулевого потенциала.
Устройство работает следующим образом.
При поступлении импульса управления на шину 12 замыкается ключ 7 и осуществляется выборка входного сигнала U,„ „(). К моменту окончания выборки (t ) напряжение на выходе усилителя 2 (U ) равно
v, = v,„(„) (1 +6, ), (1) где E — относительная погрешность
< усилителей 1, 4 и 2.
Разность напряжений U „(t) и
V (с) усиливается усилителем 9 и к моменту окончания выборки сигнала равна
v,(t) = (U,„(t,) (1+6< )—
vâ,õ „(t<) vâ8õ (t<) . йt) к„(2) где К вЂ” коэффициент усиления усилителя 9, ьс — временный сдвиг относительно t< за счет более широкого импульса с формирователя 11.
Отметим, что величина К> вгпбирается несколько меньшей величины (Ю< «< E
К моменту окончания импульса на шине 12 напряжение на выходе усилителя 4 Uq равно
0„= v,(t,+ ьс) (1+ 6,), (3) где о — относительная погрешность усилителей 3 и 4.
Поскольку входной сигнал усилителя 3 близок к значению, для которого определяется задаваемая величина относительной ошибки 8, можно счи208584
1 тать, что величина 16, 6, а абсолютная ошибка не превышает величины
6в(< (U — скачок напряжения на входе усилителя З,для которого оп5 ределяется 8 в справочных данных). Пренебрегая погрешностью коэффициента передачи делителя 10., который можеп быть выполнен в виде резисtHBHQI делителя (погрешность резистивных делителей может быть на уровне 0,0012) получим, что разность напряжений на выходе усилителя
2 и делителя 10 при коэффициенте
-( передачи; К„ = К равна:
Б (п<) — К< (< (с„+
0 Учетом выРажений (1) †(3) получим из («)
0,„(п, ) (1
v s> (t< )
U,„(t,)
Для медленно меняющихся входных
t сигналов справедливо z t Uù„ (t )
25 = U (t,) « 8, поэтому иь (5) следует, что ошибка пРедлагаемого устройства равна 3, 6 ь 6
Например, при с = 0 ;7 повышение
6 точности на порядок при ь С = 3 10 будет получено для сигналов U „ с . частотой изменения до = 5 Гц.
На фиг..2а приведены импульсы напряжения управления U поступаю ющего на ключ 7, на фиг. 2б — импульсы с выхода формирователя 11 (U« ), 35 поступающего на вход ключа 8, П напряжение на выходе усилителя 4, U — напряжение на выходе усилителя 2, <1О
Напряжение на выходе усилителя 9 (фиг. 2г) пропорционально разности
v, Как видно из диаграммы результирующая ошибка V (t + ьt) — U (t +
45 вых hx
+ g t) меньше оыибки U (t + 6 )
Е
U (t" +6 ).
В предлагаемом устройстве повышение точности достигается благодаря 0
- 0 тому, что введенный дифференциальный усилите. ь 9 усиливает ошибку с выхода усилителя 2 до уровней, при которых абсолютная ошибка, с которой запоминает конденсатор 6 мала, что и поз- 5 воляет компенсировать ошибку на выходе усилителя 2.
В предлагаемом устройстве достигается (по сравнению с известными) 1 208584
Ф ых 2 Ъ
tz 4+ 7
1, + Т
1,+, Т
4 4
Ры2. 2
Составитель А,Воронин
Техред M.Пароцай
Редактор А.Ревин
Корректор Л. Пилипенко
Заказ 293/59 Тираж 544 Подписное
ВНИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. ";;:.город, ул.Проектная, 4 повьпдение точности выборки входного сигнала, что позволяет использовать его в более точных системах управления и измерения с мультиплексированной линией передачи медленно изменяющихся величин.