Устройство визуального контроля значения электрической величины
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК А (19) (I1) (50 4 С. 01 R 13/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2 1) 3794600/24-2 1 (22) 24.08.84 (46) 30.09.86. Бюл, Ф 36 (71) Институт полупроводников
АН УССР (72) А.В.Бушма, С.В.Свечников, И.П.Гринберг и Н.И.Сыпко (53) 621.317(088.8) (56) Авторское свидетельство СССР
У 607152, кл. G 01 R 19/00, 1978.
Авторское свидетельство СССР
В 901919, кл. G 01 R 13/00, 1982. (54) (57) УСТРОЙСТВО ВИЗУАЛЬНОГО КОНТРОЛЯ ЗНАЧЕНИЯ ЭЛЕКТРИЧЕСКОЙ ВЕЛИЧИНЫ, содержащее входной преобразователь кода, первый вход которого яв— ляется первым входом устройства, блок коммутаторов, управляющий вход которого соединен с первым выходом тактового генератора, а выход соединен с первым входом дискретно-аналогового индикатора, о т л и ч а ю щ е е с я тем, что, с целью повьппения точности операти-;..:эго визуального допускового кбнтроля кодированного сигнала, в него введены первый дополнительный преобразователь кода, выход которого соединен с вторым входом дискретно-аналогового индикатора, а первый вход— с вторым выходом тактового генератора, второй дополнительный преобразователь кода, выход которого соединен с первым сигнальным входом блока коммутаторов, первый блок суммирования, выход которого соединен с вторым входом первого дополнительного преобразователя кода, а первый вход — с первым выходом входного преобразователя кода, второй блок суммирования, выход которого соединен с входом второго дополнительного преобразователя кода и с вторым сигнальным входом блока коммутаторов, первый вход является вторым входом устройства, а второй вход соединен с вторым выходом входного преобразователя кода, и блок контроля четности, выход которого соединен с вторым входом первого дополнительного преобразователя кода, а вход является третьим входом устройства и соединен с вторым входом входного преобразователя кода.,О563
Изобретение относится к измерительной технике и может быть использо- . вано при создании устройства отображения информации с дискретно-аналоговым индикатором.
Целью изобретения является повышение точности оперативного визуального допускового контроля информационного кодированного сигнала путем изменения удельного веса шин младших и ставши разрядов дискретно †аналогово индикатора (ДАИ) при сохранении соотношения их удельного веса, формы отсчета на ДАИ и двухтактного формирования светящейся линии на шкале.
Структурная схема устройства приведена на чертеже.
20 ,?5
Устройство содержит входной преобразователь кода 1, первый блок суммирования 2, первый дополнительный преобразователь кода 3, дискретно-аналоговый индикатор (ДАИ) 4, второй блок суммирования 5, второй дополнительный преобразователь кода 6, блок коммутаторов 7, блок контроля четности 8, тактовый генератор 9.
Первыи выход входного преобразователя кода 1 соединен с первым входом блока суммирования 2, Первый вход входного преобразователя кода 1 является первым входом устройства, Вторым
:входом устройства является первый вход блока суммирования 5, второй вход которого соединен с вторым выходом входного преобразователя кода второй вход которого является третьим входом устройства и соединен с входом блока контроля четности 8, выход которого соединен с вторым входом блока суммирования 2. Первый выход тактового генератора 9 соединен с управляющим входом блока коммутаторов 7, а второй выход — с первым входом дополнительного преобразователя кода 3, второй вход которого соединен с выходом блока суммирования 2. Выход блока суммирования 5 соединен с первым сигнальным входом блока коммутаторов 7 и входом дополнительного преобразователя кода 6, выход которого соединен с вторым сигнальным входом блока коммутаторов 7, выход которого соединен с первым входом ДАИ 4, второй вход которого соединен с выходом преобразователя кода 3. Прн этом первый и второй выходы входного преобразователя кода 1 образуют шины с четным удельным весом.
Устройство работает следующим образом.
На его входы поступает двоичный код, например, код семисегментного цифрового индикатора, содержащий информацию о 2 /2 десятичных разрядах числа, подлежащего отображению. Код младшего десятичного разряда обрабатывается входным преобразователем кода 1, код среднего разряда преобразователя кода 1 и блоком контроля четности 8, а код неполного старшего разряда — блоком суммирования 5, На выходе преобразователя кода 1 формируется единичный код, в котором числа представлены количеством знаков
" 1" числа младшего разряда, который поступает в блок суммирования 2, и единичный код числа среднего разряда, поступающий в блок суммирования 5. На выходе блока контроля четности 8 устанавливается единичный потенциал при нечетном числе в среднем десятичном разряде входного кода. Блок суммирования 5 складывает коды числа среднего десятичного разряда, поступающего с второго выхода преобразователя кода 1, и числа старшего десятичного разряда с соответствующим удельным весом, На выходе блока суммирования
5 формируется единичный код суммы, который поступает на вход преобразователя кода 6 и на второй сигнальный вход блока коммутаторов 7. На выходе преобразователя 6 формируется единичный позиционный код, в котором число выражается положением знака "1" в ряду знаков "О" суммы, который поступает на первый сигнальный вход блока коммутаторов 7, Блок суммирования 2 складывает число младшего десятичного разряда, поступающее с первого выхода преобразователя кода l и число с выхода блока контроля четности 8 с соответствующим удельным весом. С выхода блока суммирования 2 код суммы поступает на второй вход преобразователя кода 3
На его выходе формируются единичный код суммы при нулевом логическом уровне, поступающем от тактового генератора 9, и единичный код максимального числа младших разрядов, если от тактового генератора 9 подводится логическая 1"-, Кроме того, импульсы тактового генератора 9, имеющие скважность два, поступают на управляющий
1210563
Составитель С.Лебедев
Техред М.Маргентал Корректор М.Шароши
Редактор О.Курасова
Заказ 5268/2
Тираж .728
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4
Ф вход блока коммутаторов 7. Возбуждение ДАИ 4 происходит в соответствии с кодами на выходе преобразователя кода 3 и блока коммутаторов 7 в два такта. В течение первого. такта при логической "t" на выходе тактового генератора 9 возбуждаются все полные старшие разряда ДАИ 4 из числа участвующих в индикации. Во время этого такта с выхода преобразователя кода З б на шины младших разрядов ДАИ 4 подводится единичный код максимального числа младших разрядов, а с выхода блока коммутаторов 7 на шины старших разрядов ДАИ 4 — единичный код суммы,15 поступающий на первые сигнальные вхо ды блока 7. В течение второго такта при логическом "0" на выходе тактового генератора 9 возбуждаются элементы одного неполного старшего разряда
ДАИ 4 из числа участвующих в индикации. Во время этого такта с выхода преобразователя кода 3 на шины младших разрядов ДАИ 4 подводится единичный код числа, сформированного пер- вым блоком суммирования 2, а с выход блока коммутаторов 7 на шины старших разрядов ДАИ 4 — единичный позиционный код суммы, поступивший на вторые сигнальные входы блока 7. Частоту тактовых импульсов выбирают выше кри,тической частоты слияния мельканий, поэтому оператор наблюдает на ДАИ 4 светящуюся линию, длина которой пропорциональна числу, код которого подводится на вход устройства.