Управляемый генератор частоты

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике и может быть использовано в цифровых автоматических системах измерения и управления. Цель изобретения - повышение точности путем улучшения равномерности выходного частотно-импульсного сигнала. Устройство содержит генератор 1 опорной частоты, делитель 2 частоты, элемент 3 задержки, управляемые делители 4 и 8 частоты, логические элементы И 5 и 6, реверсивный счетчик 7, компаратор 9, фильтр 10 низких частот, формирователь 11 корот- ; ких импульсов, программное .запоминающее устройство 12, счетчик 13 импульсов , шины - выходную 14, сброса 15. Функциональная схема программного запоминающего устройства приводится в описании изобретения. 1 з.п.- ф-лы. 2 ил. § (Л в (нА го 05 СХ) rsD 00

СОЮЗ СОВЕТСНИХ

СОЦ4АЛИСТИЧЕСНИХ

РЕСПУБЛИН (5 ) 4 H 03 К 3/72!

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

Пб ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3769337/24-21 (22) 09. 07. 84 (46) 07. 03. 86. Бюл. У 9 (71) Харьковский политехнический институт им. В. И. Ленина (72) Ю.В. Журавлев, А.И. Овчаренко, Б.А. Фурман.и Б.С. Добашин (53) 621.373.4(088.8) (56) Авторское свидетельство СССР !! 617807, кл. Н 03 К 3/72, 1978, Авторское свидетельство СССР

Ф 758490, кл. Н 03 К 3/72, 1978. (54) УПРАВЛЯЕМЫЙ ГЕНЕРАТОР ЧАСТОТЫ (57) Изобретение относится к импульсной технике и может быть использовано в цифровых автоматических системах измерения и управления. Цель,.SUÄÄ 1216823 А изобретения — повышение точности путем улучшения равномерности выходного частотно-импульсного сигнала.

Устройство содержит генератор опорной частоты, делитель 2 частоты, элемент 3 задержки, управляемые делители 4 и 8 частоты, логические элементы И 5 и 6, реверсивный счет— чик 7, компаратор 9, фильтр 10 низ- ких частот, формирователь 1! корот-1; ких импульсов, программное .запоминающее устройство 12, счетчик 13 импульсов, шины — выходную 14, сброса

l5, Функциональная схема программного запоминающего устройства приводится в описании изобретения. з.п..

Щ ф — лы. 2 нл.

1 12

Изобретение относится к импульсной технике и может быть использо— вано в цифровых автоматических системах измерения и управления.

Цель изобретения — повышение точности путем улучшения равномерности выходного частотно-импульсного сигнала.

На фиг. 1 представлена структурная схема управляемого генератора частоты; на фиг. 2 — структурная схема программного запоминающего устройства.

Управляемый генератор частоты содержит последовательно соединенные генератор 1 опорной частоты, делитель 2 частоты, элемент 3 задержки, первый управляемый делитель 4 частоты и . элемент И 5, последовательно соединеннйе элемент И 6, ре версивный счетчик 7, второй управляемый делитель 8 частоты, а также последовательно соединенные компаратор 9, фильтр 10 низких частот и формирователь 11 коротких импульсов, программное запоминающее устройство

12, соединенное с выходами счетчика

13 импульсов, выходную шину 14 устройства, шину 15 сброса, подключенную к установочным входам счетчика

13, делителя 2 частоты и реверсивного счетчика 7.

Программное запоминающее устройство 12 (фиг.2) состоит из регистра

16 промежуточной памяти, информационные входы 17 которого связаны с информационными выходами счетчика

13 импульсов, блоки 18-20 памяти с адресными группами входов и информационных выходов, каждый, причем адресные входы всех элементов памяти присоединены к выходам регистра 16, генератора 21 опорной частоты, счетчика 22 импульсов с тактирующими и установочными входами и информационными выходами, компаратора 23 с„ первой и второй группами входов, выход которого связан с тактирующим входом регистра 16 и с входом установки нуля счетчика 22, причем первая группа входов компаратора 23 подключена к группе информационных выходов блока

20, вторая группа входов — к выходам счетчика 22, информационные выходы блока 18 образуют группу выходов устройства 12, задающих код ускорения Ищ„ и его знак, информационные выходы блока 19 образуют группу выходов устройства !2, задающих код

16823

1g

4G

55 скорости У.„ . а информационные входы 17 регистра 16 образуют группу входов, на которую поступает код участка программы Y>> „, Управляемый генератор частоты работает следующим образом.

Генератор 1 вырабатывает импульсную последовательность с частотой „ .

Импульсная последовательность с тактовой частотой f,(к где К вЂ” коэффициент деления делителя 2 частоты, поступает на частотный вход первого управляемого делителя 4 частоты с временной задержкой относительно импульсов частоты,, определяемой элементом 3 задержки. Управляющие входы управляемого делителя 4 частоты соединены с выходами программного запоминающего устройства 12. На выхо- де управляемого делителя 4 частоты формируется импульсная последовательность с программно изменяющейся частотой следования импульсов в функции управляющего кода, задаваемого программным запоминающим устройством 12.

Таким образом, первый управляемый делитель 4 частоты задает темп ввода уставки (частоты следования импульсов). Программное запоминающее устройство 12 управляет работой элемента И 5 (канал сложения) и элемента

И 6 (канал вычитания) в зависимости от характера очередного участка программы (нарастание, стабилизация или уменьшение частоты следования импульсов выходной импульсной последовательности).

Реверсивный счетчик 7 заполняется импульсами частоты с выхода первого управляемого делителя 4 частоты до тех пор, пока код реверсивно— го счетчика 7 не сравнится со значением кода в программном запоминающем устройстве 12; Равенство кодов фиксируется компаратором 9, выходной сигнал которого, проходя через фильтр

1О и формирователь 11, изменяет состояние счетчика 13. При этом в программном запоминающем устройстве 12 устанавливается следующее значение кода, соответствующее очередному участку программы, что приводит к программному изменению темпа ввода импульсной последовательности с выхода управляемого делителя 4 частоты в реверсивный счетчик 7. Необходимый уровень частоты выходной импульсной последовательности вырабатывается на выходе второго улравляемого делителя частоты 8, на частотный вход которого поступают импульсы опорной частоты г. непосредственно с выхода генератора !. Частота выходной последовательности TIpoITopциональна коду числа, записанного в счетчик 7. Непосредственная связь частотного входа управляемого дели-. теля 8 частоты с генератором 1 позволяет произвести прямое преобразование опорной частоты по алгорит—

I му циклически работающего преобразователя так, что количество импульсов опорной частоты, поступаюп!ее на шину 14, в каждом цикле равно значению кода, поступающего на управляющие входы управляемого делителя 8 частоты с выходов реверсивного счетчика 7.

Для устранения возможных сбоев в работе устройства, которые могут возникать за счет того, что компаратор 9 и управляемый делитель 8 частоты могут ошибочно регулировать на промежуточное значение кодовых комбинаций на выходах реверсивного счетчика 7 в моменты переходных процессов в последнем при поступлении счетных импульсов íà его входы, в устройстве использован элемент 3 задержки импульсов опорной частоты в канале записи числа в счетчиках

7 и на частотном входе делителя 8 и фильтр 10 низких частот, запрещающий прохождение на вход счетчика 13 коротких импульсов помех, которые могут иметь место на выходе компара. тора 9 в момент переходного процесса в счетчике 7.

Программное задающее устройство

12 содержит три массива перепрограммируемой памяти — блоки 18-20, в которых записаны код ускорения (Nz, с учетом знака), код скорости (11,„,Р) и код длительности участка программы (N „„ ). Переход к считыванию

М ц,„„и N,,, очередного участка программы происходит после того, как на выходе компаратора 23, сравнивающего коды заданной и текущей длительности участка программы, появляется сигнал равенства кодов, который обнуляет счетчик 22 и дает команду переноса кода участка программы (Nп„ „, ) в регистр 16 памяти с выходов счетчика 13. Счетчик 22 заполняется импульсами тактовой частоты генератора 2!. В частном случае в

1 2168? 3 ка .естве задающего устройства 12 может быть испол зсвана ЭВМ. Б начале кажпсгс цикла работы предлагаемого устройства подается на шине 15 и.fïóëüс сброса, сбнуляющий счетчики

2, 7, 13 и регистр 16.

Формула изобретения

10 1. Управляемый генератор частоты, содержащий генератор опорной частоты, первый и второй управляемые делители частоты, реверсивный счетчик, шину импугьса сброса, первая группа информационных выходов программного запоминающего устройства подключена к инфсрма ионным входам первого управляемого делителя частоты, выходы реверсивного счетчика подключены к информационным входам второго управляемого делителя частоты, счетчик импульсов, первый элемент И, о т л ич а ю шийся тем, что, с целью псвьппения точности, в него введены

2S делитель частоты, элемент задержки, второй элемент И и последовательно соединенные ксмпаратор, фильтр низких частот и форьа рователь коротких импульсов, выход которого подключен к счетному входу счетчика импульсов, установочный вход которого подключен к пп не импульса сброса и к установочному входу программного запоминающего устройства, выходы счетчика импульсов подключены к входам програм35 много запоминающего устройства, вторая группа информационных выходов которого подключена к первой группе входов компаратора, вторая группа входов которого соединена с выхсп лщ

40 реверсивного счетчика, причем выход генератора спорной частоты соединен сс счетным входом второго управляемого делителя частоты и через последовательно соединенные делитель частоты и элемент задержки со счетным входом первого управляемого делителя частоты, выход которого соединен с первыми входами первого и второго элементов И, вторые входы которых подключены к первому и второму выходам программного запоминающего устройства, выходы первого и второго элементов И соединены с суммирующим и вычитающим входами реверсивного счетчика соответственно, установочный вход которого подключен к шине импульса сброса и к установочному входу делителя частоты.

1216823

17 К

Составитель В. Чижов

Редактор Е. Папп Техред Т,Дубинчак Корректор.М. Пожо

Заказ 1004/60 Тираж 818 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

2. Генератор по п. 1, о т л ич а ю шийся тем, что программное запоминающее устройство содержит последовательно соединенные ре, гистр памяти, первый блок памяти, второй блок памяти, третий блок памяти и компаратор, вторые входы которого соединены через счетчик импульсов с выходом генератора опорной частоты, выход компаратора соединен со счетным входом регистра памяти, входы регистра памяти являются входами программного запоминающего устройства, выходы блоков памяти являются выходами программного запоминающего устройства.