Приемник сигналов с двойной фазовой манипуляцией

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области телеграфной связи. Цель изобретения - увеличение объема принимаемой информации . Одновременное прохождение 2-х сообщений по каналу без расшире . кия спектра сигнала достигается за счет обеспечения способности-принимать сигнал с фазовым уплотнением, т.е. за счет возможности различать 4 варианта манипуляции фазы несущих колебаний. Для правильного разделения 2-х независимых сигналов, передаваемых по одному каналу путем фазового уплотнения, надо проанализировать структуру двоичного кода, появляющегося на 2-м выходе арифметического сумматора 5. Это выполняет блок разделения сигналов (БРС) 9. Для правильной работы устройства операции в БРС 9 должны вьтолняться в строго определенные моменты времени . Они определяются распределителем импульсов 8, формирующим тактовые импульсы для триггеров 17-20 БРС 9. Эти импульсы располагаются во вре± (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСГ1УБЛИН

„„SU„, 1220135 (51) 4 Н 04 L 27/22

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ у у! фО РI "%

ОПИСАНИЕ ИЗОБРЕТЕНИЯ 1

Н ABTOPCH01VIY CBHQETEJlbCTB Y

Ю (21) 3678682/24-09 (22) 22. 12.83 (46) 23.03.86 Бюп. У 11 (7 1) Воронежский политехнический институт (72) С.Д.Дунаев и Ю.С.Павлов (53) 621.39 .62 (088.8) (56) Заездный А.И. и др. Фазоразностная модуляция и ее применение для передачи дискретной информации.-M. . .Связь, 1967, с. 22-49.

Авторское свидетельство СССР

Ф 1062887, кл. Н 04 L 27/22, 1980. ,(54) ПРИЕМНИК СИГНАЛОВ С ДВОЙНОЙ

ФАЗОВОЙ МАНИПУЛЯЦИЕЙ (57) Изобретение относится к области телеграфной связи. Цель изобретенияувеличение объема принимаемой информации. Одновременное прохождение

2-х сообщений по каналу без расширения спектра сигнала достигается за счет обеспечения способности.принимать сигнал с фазовым уплотнением, т.е. за счет возможности различать

4 варианта манипуляции фазы несущих . колебаний. Для правильного разделения 2-х независимых сигналов, передаваемых по одному каналу путем фазового уплотнения, надо проанализировать структуру двоичного кода, появляющегося на 2-м выходе арифметического сумматора 5. Это выполняет блок разделения сигналов (БРС) 9.

Для правильной работы устройства операции в БРС 9 должны выполняться в строго определенные моменты времени. Они определяются распределителем импульсов 8, формирующим тактовые импульсы для триггеров 17 — 20 БРС 9.

Эти импульсы располагаются во вре122Я 35 мени так, чтобы импульс на выходе элемента И 14 находился на середине

1-й половины интервала анализа, а импульс на выходе элемента И 15 — на середине 2-й половины этого интервала. Импульс на выходе делителя час1

Изобретение относится к телеграфной связи и может найти применение при построении моделей среднескоростных систем передачи дискретной информации. 5

Цель изобретения — увеличение объема принимаемой информации.

На фиг. 1 изображена структурноэлектрическая схема устройства; на фиг. 2 — эпюры напряжений, поясняющие 1О работу распределителя импульсов, на фиг. 3 — эпюры напряжений, поясняющие работу устройства в целом.

Приемник сигналов с двойной фазовой манипуляцией содержит полосовой фильтр 1, формирователь 2 импульсов, блок 3 фазовой автоподстройки частоты, элемент 4 задержки, арифметический сумматор 5, первый 6 и второй 7 формирователи строб-импульсов, распределитель 8 импульсов, блок 9 разделения сигналов, первый 10 и второй

11 фильтры нижних частот, первый выходной блок 12 сопряжения и второй выходной блок 13 сопряжения, причем распределитель 8 импульсов содержит два элемента И 14 и 15 и делитель 16 частоты, а блок 9 разделения сигналов содержит первый 17, второй 18, третий

19 и четвертый 20 триггеры. 30

Устройство работает следующим об- . разом.

Одновременное прохождение двух сообщений по каналу без расширения спектра сигнала достигается за счет обеспечения способности принимать сигнал с фазовым уплотнением, т.е. за счет возможности различать четыре варианта манипуляции фазы несущих колебаний. При этом во всех вариантах 411 производится манипуляция фазы на 180.

По соображениям простоты реализации выбраны следующие варианты манипуля ции: 0 --. 180, 90-. 270, 270 †:90 Кажтоты 16 располагается в конце интервала анализа после импульсов на выходах элементов И 14, 15. Элементы

И 14, 15 выполняют дешифрацию и стробирование 2-х состояний делителя частоты 16. 2 з.п. ф-лы. З.ил. дый вариант манипуляции фазы кодирует один из четырех возможных кодов, образуемых двумя двоичными сигналами, каждый из которых можно рассматривать как отдельное сообщение, независимое от другого.

Обнаружение одного из вариантов манипуляции фазы несущих колебаний позволяет однозначно восстановить по одной посылке из двух независимых сообщений, передаваемых одновременно по каналу связи с обычной для него скоростью. При этом спектр канального сигнала не расширяется, так как круговая частота манипуляции остается неизменной, а дополнительная информация вносится в сигнал за счет использования большего числа вариантов манипуляции фазы несущих колебаний.

Колебания несущей частоты, выделенные полосовым фильтром 1 из входного сигнала, преобразуются формиро-, вателем 2 импульсов в прямоугольные импульсы. Они поступают на второй вход арифметического сумматора 5 непосредственно, а на первый вход— через элемент 4 задержки, сдвигающий их на половину периода колебаний несущей частоты. До тех пор, пока фаза несущих колебаний не манипулирована, на первом выходе арифметического сумматора 5 постоянно присутствует потенциал логической единицы, а на втором выходе арифметического сумматора 5 — потенциал логического нуля.

Если в колебаниях несущей частоты появляется манипуляция фазы, то на первом выходе арифметического сумматора 5 устанавливается потенциал логического нуля на время, равное половине периода следования импульсов несущей частоты. Сигнал на втоз 12 ром выходе арифметического сумматора

5 в течение этого времени может быть различен, но полностью и однозначно определяется вариантом манипуляции колебаний несущей частоты.

Рассмотрение сигнала на втором выходе арифметического сумматора 5 в то время, как на первом выходе присутствует потенциал логического нуля, показывает, что его можно воспринимать как последовательный двухразрядный двоичный код, который для различных вариантов манипуляции имеет следующие значения: 0 †+1 — код 11;

180 — + 0 — код 00, 90 †2 — код 10;

270 — 90 — код 01.

Это позволяет отождествить код на втором выходе арифметического сумматора 5 с кодом, образованным одновременно передаваемыми элементарными посылками двух независимых сигналов. После этого устройство разделяет разряды этого кода в два отдельных канала. При этом один разряд кода выражает значение принятой элементарной посылки первого канала, а другой — второго канала.

Таким образом, для правильного разделения двух независимых сигналов, передаваемых по одному каналу путем фазового уплотнения, необходимо проанализировать структуру двоичного кода, появляющегося на втором выходе арифметического сумматора 5. Это выполняет блок 9 разделения сигналов. Анализ проводится в течение интервала времени, пока на первом выходе арифметического сумматора 5 присутствует потенциал логического нуля.

Анализ заключается в следующем.

Интервал анализа разбивается на две части. Сначала сигнал со второго выхода арифметического сумматора 5 заносится в первый триггер 17, а затем во второй триггер 18. После записи информации во второй триггер

18 последовательный двоичный код со второго выхода арифметического сумматора 5 оказывается преобразованным в параллельный код, первый разряд которого хранится в первом триггере

17, а второй — во втором триггере 18.

Но разряды этого кода формируются в разное время, т.е. когда в первый триггер 17 заносится первый разряд кода со второго выхода арифметического сумматора 5, во втором триггере

18 еще хранится значение второго

20135

45 блока 3 фазовой автоподстройки час. тоты формирователи 6 и 7 строб-им50

40 разряда такого же кода, но от предыдущего момента манипуляции фазы несущих колебаний. Оно заменяется новым значением только после зане— сения во второй триггер 18 нового кода. Эти моменты разнесены на четверть периода колебаний несущей частоты. Поэтому на выходе первого 17 и второго 18 триггеров сигналы, разделенные на два канала, имеют постоянный сдвиг по фазе на четверть периода колебаний несущей частоты.

Чтобы устранить этот сдвиг, содержимое первого 17 и второго 18 триггеров параллельным кодом переписывается в третий 19 и четвертый 20 триггеры после того, как записывается информация во второй триггер 18. В результате на выходе блока 9 разделения сигналов элементарные посылки двух независимых сообщений оказываются строго синхронизированными по времени. Эта синхронность сохраняется и на выходе устройства.

Следовательно, для правильной работы устройства операции в блоке 9 разделения сигналов должны выполняться в строго определенные моментывремени. Они определяются распределителем 8 импульсов, формирующим тактовые импульсы для триггеров блока 9 разделения сигналов. Эти импульсы располагаются во времени так, чтобы импульс на выходе элемента И 14 находился на середине первой половины интервала анализа, а импульс на выходе элемента И 15 — на середине второй половины этого интервала. Импульс на выходе делителя 16 частоты располагается в самом конце интервала анализа после импульсов на выходах элементов И 14 и 15 (фиг. 2о,),ж,g ) °

Эти импульсы формируются следующим образом. Из выходных сигналов пульсов формируют две последовательности импульсов, вид и взаимное расположение которых показаны на фиг.

28 и е . Первая из них поступает на вход делителя 16 частоты, состоящего из трех счетных триггеров, установочные входы которых соединены с первым выходом арифметического сумматора 5. До тех пор, пока нет манипуляции фазы несущих колебаний, там присутствует постоянная логи1ческая единица. Этот потенциал при1 вудительно удерживает иа выходах

1220135 триггеров потенциалы логического нуля (фиг. 26,, ) и этим запрещает прохождение импульсов на выходы элементов И 14 и 15 (фиг. 2, ).

В момент изменения фазы несущих колебаний на первом выходе арифметического сумматора 5 появляется потенциал логического нуля (фиг..2 ) на время, равное половине периода 1О несущих колебаний. Его можно рассматривать как отрицательный импульс на первом выходе арифметического сумматора 5. Он расположен вполне определенным образом относительно ig последовательностей импульсов на выходах формирователей 6 и 7 стробимпульсов (фиг. 2о 8, e ). Такое расположение обеспечивается блоком

3 фазовой автоподстройки частоты, 20 фазирующим свои выходные сигналы под колебания несущей частоты. Последовательности импульсов, сформированные из этих сигналов, тоже ока- зываются зафазированными под те же 25 самые колебания.

При появлении импульса на первом выходе арифметического сумматора 5 принудительная установка снимается с триггеров делителя 16 частоты. Они начинают деление частоты первой последовательности импульсов (фиг.28, ). После окончания четвертого импульса этой последовательности появляется задний франт импульса на

35 первом выходе арифметического сумма" тора 5 и триггеры делителя 1б частоты снова принудительно устанавливаются па установочным входам цатен40 циалом логической единицы. 3а счет этого на выходе третьего триггера 19 делителя 16 частоты формируется узкий импульс {фиг. 2 ).

Элементы И 14 и 15 выполняют де" шифрацию и стробирование двух состоя„45 ний делителя 16 частоты. При этом на их выходы проходят страбирующие импульсы в моменты, когда делитель

16 частоты оказывается в дешифрируемом состоянии. На выход элемента И о

14 он проходит, когда на выходе первого триггера 17 делителя 16 частоты присутствует потенциал логической единицы, а на выходе второго 18потенциал логического нуля (фиг. 28, z, e, к). На выход элемента И 15 он проходит, когда на выходе второго триггера 18 делителя 16 частаты присутствует потенциал логической единицы (фиг. 26, z, е, ).

В реальных условиях, при наличии помех, входной сигнал устройства поражен краевыми искажениями, что выражается в том, что прямоугольные импульсы, сформированные из колебаний несущей частоты, а также интервалы между ними могут быть не равны половине номинального периода колебаний несущей частоты. Это приводит к тому, что на первом и втором выходах арифметического сумматора 5 появляются ложные результаты арифметического суммирования в моменты прихода фронтов искаженных прямоугольных импульсов входного сигнала. Но эти ложные результаты не могут исказить сигнал в блоке 9 разделения сигналов так как тактовые импульсы для триггеров этого блока формируются со смещением относительно искажающихся фронтов. Это видно из фиг. 2о,,, если учесть, что искаженные фронты импульсов входного сигнала совпали бы с фронтами или с серединой отрицательного импульса на фиг. 2о,.

Смещение тактовых сигналов обеспечивает запись информации в триггере, когда на выходах арифметического сумматора 5 уже устанавливаются истинные результаты суммы и переноса.

При этом появление ложных результатов в промежутках между моментами манипуляции фазы несущих колебаний не оказывает никакого влияния на работу устройства, так как ложные сигналы на первом выходе арифметического сумматора слишком узки для того, чтобы под их воздействием сформировались тактовые импульсы в распределителе

8 импульсов. Поэтому блок 9 разделения сигналов на них не реагирует.

На фиг. За начало временных диаграмм построено для случая, когда моменту манипуляции фазы предшествовал вариант манипуляции 180 О. Поэтому иа выходах всех триггеров 17

20 блока 9 разделения сигналов присутствует потенциал логического нуля (фиг. 3 М- ) . Это состояние сохраняется да нового момента манипуляции фазы колебаний несущей частоты, коо о тарый производится по варианту 0 180.

В этот момент на первом выходе арифметического сумматора 5 устанавливается потенциал логического нуля

1220135

10

55 на время, равное половине периода колебаний несущей (фиг. За, 6 ). На втором его выходе на это же время устанавливается. потенциал логической единицы (фиг ° Зс, г ). Этот потенциал блок 9 разделения сигналов рассматривает как последовательный двухразрядный код, отдельные разряды которого должны быть записаны в триггеры

17 и 18. Причем первый разряд записывается в первый триггер 17, а второй— во второй триггер 18. Для этого на информационные входы этих триггеров поступают регистрирующие строб-импульсы (фиг. Зк, л ) соответственно с выходов элементов И 14 и 15, входящих в состав распределителя 8 им- . пульсов. Процесс формирования этих импульсов распределителем 8 импульсов .представляет собой дешифрацию со стробированием состояний делителя 16 частоты, входящего в состав распределителя 8 импульсов (фиг.3 ч-л).

Для формирования требуются две последовательности импульсов (фиг.З g,и), формируемые из сигналов, снимаемых с выходов делителя частоты, входящего в блок 3 фазовой автоподстройки частоты. Для определенности на фиг. 3 р показан вид сигнала с выхода последнего триггера делителя 16 частоты. Фазировка этого сигнала, например, взята такой, что фронты импульсов несущей частоты, под которые производится фазирование, совпадают с задними фронтами импульсов на фиг. ЗР, а период следования по общему правилу построения устройств фазовой автоподстройки частоты выбран равным минимальной длительности элемента входного сигнала. Эта длительность, которую можно рассматривать как элементарную посылку, равна четверти периода колебаний несущей частоты, что видно при рассмотрении фиг. 3 с в моменты манипуляции по вариантам 90 - 270 и наоборот ° Сравнение фиг. 3р и Зч ноказывает,что для формирования последовательности импульсов, поступающих на вход делителя 16 частоты, необходимо использовать сигнал, снимаемый по крайней мере с одного из внутренних триггеров делителя частоты, входящего в блок 3 фазовой автоподстройки частоты.

Сформированные строб-импульсы совпадают с серединами соответственно первой и второй половин полупе- риода колебаний несущей частоты (фиг. Зр, к, л ). .Запись значений кода переноса в триггеры 17 и 18 блока

9 разделения сигналов происходит в момент начала строб-импульсов (фиг.

За, м и 3 A,н). После записи значения второго разряда кода переноса, содержимое первого и второго триггеров

17 и 18 переписывается в третий и четвертый триггера 19 и 20 (фиг ° 3, о, и, м,ч).

Сравнение состояния триггеров 1 7. и 18 после очередной манипуляции фазы с кодами, обозначающими эти варианты, показывает что при манипуляции 0 — + 180 в оба триггера 17 и 18 записывается логическая единио о ца; при манипуляции 90 270 в первый триггер 17 записывается логическая единица, а во второй триггер 18— логический ноль, при манипуляции

270 90 в первый триггер записывается логический ноль, а во второй триггер 19 — логическая единица.

Формула изобретения

1. Приемник сигналов с двойной фазовой манипуляцией, содержащий последовательно соединенные полосовой фильтр, формирователь импульсов, элемент задержки и арифметический сумматор, последовательно соединенные блок фазовой автоподстройки частоты и первый формирователь строб-импульсов, последовательно соединенные первый фильтр нижних частот и первый выходной блок сопряжения, причем выход формирователя импульсов подключен к входу блока фазовой автоподстройки частоты и к второму входу арифметического сумматора, о т л и— ч а ю шийся тем, что, с целью увеличения объема принимаемой информации, в него введены последовательно соединенные блок разделения сигналов, второй фильтр нижних частот и второй выходной блок сопряжения, последовательно соединенные второй формирова- тель строб-импульсов и распределитель импульсов, второй и третий входы которого соединены соответственно с выходом первого формирователя строб-: импульсов и с первым выходом арифметического сумматора, выходы распределителя импульсов подключены к так1220135 товым входам блока разделения сигналов, информационный вход и второй выход которого соединены соответственно с вторым выходом арифметического сумматора и с входом первого фильтра нижних частот, а второй выход блока фазовой автоподстройки частоты соединен с входом второго формирователя строб-импульсов.

2. Приемник по п. 1, о т л и ч аю шийся тем, что, распределитель импульсов выполнен в виде двух элементов И и делителя частоты, одни выходы которого подключены к одним входам элементов И, другие входы которых являются вторым входом распределителя импульсов, первым и третьим входами которого являются соот= ветственно счетный и установочный входы делителя частоты, а выходы элементов И и другой выход делителя час5 тоты являются выходами распределителя импульсов.

3. Приемник по п. 1„ о т л и ч а ю шийся тем, что блок разделения сигналов выполнен в виде четырех триггеров, причем выходы первого и второго триггеров подключены к информационным входам соответственно третьего и четвертого триггеров, выходы которых являются первым и

15 вторым выходами блока разделения сигналов, тактовыми входами которого являются счетные входы триггеров, а информационные входы первого и второго триггеров являются информационным

2О входом блока разделения сигналов.

1220135

Ю 87р

d «1

27Д.. ggo а 2 д е

Ю 5Я

t д б е щ и 15

3 1б

g y

ff g л f8

Щ и М о Р1 и 22

Составитель О.Андрушко

Редактор О.Бугир Техред О.Сопко Корректор А. Зимокосов

Заказ 3333/60 Тирад 624 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

i13035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4