Устройство для формирования импульсов
Иллюстрации
Показать всеРеферат
Изобретение предназначено для формирования сигналов управления , программатором интегральных схем. Цель изобретения - расширение функциональньк возможностей. Устройство содержит триггеры 1 и 2, элементы И 3-6, счетчик импульсов 7, блок 8 сравнения, формирователи 9-12 импульсов , генератор 13 импульсов, элемент 14 задержки, элементы И-НЕ 15,16 и 17 и дешифратор 18. Введение в устройство трех элементов И-НЕ, де1р1фратора, формирователей 10, 11 и 12 импульсов и образование новых связей между элементами устройства позволило оптимизировать время программирования и обеспечить вьщержку времени для охлаждения программируемой ин - тегральной схемы. В описании приведены схемы блока сравнения, формирователя импульсов и временная диаграмс ма работы устройства. 4 ил. S (Л /2 0 бннА( ND |rs9 4; О :о ел
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) . (51) 4 Н 03 К 5/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
Фаад (ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3769995/24-21 (22) 06.07.84 (46) 15.04.86. Бюл. Ф 14 (72) M.М.Бойко, Н.П.Курносенков и В.И.Кустов (53) 621,374 (088.8) (56) Авторское свидетельство СССР
Ф 928624, кл. Н 03 К 5/00.
Авторское свидетельство СССР
Ì 1064443, кл, Н 03 К 5/04. (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ
ИМПУЛЬСОВ (57) Изобретение предназначено для формирования сигналов управления программатором интегральных схем.
Цель изобретения — расширение функциональных возможностей. Устройство содержит триггеры 1 и 2, элементы И
3-6, счетчик импульсов 7, блок 8 сравнения, формирователи 9-12 импульсов, генератор 13 импульсов, элемент
14 задержки, элементы И-НЕ 15,16 и
17 и дешифратор 18. Введение в устройство трех элементов И-НЕ, дешифратора, формирователей 10, 11 и 12 импульсов и образование новых связей между элементами устройства позволило оптимизировать время программирования и обеспечить выдержку времени для охлаждения программируемой интегральной схемы. В описании приведены схемы блока сравнения, формирователя импульсов и временная диаграм- а ма работы устройства. 4 ил.
1224995
50
Изобретение относится к импульс— ной технике и предназначено для формирования сигналов управления программатором инетегральных схем.
Цель изобретения — расширение функциональных возможностей устрой— ства путем оптимизации времени программирования и обеспечения выдержки времени для охлаждения программируемой ИМС.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 — схема блока сравнения; на фиг. 3 — схема формирователя импульсов; на фиг. 4 — временная диаграмма работы устройства.
Устройство для формирования импульсов содержит триггеры 1 и 2, элементы И 3-6, счетчик импульсов 7, блок сравнения 8, формирователи 9-12 импульсов, генератор 13 импульсов, элемент задержки 14, элементы И-НЕ
15-17 и дешифратор 18. При этом вход
"Установка 1" триггера 1 является первым входом устройства, а прямой вьгход через элемент И 3 соединен со входом сброса триггера 2, вьгходы счетчика 7 импульсов соединены со входами управления блока 8 сравнения, выход генератора 13 импульсов, являющийся первым выходом устройства, соединен с первым входом элемента И-НЕ 15, выход которого соединен со вторым входом элемента И 3, а второй вход соединен с выходом элемента И-НЕ 16, соединенного первым входом с выходом блока сравнения и первым входом элемента И-НЕ 17, выход которого соединен со входом
"Установка в 1" триггера 2, соединенного инверсным выходом с первым входом элемента И 4, а прямым выходом с динамическим входом формирователя импульсов 9, прямой выход которого через элемент И 4 соединен с динамическим входом формирователя импульсов 10,соединенного входом останова сшиной сигнала "1" иподключенного инверсным выходом к первому входу элемента И 5 и входу останова формирователя импульсов 9, инверсный выход которого через элемент И 5 соединен со входом останова генератора 13 импульсов, и динамическим входом формирователя импульсов 11 и первым входом элемента И 6, подключенного к тактовому входу счетчика импульсов 7 непосредственно и через, элемент задержки 14 к динамическому входу формирователя импульсов 12, вход останова которого соединен со входом сброса счетчика импульсов 7 и прямым выходом первого триггера 1 прямой выход соединен со вторым входом элемента И вЂ” НЕ 17, а инверсный выход соединен со вторым входом элемента И 6, соединенного третьим входом с инверсным выходом формирователя импульсов 11 и вторым входом элемента И-НЕ 16, выходы дешифратора 18 явпяются вторыми входами устройства, а входы соединены с выходами счетчика 7, старший разряд которого соединен с динамическим входом сброса триггера 1, вход останова формирователя импульсов 11 соединен с шиной сигнала "1", первые и вторые информационные входы блока сравнения 8 являются соответственно вторым и третьим входами устройства.
Блок 8 сравнения содержит мультиплексоры 19 и 20, и входов управления которых соединены между собой и являются входами управления блока 8, tl а 2 информационных входов каждого мультиплексора являются информационными входами блока, и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 21, входы которого соединены с выходами мультиплексоров, а выход является выходом блока 8. Каждому коду на входах управления соответствует пара информационных входов, подключаемая мультиплексорами 19 и
20 к входам элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ 21. При этом, если сигналы данной пары информационных входов совпадают, на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 21 устанавливается сигнал" 0", а если не совпадают — "1". формирователь импульсов содержит элемент HF. 22, вход которого являю— щийся входом останова формирователя, соединен с первым входом элемента И
23, второй вход которого является динамическим входом формирователя, элемент ИЛИ 24, выход которого соединен с :входом сброса триггера 25, прямой выход которого, являющийся прямым выходом формирователя, через элемент задержки 26 соединен с первым входом элемента ИЛИ 24, второй вход которого соединен с выходом элемента Hl, 22, а выход соединен со входом сброса триггера 25, вход
"Установка 1" которого соединен с выходом элемента И 23, а инверсный выход является инверсным выходом фор.
1224995
55 мирователя. При сигнале "1" на входе останова по фронту сигнала "1" на динамическом входе формирователя на прямом выходе формирователя формируется импульс "1" (на инверсном "0"), длительность которого определяется элементом задержки 26. При сигнале
"0" на входе останова формирователь устанавливается в исходное состояние, сигналы на динамическом входе не воспринимаются.
Устройство работает в соответствии с временной диаграммой (фиг.4), приведенной для случая программирования четырехразрядной микросхемы (2 = 4), когда требуется изменить состояние только первого разряда.
В исходном состоянии от триггера
1 на вход останова формирователя 12, входы сброса счетчика 7 и триггера 2 поступают сигналы "0". На прямых вы" ходах формирователя 12 (в) и триггера 2 (д) устанавливаются сигналы
"0, на инверсных выходах формирователей 9 (е) и 10 (ж), на выходе генератора 13 (з), на инверсном выходе формирователя 11 (и) — сигналы "1", на выходах счетчика 7 (к,л) — сигналы "0" на первом выходе дешифратора 18 — сигнал "1" (м), на остальных (н,о,п) — сигналы "0". Так как коды, поступающие на вторые и третьи входы устройства от программируемой микросхемы и от эталона, не совпадают в первом разряде, на выходе блока 8— сигнал "1" (г).
В первом цикле работы устройства, когда на первый вход устройства поступает короткий импульс "0" (а), а на выходе триггера 1 устанавливается сигнал "1" (б), на прямом выходе формирователя 12 формируется импульс
"1", на прямом выходе триггера 2 устанавливается "1" (д), на инверсном выходе формирователя 9 формируется импульс "0" (е), от генератора 13 на первый выход устройства поступает серия импульсов "0" (з). Когда на первом выходе устройства устанавливается "0", на выходах согласующего усилителя (не показан), связанных с соответствующими входами программируемой микросхемы, устанавливаются уровни сигналов, необходимые для программирования. Контроль состояния программируемой микросхемы происходит в интервалах между подачей программирующего импульса:в момент
l5
45 подачи программирующего импульса на вход элемента И-НЕ 15 с выхода устройства поступает 0, запрещающш1 прохождение сигналов сброса от блока сравнения 8 на вход триггера 2.
После пережигания перемычки в программируемой микросхеме на выходе блока сравнения 8 устанавливается
"0" (г), с установлением "1" на первом выходе устройства на прямом выходе триггера 2 устанавливается
"0" (д), на инверсном выходе формирователя 10 формируется импульс
10" (ж), в продолжении которого от генератора 13 на первый выход устройства продолжают поступать импульсы "0", на инверсном выходе формирователя 9 устанавливается "!" (е).
После установления "1" на инверсном выходе формирователя 10 (ж) от генератора 13 на первый выход устройства поступает "1" (з), на инверсном выходе формирователя l1 формируется импульс "0" (и), по окончании которого в первом. разряде счетчика 7 устанавливается " 1" (к), на втором выходе дешифратора 18 устанавливается
"1" (н), на остальных выходах (м, о,п) — "0".
Во втором цикле работы, так как коды, поступающие на вторые и третьи входы устройства от программируемой микросхемы и от эталона, совпадают, на выходе блока сравнения 8 остается "0" (г), с формированием на прямом выходе формирователя 12 по истечении задержки, обусловленной элементом 14, импульса " 1" (в), триггер 2 не изменяет своего состоя ния (д), не происходит формирования импульсов на выходах формирователей
9-11 (е,ж,и). По окончании импульса
"1" на выходе формирователя 12 (в) в первом разряде счетчика 7 уста" навливается "0" (к), во втором разря де — "1" (л), на третьем выходе дешифратора 18 устанавливается "1" (о),. на остальных выходах (м,н,п) — "0".
В третьем и четвертом циклах устройство работает так же, как и во втором. По окончании четвертого цикла работы, когда счетчик 7 выходит в исходное состояние, по отрицательному фронту сигнала в старшем (втоpoMj разряде счетчика 7 (л) про исходит сброс триггера 1(б) и устройство выходит в исходное состояние.
1224995
Формула из обретения п
Устройство для формирования импульсов, содержащее четыре элемента
И, первый триггер, первый вход которого является первым входом устройства, а выход через первыи элемент
И соединен с первым входом второго триггера, счетчик импульсов, выходы которого соединены с входами управ- 10 ления блока сравнения, элемент задержки,генератор импульсови формирователь импульсов, о т л и ч а ю щ е е с я тем, что,с цельюрасширения функциональных возможностей за счет оптимизации време- 15 ни программирования и обеспечения выдержки времени, в него введены три элемента И-НЕ, дешифратор, второй, третий и четвертый формирователи импульсов, при этом выход генера- 20 тора импульсов, являющийся первым выходом устройства, соединен с первым входом первого элемента И-НЕ, выход которого соединен с вторым входом первого элемента И, а второй вход соединен с выходом второго элемента И-НЕ, соединенного первым вхо— дом с выходом блока сравнения и первым входом третьего элемента И-НЕ, выход которого соединен с вторым вхо- ЗО дом второго триггера, соединенного первым выходом с первым входом второго элемента И, а вторым выходом— с первым входом первого формирователя импульсов, первый выход которого через второй элемент И соединен с ервым входом второго формирователя импульсов, соединенного вторым входом с шиной сигнала " 1" и подключенного выходом к первому входу третьего элемента И и второму входу первого формирователя импульсов, второй выход которого через третий элемент
И соединен с входом генератора импульсов и первыми входами третьего формирователя импульсов и четвертого элемента И, подключенного выходом к первому входу счетчика импульсов непосредственно и через элемент задержки, к первому входу четвертого формирователя импульсов, второй вход которого соединен с вторым входом счетчика импульсов и выходом первого триггера, первый выход соединен с вторым входом третьего элемента И-НЕ, а второй выход соединен с вторым входом четвертого элемента И, соединенного третьим входом с выходом третьего формирователя импульсов и вторым входом второго элемента И-НЕ, выходы дешифратора являются вторыми выходами устройства, а входы соедине— ны с выходами счетчика импульсов, старший разряд которого соединен с вторым входом первого триггера, второй вход третьего формирователя импульсов соединен с шиной сигнала "1",„ первые и вторые ин— формационные входы блока сравнения являются соответственно втсрь1ми и третьими входами устройства.
ЬиФаржоциаимые
&азы
1224995
3
Составитель Г.Брынский
РедактоР И.СеглЯник ТехРед Р.Сопко
Корректор С. Черни (Заказ 1964/58 Тираж 816 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4