Устройство для генерации пачек импульсов
Иллюстрации
Показать всеРеферат
Изобретение может использоваться в системах электрических испытаний изделий радиоэлектроники, а также в системах автоматики и передачи данных. Цель изобретения - расширение функциональных возможностей - достигается путем генерации как однородного, так и неоднородного импульсного процесса при генерировании пачек импульсов с возможностью управления в широком диапазоне длительностями генерируемых и.мпульсов и пауз между ними, а также количеством импульсов в пачке и длительностями пауз между пачками. Устройство содержит генератор I опорных импульсов , эле.менты И 2, 4, 14, I6 и 17, триггеры 5, 8 и 15, счетчики 3, 13 и 20, элемент И - ИЛИ 6, элементы ИЛИ 7, 9 и 21, блоки памяти 10 и 12, схемы сложения по модулю два И и 18, делитель 19 частоты. В устройстве предусматривается запрограммированный режим работы, если по окончании генерации очередной пачки в третий счетчик принудительно заносить состояние согласно некоторой программе. I ил. в (Л ю со со ел ОО
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
„„SU„,, 1234953 А1 (5g 4 Н 03 К 3, 84
ollHcAHNE изОБРетен! Й
К А BTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3800550/24-21 (22) 13..08.84 (46) 30.05.86. Бюл. № 20 (71) Минский радиотехнический институт (72) А. С. Кобайло, A. Г. Якубенко, С. Ф. Костюк и Л. И. Еловских (53) 621.373 (088.8) (56) Авторское свидетельство СССР
¹ 982186, кл. Н 03 К 3/84, 1982. (54) УСТРОЙСТВО ДЛЯ ГЕНЕРАЦИИ Г1АЧЕК ИМПУЛЬСОВ (57) Изобретение может использоваться в системах электрических испытаний изделий радиоэлектроники, а также в системах автоматики и передачи данных. Цель изобретения — расширение функциональных возможностей достигается путем генерации как однородного, так и неоднородного импульсного процесса при генерировании пачек импульсов с возможностью управления в широком диапазоне длительностями генерируемых импульсов и пауз между ними, а также количеством импульсов в пачке и длительностями пауз между пачками. Устройство содержит генератор опорных импульсов, элементы И 2, 4, 14. 16 и 17, триггеры
;, 8 и 15, счетчики 3, 13 и 20, элемент И—
И,1И 6, элементы ИЛИ 7, 9 и 21, блоки памяти 10 и 12, схемы сложения по модулю два
1! и 18, делитель 19 частоты. В устройстве предусматривается запрограммированный режим работы, если по окончании генерации очередной пачки в третий счетчик принудительно заносить состояние согласно некоторой программе. ил.
1234953
)о !
ЗС
4Î
4?
Изобретение относится к импульсной технике и может быть использовано в системах электрических испытаний изделий радиоэлектроники, а также в системах автоматики и передачи данных.
Целью изобретения является расширение функциональных возможностей за счет генерации как однородного, TBK и неоднородного импульсного процесса пачечного типа, с возможностью управления в широком диапазоне длительностями генерируемых импульсов и пауз между ними, количеством импульсов в пачке, длитель:-!остями пауз между пачками.
На чертеже представлена функцнонал1,ная схема устройства для генерации пачек и м и ул ьсо в.
Устройство содержит I åHåðàòîð 1 опорных импульсов, 1ервый элемент И 2, первый счетчик 3, второй элемент И 4, первый триггер 5, элемент И вЂ” ИЛИ 6, первый элемент ИЛИ 7, второй триггер 8, второй элемент ИЛИ 9, первый блок 10 памяти, Itepвую схему 11 сложения по модулю два, второй блок 12 памяти, второй счетчик 13, третий элемент И 14, третий триггер !5, четвертый 16 и пятый 17 элементы И, вторую схему 18 сложения по модулю два, делитель 19 частоты, третий счетчик 20 и третий элемент ИЛИ 2!. Выход генератора 1 опорных импу IbcoB соединен с входом делителя 19 частоты, счетным входом счетчика 3 и первым входом элемента И 2, второй вход которого соединен с выходом элемента ИЛИ 7, а выход — — с входом управления c IBT! !IK3 3, первым входом элементаа ИЛИ 21 и четвертым входом элемента ИЛИ 7. Информационный вход счетчика
3 соединен с выходом блока 10 памяти, а выход с входом элемента И 4. Вхо,(3 сТВНоВКН е,1иничнОГО состояния триГГ«03 о соединен с прямым выходом триггера 8, Вхолом У ста новки с;1!!ни>!Itot 0 (.Остоиния TPHI
cера 15, первыми Вхо."(33tH э.!смен)ов И,>1И 7 и 9, первыми Входами схем 11 и 18 сложеIIH55 ПО . >1ОДУЛ10 IB3 И !3ТОРЫМ ВХОДОМ ЭЛ(М(Нта И 16, а выход -- с вторым входом схемы 11 сложения по модулю два, 1срвым входом элемента И 6 и первым Входо» элемента И вЂ” ИЛИ 6. Выход элем(1гга И 4
coB, 1,HIIclI с BTophIl1 Вхо I,ot>1 э;1емеllTH ИЛИ 7.
Вход трип.ера 8 является Входом устройства. Входы cT(lplllHx разрядoB адреса блоков 10 и 12 пах1яти соединены с и !форм ацион н»!м 13»IXO, 101» си(. T IHK3 20, BXO I hl !3 3шего разряда адреса — — с выходами сООт ветственно схем ! и 18 с Io?KBIIHsr по моду.!ю два. Выхо;1,1елителя 19 частоты сосдипен с третьим входом элеме!Гга И И:IИ 6, вторОИ ВХОД KOTOpOI СОЕДИНРН С II!)Ht 1 ЫМ В»1ходом трип ера 15, вторым Вхо,1ом схемы 18
СЛО?КЕНИЯ ПО МОДУЛ К) Два И ВХОДОМ > CT3110Bки начального состояния )1елителя 19 частоты, четвертый вход с обр тным Выходом триггера 15, а выхо.1 — с счетным 15xo;Ioxt счетчика 13 и вторым входом элемента И
17, первый вход которого соединен с выходом элемента ИЛИ 9, а выход — с входом управления счетчика 13, счетным входом триггера 15 и третьим входом элемента ИЛИ 9.
Информационнь)й выход счетчика 13 соеди1 .ен с вхxодом элемента И 14, выход которого соединен с вторым входом элемента ИЛИ
9, информационный вход — с первым выходом блока 12 памяти, второй выход которого соединен с входом управления коэффициентом деления делителя 19 частоты.
Гчет!)ый вход триггера 5 соединен с выхо.t0» элемента ИЛИ 21, вход установки нулевого состояния с инверсным выходом триггера 15 и вторым входом элемента
ИЛИ 21. Третий вход элемента ИЛИ 7 соеди ен со счетным входом счетчика 20 и обратным Выходом триггера 5. Вход элемента И 4 соединен с информационным выходом счетчика 13> а выход — — с вторым входом элемента ИЛИ 9. Выход элемента И 16 является Выходом устройства.
Функционирование устройства представ,1Не1 собой последовательность повторяющихся циклов генерации пачек и пауз между пачками, причем для каждого нового цик-! а задак)тся свои параметры: длительности
Hмпульсов и пауз между ними в пачке, количество импу;IbcoB Впачке,,длительность паузы между данной пачкой и следующей.
Генератор 1 опорных импульсов гепериру«т последовательность тактовых импульсог> устройства и может быть реализован на микросхеме 155АГЗ.. 1pH наличиll vpoBH51 ЛОГич(.скОГО нм. !я на вхо,(е управления счетчика 3 последний по каждому тактовому импульсу, поступаю(цему
II3 еl о счетный вход, увеличивает свое сосгояние на единицу, при наличии уровня логической единицы на этом входе в с1етчик
3 заносится код, поступаю!ций на его информапиопный Вход. Подобные счетчики имеются в интегральном исполнении, например, 155ИЕ7. ?5палогично функционирует и реализуется счетчик 13. Для построения счет:ика 20 также можно использовать микросхе»у 55ИЕ7. I pHггеры 5 и 5 — с .етные, триггер 8-R > типа....(IH;IOOTpo«II!5m триггеров 5, 8 и 15 можно и(пользовать микросхемы 55TÌ2.
Для построения блоков 10 и 12 памяти мож1го использовать микросхемы
1802И131. IIpH отсутствии необходимости управления 1!араметрами пачечного неоднородного импульсного процесса в качестве блоков II«I!(IHTH можно использовать ПЗУ, на»ример микросхему 556РТ5.
Первая и вторая схемы 11 и 18 сложеш(я по модулю два могут строиться на»икро х""1е 5, ) 1П5
У элемента И- — ИЛИ 6 функцией И обьеди)!ен первый вход с вторым, а третий с четверты». Первые входы э,li .м«1ггов ИЛИ 7!
234953
55 и 9 — инверсные, остальные входы и выходы — прямые.
Делитель 19 частоты предназначен для деления частоты тактовых импульсов во время формирования паузы между пачками импульсов. Используется управляемый делитель частоты, коэффициент деления которого может изменяться в широком диапазоне в соответствии с широким диапазоном изменения длительностей пауз между пачками. В случае значительного превышения длительностью паузы между пачками длительности импульсов в пачке и пауз между ними для формирования длительностей пауз между пачками требуется частота, которая значительно меньше тактовой частоты, в этом случае коэффициент деления делителя частоты должен быть большим. В то же время при малых длительностях пауз между пачками требуется высокая точность их формирования, что требует высокой частоты импульсной последовательности, используемой для этой цели, и коэффициент деления делителя 19 частоты в этом случае должен быть небольшим. Делитель 19 частоты реализован на счетчике, например 155ИЕ7, счетный вход которого является первым входом делителя частоты, а поразрядные выходы соединены с входами коммутатора, например
155КП5. На V-входы коммутатора поступает код управления коэффициентом деления, выход коммутатора является выходом делителя частоты. Вход установки нулевого состояния счетчика является более приоритетным по сравнению со счетным входом, и при наличии единичного сигнала на этом входе (вход установки начального состояния делителя частоты) счетчик сохраняет нулевое состояние и импульсы на выход делителя частоты не поступают. При отсутствии сигнала на входе установки начального состояния делителя 19 частоты счетчик делителя частоты осуществляет циклическое суммирование тактовых импульсов, один из выходов этого счетчика согласно коду управления коэффициентом деления делителя частоты через коммутатор подключается к выходу делителя частоты. Коэффициент деления такого делителя частоты К=2"+, где М вЂ” код управления коэффициентом деления.
Началу работы устройства предшествует режим настройки, включающий в себя запись в блоки 10 и 12 памяти кодов параметров генерируемого импульсного процесса.
В первый блок 10 памяти по четным адресам записываются обратные коды длительностей пауз между импульсами, по нечетным — обратные коды длительностей импульсов. Во второй блок 12 памяти записываются параметры пачек: по четным адресам — обратные коды длительностей пауз между пачками и коды управления коэффициентом деления делителя 19 частоты, по нечетным — обратные коды количества импульсов в пачках.!
О 5
Всего в блоки !0 и 12 памяти записывается Nj2 наборов указанных параметров, где
N — объем каждого из блоков памяти.
При использовании в качестве блоков памяти ПЗУ этап записи параметров процесса в блоки памяти исключается.
В исходном состоянии триггер 8 находится в нулевом состоянии, нулевой уровень с его прямого выхода поступает на инверсные входы установки единичного состояния триггеров 5 и 15, удерживая их в единичном состоянии. Третий счетчик 20 находится в некотором i-м состоянии (0< i< N/2), а в счетчики
3 и 13 заносятся обратные коды соответственно длительности импульсов и количества импульсов в пачке i-го набора параметров, считанные из блоков 10 и 12 памяти по нечетным адресам, старшие разряды которых представляют собой код i-го состояния счетчика
20, а младшие разряды сформированы на выходах соответственно схем 11 и 18 сложения по модулю два. Запись кода в счетчик 3 осуществляется импульсами с выхода элемента
И 2, на первый вход которого поступают импульсы с выхода генератора 1 опорных импульсов, на второй — уровень единицы с выхода элемента ИЛИ 7, открытого по первому инверсному входу нулевым уровнем с прямого выхода триггера 8. Так как вход управления счетчика 3 является более приоритетным по сравнению со счетным входом, в момент записи кода прибавления.-диницы к этому коду не происходит. В счетчик 13 запись кода осуществляется единичным уровнем с выхода элемента И 17, на первый вход которого поступает уровень единицы с выхода элемента И вЂ” ИЛИ 6, открытого по первому и второму входам единичными уровнями прямых выходов триггеров 5 и 15, на второй вход — единичный уровень с выхода элемента ИЛИ 9, открытого по первому инверсному входу уровнем нуля, поступающим с прямого выхода триггера 8.
Функционирование устройства начинается по сигналу начала генерации, поступающему на вход устройства и устанавливающему триггер 8 в единичное состояние. Единичный уровень с выхода триггера 8 поступает на инверсный вход первого элемента ИЛИ 7, на выходе которого формируется уровень нуля, закрывающий по второму входу элемент
И 2. Нулевой уровень. поступающий с выхода элемента И 2 на вход управления счетчика 3, разрешает работу этого счетчика в режиме счета, и счетчик начинает последовательно увеличивать свое состояние по каждому импульсу, поступающему на его счетный вход с выхода генератора 1 опорных импульсов.
При этом единичное состояние триггера 5 через открытый единичным уровнем с выхода триггера 8 элемент И 16 поступает на выход устройства, ооусловливая формирование первого импульса первой генерируемой пачки. Кроме того, единичный уровень с выхода триггера 8 через элемент ИЛИ 9 и элемент
1234953
ИЛИ 17 разрешает работу счетчика 13 в счетном режиме, и этот счетчик увеличивает свое состояние на единицу в результате поступления на его счетный вход первого формируемого импульса, проходящего с выхода триггера 5 через элемент И вЂ” ИЛИ 6, открытый по второму входу уровнем логической единицы с прямого выхода триггера 15. При достижении единиц во всех разрядах счетчика 3 на выходе элемента И 4 формируется сигнал, который через элемент ИЛИ 7 поступает на вход элемента И 2, и по следующему тактовому импульсу с выхода генератора 1 опорных импульсов íà его выходе формируется сигнал, по которому в счетчик 3 заносится обратный код длительности паузы i-го набора параметров, считанный из блока 10 памяти по адресу, старшие разряды которого представляют собой код i-ro состояния счетчика
20, а младший, в данном случае нулевой, разряд сформирован на выходе схемы 11 сложения по модулю два, на первый и второй входы которой к этому моменту поступали единичные уровни с выходов соответственно триггеров 5 и 8. Кроме того, сигнал с выхода элемента И 2 через элемент ИЛИ 21 поступает на счетный вход триггера 5, устанавливая его в нулевое состояние и заканчивая формирование первого импульса заданной длительности в первой генерируемой пачке. В результате записи в счетчик 3 нового кода сигнал с выхода элемента И 4 снимается, однако единичный уровень на выходе элемента ИЛИ 7 поддерживается в течение длительности тактового импульса, поступающего на его четвертый вход с выхода элемента И 2. Элемент
И 2, выход которого соединен с входом элемента ИЛИ 7, и элемент ИЛИ 7, выход которого соединен с входом элемента И 2, представляют собой одноступенчатый асинхронный RS-триггер, причем первый, второй и тре-ий входы элемента ИЛИ 7 являются обьединенным функцией ИЛИ S-входом, первый вход элемента И 2 — инверсным R-входом, а выход элемента И 2 — обратным выходом триггера. Такая организация необходима для надежной записи в счетчик 3 очередного кода, а также для блокировки счета этого счетчика во время занесения кода, что обеспечивается приоритетностью его входа управления по сравнению со счетным входом. По окончании длительности тактового импульса, осуществляющего через элемент И 2 запись
B счетчик 3 обратного кода длительности паузы, сигнал с четвертого входа элемента
ИЛИ 7 снимается, и разрешается дальнейшее функционирование счетчика 3 в режиме счета.
Начинается формирование первой паузы между импульсами в пачке, при этом счетчик 3 по каждому тактовому импульсу, поступающему на его счетный вход, последовательно увеличивает свое состояние на единицу. По окончании формирования длительности паузы счетчик 3 снова достига25 зо
4О
55 ет своего максимального состояния, на выходе элемента И 4 появляется сигнал, который, поступая через элемент ИЛИ 7 на второй вход элемента И 2, разрешает по последукнцему тактовому импульсу запись в счетчик 3 кода длительности импульса
i-го набора параметров, считанного из блока 10 памяти по адресу, младший разряд которого сформирован на выходе схемы 11 сложения по модулю два, на первый вход которой поступал единичный сигнал с выхода триггера 8, на второй — уровень нуля с выхода триггера 5. Сигнал с выхода элемента И 2 поступает через элемент ИЛИ 21 на счетный вход триггера 5 и устанавливает последний в единичное состояние, которое передается на выход устройства. Начинается формирование второго выходного импульса аналогично формированию первого. При этом счетчик 13 снова увеличивает свое состояние на единицу. Взаимодействие блоков 7, 2 и 3 при занесении кода импульса аналогично описанному.
Процесс генерации импульсов и пауз повторяется до тех пор, пока состояние счетчика 13 не станет максимальным. При достижении состоянием счетчика 13 его максимального значения на выходе элемента
И 14 формируется сигнал, который через элемент ИЛИ 9 поступает на первый вход элемента И 17. Следующий импульс, генерируемый устройством, проходит через элемент И вЂ” ИЛИ 6 и элемент И 17 на вход управления счетчиком 13, в результате чего в этот счетчик заносится обратный код длительности паузы между пачками для i-го набора параметров, считанный из блока 12 памяти по адресу, старшие разряды которого представляют код i ãî состояния счетчика 20, а значение младшего разряда, в данном случае нулевое, сформировано на выходе схемы 18 сложения по модулю два, на входы которой поступали единичные уровни с прямых выходов триггеров 8 и 15. Элемент ИЛИ
9 и элемент И 17 так же, как и аналогичные элементы И 2 и ИЛИ 7, представляют собой одноступенчатый асинхронный RS-триггер, обеспечивающий надежную зались очередного кода в счетчик 13 в течение длительности импульса, поступающего с выхода элемента И вЂ” ИЛИ 6, а также блокировку счета этого счетчика во время занесения кода. Кроме того, импульс с выхода элемента
И 17 поступает на счетный вход триггера
15 и по его заднему фронту последний устанавливается в нулевое состояние. При этом элемент И вЂ” ИЛИ 6 закрывается по второму входу и открывается по четвертому; по положительному перепаду на обратном выходе триггера 15 в счетчик 20 прибавляется единица, формируя код его i+ 1-го состояния; единичный уровень с обратного выхода триггера 15 через элемент ИЛИ 7 открывает по второму входу элемент И 2.
1234953
С входа установки начального состояния делителя 19 частоты единичный сигнал снимается, и на выходе делителя частоты формируется последовательность импульсов с частотой fz/2"", где ft — частота последователь5 ности тактовых импульсов, формируемых генератором 1.
В результате занесения в счетчик 13 нового кода сигнал на выходе элемента И 14 прерывается и счетчик снова работает в режиме счета. Теперь на его счетный вход 1О поступают через открытый по четвертому входу элемент И вЂ” ИЛИ 6 импульсы с выхода делителя 19 частоты и начинается формирование длительности паузы между первой и второй пачками импульсов. В то же время импульсы с выхода генератора 1 проходят через открытый по второму входу элемент И 2 на вход управления счетчика 3, занося в него обратный код длительности импульса i+ 1-го набора параметров, считанный из блока 10 памяти по адресу, сформированному из кода i+ 1-го состояния счетчика 20 и младшего разряда, значение которого сформировано на выходе схемы 11 сложения по модулю два из значения нулевого и единичного состояний соответственно триггеров 5 и 8. Вход установки нулевого состояния триггера 5 является более приоритетным по сравнению со счетным входом, и в течение времени формирования длительности паузы между пачками триггер 5 удерживается в нулевом состоянии единичным уровнем с обратного вызо хода триггера 15. При этом на счетном входе этого триггера присутствует уровень единицы, поступающий через элемент ИЛИ 21 с обратного выхода триггера 15.
В результате последовательного суммирования импульсов, поступаю(цих на счетный вход счетчика 13, последний -нова достигает своего максимального состояния, на выходе элемента И 14 формируется сигнал, который открывает через элемен-.. ИЛИ 9 элемент И 17 по второму входу, и следующий импульс с выхода делителя 19 частоты проходит через 40 элемент И вЂ” ИЛИ 6 и элемент И 17 на вход управления счетчика 13, заносит в этот счетчик обратный код количества импульсов в пачке импульсов для i+ 1-ro набора параметров, а по заднему фронту этого импульса триггер 15 устанавливается в единичное сос- 4 тояние, заканчивая формирование паузы между первой и второй пачками импульсов.
Длитесь(.ность сформированной паузы
Т„(= !1г,72- К„„ где К„(— код длительности паузы между пачками для !-го набора параметров. При этом единичный сигнал с входа устанозки нулевого состояния триггера 5 снимается, отрицательный перепад на его счетном входе воспринимается как задний фронт импульса длительностью Т„, и первый триггер 5 устанавливается в единичное состояние.
Вследствие установки единичного состояния триггера 15 элемент И вЂ” ИЛИ 6 снова закрывается по четвертому входу и открывается по второму, элемент И 2 через элемент
ИЛИ 7 закрывается по второму входу, счетчик 3 начинает работу в режиме счета, начиная формирование первого импульса второй пачки. Функционирование блоков устройства при генерации второй пачки аналогично их работе при генерации первой пачки. Параметры пачки определяются новым I+ 1-ым состоянием счетчика 20.
Процесс генерации пачек импульсов и пауз между пачками циклически повторяется.
При этом по окончании формирования каждой пачки счетчик 20 увеличивает свое состояние на единицу, подготавливая переход к новому набору параметров для следующей пачки. Циклически изменяя свое состояние, этот счетчик обеспечивает считывание всех наборов параметров пачек из блоков памяти.
Таким образом, при генерации каждой новой пачки осуществляется переход к новым параметрам длительности импульсов, пауз между импульсами, количеству импульсов в пачке, длительности паузы между данной пачкой и следующей, что обусловливает неоднородность формируемого импульсного процесса пачечного типа.
Заканчивается процесс генерации пачек при поступлении на вход устройства сигнала окончания генерации, который устанавливает триггер 8 в нулевое состояние. При этом триггеры 5 и 15 устанавливаются в едиIIII«IIoe состояние, элемент И 16 закрывается
IIo первому входу, и состояние триггера 5 на выход устройства не поступает.
Если заблокировать прибавление единиt(ы в счетчик 20 в конце генерации каждой пачки, то генерируемый импульсный процесс будет однородным. Однородность процесса можно также обеспечить за счет настройки устройства путем записи в блоки памяти одинаковых наборов параметров t)o всем парам адресов.
Данное устройство может осуществлять также программный режим работы, если по окончании генерации очередной пачки в третий счетчик принудительно заносить состояние согласно некоторой программе.
Если задавать длительности пауз между пачками, равные длительностям пауз между импульсами в пачках, устройство будет выполнять функции генератора последовательности импульсов с управляемыми параметРЯ. 13.
Ф и1).) (l). 7 (l
УстройсTBo для генерации пачек импульсов, содержагцее генератор опорных импульсов, выход которого подключен и и (. !) E3 () x I x в х Од 3 I I (. j) в О го э л Р (I (. и та 1 1, В ы . ; О t к(хворо(о по (кл)оче. 7 к входу управлеш(я первого счетчика импульсов, информационный
12349 ) 3
Соси авителн В. Чижов
1 ехр(д И. пер< с Корректор < ОП)ру нар
Т I i I)
ВНИИПИ Государственного комитета СССР но делам изо()ретений и открытий
1!3035, Москва, Ж вЂ” 35, Рау шская наб., д. 415
Филиал ППП «Патент», г. Ужгород, ул Проектная, 4
Редактор Л .. 1е ж) <и н а
Заказ 2705 57 выход которого соединен о входом второго элемента И, первый триггер, прямой выход которого соек!инеи с первым входом элемента И вЂ” ИЛИ, первь(й элемент ИЛИ, отличаюи4ееся тем, что, с целью расширения функциональных возможностей, в него введены второй и третий триггеры, второй элемент ИЛИ, третий элемент ИЛИ, первый и второй блоки памяти, первая и вторая схемы сложения flo модулю два, второй и третий счетчики импульсов, третий, четвер- j0 тый и пятый элементы И и делитель частоты, причем вход устройства подключен к установочному входу второго триггера, выход которого соединен с первым входом первого элемента ИЛИ, с первым входом второго элемента ИЛИ, с инверсными входами установки в едини шое состояние первого и третьего триггеров, с первыми входами первой и второй схем сложения llo модулю два и с первым входом четвертого элемента И, второй вход которого подключен к второму входу первой схемы сложения по модулю два и к прямому выходу первого триггера, вход установки в нулевое состояние которого подключен к инверсному выходу третьего триггера, к четвертому входу элемента И вЂ” ИЛИ, к счетному входу третьего счетчика импульсов, 25 к третьему входу первого элемента ИЛИ и к второму входу третьего элемента ИЛИ, выход которого подключен к счетному входу первого триггера, первый вход третьего элемента ИЛИ соединен с выходом первого элемента И и с четвертым входом первого эле- 30 мента ИЛИ, второй вход которого соединен с выходом второго элемента И, а выход соединен (. вторым Входом первого элемента И, при этом выход генератора опорных импульсов подключен к входу делителя частоты и счетному входу первого счетчика импульсов, информационный вход которого подключен к выходу первого блока памяти, входы младших разрядов которого соединены с выходом первой схемы сложения по модулю два, входы старших разрядов соединены с входами старших разрядов второго блока памяти и информационным выходом третьего счетчика импульсов, входы младших разрядов второго блока памяти соединены с выходом второй схемы сложения по модулю два, первь(й выход второго блока памяти подключен к информационному входу второго счетчика импульсов, а второй выход соединен с входом управления коэффициентом деления делителя частоты, вход установки в начальное состояние которого подключен к прямому выходу "".ðåòüåãî триггера, второму входу второй схемы сложения по модулю два и к второму входу элемента И вЂ” ИЛИ, третий вход которого соединен с выходом делителя частоты, а выход элсмента И—
ИЛИ соединен со счетным входом второго счетчика импульсов и с вторым входом пятого элемента И, первый вход которого соединен с выходом второго элемента ИЛИ, второй вход которого подключен к выходу третьего элемента И, а третий вход соединен о счетным входом третьего триггера, с выходом пятого элемента И и с управляюгцим входом второго счетчика импульсов, информационный выход которого соединен с входом третьего элемента И.