Аналого-цифровой логарифмический преобразователь
Иллюстрации
Показать всеРеферат
Изобретение относится к измери тельной и вычислительной технике и может быть использовано в информационных измерительных машинах. Цель изобретения повышение точности. Аналого-цифровой логарифмический преобразователь содержит схему сравнения, триггер, элемент И, генератор тактовых импульсов, делитель частоты, счетчик , два цифроаналоговых преобразователя (ЦАП), регистр, блок индикации и сумматор. В исходном состоянии через открытый элемент И тактовые импульсы поступают на счетный вход счетчика , информация с его младших разрядов поступает на первый ДАЛ, а со старших разрядов - через дешифратор на второй ДАЛ. Первый и второй ЦАЛ подключены последовательно, а их выходы подключены к входам сумматора. На выходе последнего формируется напряжение , представляющее кусочно-линейную аппроксимацию экспоненциальной функции и поступающее на один из входов схемы сравнения, при равенстве которого с входным напряжением триггер сбрасьшается и элемент И перестает пропускать на вход счетчика тактовые импульсы. Коды с первого и второго ДАЛ заносятся в регистр, с которого поступают на блок индикации. 1 ил. (Л го ро а СП
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСГ1У БЛИН
I5u 4 С 06 С 7/24
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ / ::К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3739554/24-24 (22) 10.05.84 (46) 07.06.86. Бюл. У 21 (72) В. Ф. Черепов (53) 681.335(088.8) (56) Авторское свидетельство СССР
У 1103250, кл. G 06 С 7/24, 1983.
Авторское свидетельство СССР
Ф 754441, кл. G 06 G 7/24, 1978. (54) АНАЛОГО-ЦИФРОВОЙ ЛОГАРИФМИЧЕСКИЙ
ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к измерительной и вычислительной технике и может быть использовано в информационных измерительных машинах. Цель изобретения повышение точности.
Аналого-цифровой логарифмический преобразователь содержит схему сравнения, триггер, элемент И, генератор тактовых импульсов, делитель частоты, счетчик, два цифроаналоговых преобразова„„Я0„„123 511 А 1 теля (ЦАП), регистр, блок индикации и сумматор. В исходном состоянии через открытый элемент И тактовые импульсы поступают на счетный вход счетчика, информация с его младших разрядов поступает на первый ЦАП, а со старших разрядов - через дешифратор на второй ЦАП. Первый и второй ЦАП подключены последовательно, а их выходы подключены к входам сумматора. На выходе последнего формируется напряжение, представляющее кусочно линейную аппроксимацию экспоненциальной функции и поступающее на один из входов схемы сравнения, при равенстве которого с входным напряжением триг- у
C гер сбрасывается и элемент И перестает пропускать на вход счетчика тактовые импульсы. Коды с первого и вто- С рого ЦАП заносятся в регистр, с которого поступают на блок индикации.
1 ил.
1236511 2
35
Изобретение относится к измерительной и вычислительной технике и может быть использовано н информа ционных измерительных системах.
Целью изобретения является повышение точности преобразования.
На чертеже представлена функцио нальная схема аналого-цифрового логарифмического преобразователя.
Аналого-цифроной логарифмический преобразователь содержит схему I сравнения, триггер 2, элемент И 3, генератор тактовых импульсов (ГТИ)
4, делитель 5 частоты, счетчик 6, дешифратор 7, первый перемножающий цифроаналоговый преобразователь (ЦАП)
8, второй перемножающий цифроаналоговый преобразователь 9, регистр 10, бдок 11 индикации, сумматор 12.
Преобразователь работает следующим образом.
В исходном состоянии счетчик 6 обнулен. Триггер 2 установлен в состоянии логической единицы, элемент
И 3 открыт и пропускает тактовые импульсы с ГТИ 4, которые поступают на счетный вход счетчика 6. Информация с его младших разрядов поступает на первый перемножающий ЦАП 8, а со старших разрядов через дешифратор
7 на второй ЦАП 9. На аналоговый вход ЦАП 9 подано опорное напряжение
U . Выходы обоих ЦАП 8 и 9 поступа оп ют на входы сумматора 12. На выходе сумматора 12 образуется напряжение, которое представляет кусочно-линейную аппроксимацию экспоненциальной функции. Это напряжение поступает на второй вход схемы 1 сравнения и при равенстне входного сигнала с напряжением на выходе сумматора 12 триггер 2 сбрасывается в "0". На
его выходе устанавливается логический "0" и элемент И 3 перестает пропускать счетные импульсы на вход счетчика 6. В то же время информация, находящаяся на цифровых входах ЦАП 9 н старших разрядах ЦАП 8, заносится в регистр 10, с которого поступает на блок 11 цифровой индикации. По окончании каждого заданаемого цикла преобразования, определяемого делителем 5 частоты, сигнал с делителя
5 устанавливает триггер в состояние логической "1",и цикл преобразования повторяется.
Кусочно-линейная аппроксимация экспоненциальной функции образуется (генерируется) на ныходе сумматора 12 следующим образом.
В начальный момент, когда счетчик
6 обнулен, дешифратор 7 включает младший значащий разряд ЦАП 9, а на аналоговый нход ЦАП 8 подается управляющее напряжение, имеющее значение
11вщ 2 P, Пои 1 где ь - множитель равный весу воз с бужденного i-ro выхода дешифратора.
До поступления первой единицы н старшие разряды счетчика 6 нарастание напряжения на выходе ЦАП 8 происходит по линейному закону.
Перная единица в старших разрядах счетчика 6 возбуждает выход дешифратора 7, имеющий вдвое больший вес р, по сравнению с весом младшего ! выхода де1вифратора р
За счет перемножения значения на пряжеиия ЦАП 9 и кода младших раэря дон счетчика 6 вдвое возрастают несо вые значения младших разрядон счетчика 6, поэтому дальнейшее нарастание значения напряжения на выходе ЦАП 8, а следовательно, и на выходе аналогового сумматора !2 будет протекать вдвое быстрее.
Аналогично при возбуждении каждого последующего выхода дешифратора скорость роста напряжения на выходе аналогового сумматора 12 будет удваивать ся по сравнению с предыдущим состоянием дешифратора. формула изобретения
Аналогоцифровой логарифмический преобразователь, содержащий схему сравнения, генератор тактовых импульсов, элемент И и счетчик, причем вход преобразователя соединен с первым входом схемы сравнения, выход генератора тактовых импульсов соединен с первым входом элемента И, выход которого соединен со счетным входом счетчика, отличающийся тем,„ что, с целью повышения точности преобразования, в него введены триг гер, делитель частоты, дешифратор, два перемножающих цифроаналоговых преобразователя, сумматор, регистр и блок индикации, причем выход схемы сравнения соединен с входом установ™ ки в ноль триггера, вход установки в
Составитель Н. Фирсов
Редактор П. Коссей Техред Г.Гербер Корректор М. Самборская
Заказ 3093/53
Тираж б71 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
ll3035, Москва, Ж 35, Раушская наб., д. 4/5
Производственно полиграфическое предприятие, r. Ужгород, ул. Проектная, 4
3 12365!) 4 единицу которого соединен с выходом первого перемножающего цифроаналоговоделителя частоты, а нулевой выход го преобразователя и к первому входу соединен с вторым входом элемента Ы сумматора, аналоговый вход второго и входом управления записью регистра, перемножающего цифроаналогового превход делителя частоты соединен с образователя соединен с шиной опорновыходом генератора тактовых импуль- го напряжения, выход первого перемно
O сов, выходы младших разрядов счетчи- жающего цифроаналогового преобразовака соединены с разрядными входами теля соединен с вторым входом суммапервого перемножающего цифроаналого- тора, выход которого соединен с втового преобразователя, а выходы стар- 10 рым входом схемы сравнения, информаших разрядов счетчика через дешиф- ционные входы младших разрядов регистратор — с разрядными входами второго ра соединены с выходами младших раз
° перемножающего цифроаналогового пре- рядов счетчика, информационные входы образователя, выход второго перемно старших разрядов регистра с выхожающего цифроаналогового преобразова- 15 дами дешифратора, а выходы регистра теля подключен к аналоговому входу с входами блока индикации.