Реверсивный цифровой интегратор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и может быть применено в системах , автоматического управления с частотными и. частотно-импульсными датчиками . Целью изобретения является упрощение.устройства И повьшение точности интегрирования. Известен реверсивный цифровой интегратор, содержащий генератор импульсов, блок формирования частоты задания, блок формирования частоты и направления обратной связи, четьфе элемента И-НЕ, два элемента ЙЛИ-НЕ, дба элемента И,два реверсивных счетчика, два блока контроля переполнения счетчиков, два цифроаналоговых преобразователя,два блока контроля нулевого положения счетчиков, инвертор-образующие два канала и сумматор. Новым является то, что, с целью упрощения устройства и повьппения точности в нем предусмотрены блок преобразования кода, четыре дополнительных элемента И-НЕ и блок формирования знака выходного сигнала интегратора. Предлагаемое устройство по сравнению с прототипом позволяет повысить точность за счет устранения нелинейности характеристики , обусловленной наличием двух каналов, и упростить его аа счет одноканального -исполнения. Предлагаемое устройство содержит примерно в два раза меньше элементов по сравнению с прототипом.1з.п.ф-лы, 3 ил. (Л с ю со Qb О 00

СООЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1238030 ш 4 С 0$ В 19/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 381 298$ /24-24 (22) 14. 11. 84 (46) 15.06,86. Бюл. У 22 (71) Ленинградский ордена Трудового

Красного Знамени институт точной механики и оптики и Бухарский технологический институт пищевой и легкой промышленности (72) ТА. Глазенко и Х. E. Фахридди- нов (53) 62-50 (088.8) ($6) Гутников 3.С. ИнтеГральная электроника в йэмерительных устройствах. — Л.: Энергия, 1980.

Тарабрин В.В. и др. Справочник по интегральным микросхемам. — M.:

Энергия, 1980, Слежановский О.В. и др. Устрой,ства унифицированной блочной системы регулирования дискретного типа . 78CP-Д-.-М.: Энергия, 19?5.

Авторское свидетельство СССР

В 813361, кл. 0 05 В 19/02, 1981. (54) РЕВЕРСИВНЫЙ ЦИФРОВОЙ ИНТЕГРАТОР (57) Изобретение относится к автоматике и может быть применено в системах. автоматического управления с частотными и.частотно-импульсными датчиками. Целью изобретения является упрощение устройства и повьппение точности интегрирования. Известен реверсивный цифровой интегратор, содержащий генератор импульсов, блок формирования частоты задания, блок формирования частоты и направления обрат" ной связи, четыре элемента И-НЕ, два элемента ИЛИ-НЕ, два элемента И,два реверсивных счетчика, два блока контроля переполнения счетчиков, два цифроаналоговых преобразователя,два блока контроля нулевого положения счетчиков, инвертор †образующ два канала и сумматор. Новым является . то, что, с целью упрощения устройст" ва и повышения точности в нем предус- Е

O. мотрены блок преобразования кода, . четыре дополнительных элемента И-НЕ и блок формирования знака выходно- С го сигнала интегратора. ПредЛагаемое устройство по сравнению с прототипом позволяет повысить точность за счет устранения нелинейности характеристики, обусловленной наличием двух каналов, и упростить его за CA счет одноканального исполнения. 00

Предлагаемое устройство содержит примерно в два раза меньше элементов по сравнению с прототипом.Ез.п.ф-mt

3 ил.

238030 2

1 1

Изобретение относится к автоматике, в частности к автоматизированным системам управления, и может найти применение в системах автоматического управления с частотными и частотно-импульсными датчиками, в том числе в регулируемых и следящих системах.электропривода с импульсными датчиками скорости и положения.

Цель изобретения — повышение точности интегратора.

На фиг.1 представлена блок-схема реверсивного цифрового. интегратора, на фиг.2 — схема. блока формирования знака выходного сигнала; на фиг.3— схема блока преобразования кода.

Реверсивный цифровой интегратор содержит реверсивный счетчик 1, блок

2 контроля переполнения счетчика, блок 3 контроля нулевого положения счетчика, блок 4 преобразования кода, цифроаналоговый преобразователь

5, генератор 6 импульсов, блок 7 формирования частоты и направления задания, блок 8 формирования частоты и направления обратной связи, первый 9, второй 10, третий 11 четвертый 12, шестой 13, пятый 14, седьмой 15, восьмой 16 элементы И-НЕ, блок 17 формирования знака выходного сигнала интегратора. Блок 17 формирования знака выходного сигнала (фиг.2) содержит триггер 19, девятый 18, двенадцатый 20, одиннадцатый 21, десятый 22 элементы И-НЕ, инвертор 23.

Первый и второй входы девятого 18 элемента И-HE подключены соответственно к пятому и четвертому входам .блока 17 формирования знака выходного сигнала, а выход соединен с вторым С-входом триггера 19, Q-выход е которого подключен к первому выходу, а -выход — к второму выходу блока

17. D-вход триггера 19 подключен к выходу двенадцатого элемента 20 -HE первый вход которого подключен к выходу одиннадцатого 21 элемента И-НЕ., а второй вход подключен к выходу десятого 22 элемента И-НЕ, первый вход которого подключен к первому входу блока 17, второй вход— к, третьему входу блока 17, подключенному через инвертор 23 к первому входу 21 элемента И-НЕ, второй вход которого подключен к второму входу блока 17.

Блок 7 формирования частоты и направления задания (фиг.1) состоит из

i0

t5

8-разрядного преобразователя код-частота (ПКЧ), логического элемента с

8И-HE и логического инвертора, 8 разрядов 9- разрядцого входа блока 7 соединены с 8 входами ПКЧ и логического элемента 8И-НЕ, выход элемента 8И-HE подключен также к четвертому выходу блока 7. Выход ПКЧ соединен с первым выходом блока 7. Девятый разряд входа блока 7 (разряд знака входного задания) подключен к входу инвертора и к третьему выходу блока 7. Выход инвертора соединен с вторым выходом блока 7. ПКЧ соединен также с выходом генератора б импульсов. 9-разрядный вход блока 7 предусмотрен для задания кодовой установки и направления движения (знака кодового задания).

Блок 8 формирования частоты и направления обратной связи (фиг.f) состоит из трех триггеров и двух логических инверторов. На второй и третий выходы блока 8 подается последовательность импульсов частотноимпульсного датчика. Второй вход блока соединен с тактируемым входом второго и третьего триггеров. Третий вход соединен с D-входом третьего триггера. Первый выход блока 8 подключен к прямому выходу первого триггера, на тактируемый вход которого через первый инвертор подаются импульсы от генератора. Второй и третий выходы блока 8 соответственно соединены с прямым и инверсным выходами третьего триггера. Блок 2 контроля переполнения счетчика (фиг.1) состоит из логического элемента 8И-HE и инвертора. Блок 3 контроля нулевого положения счетчика состоит из логического элемента 8ИЛИ-НЕ.

Блок преобразования кода 4 (фиг.3) предназначен для преобразования выходных чисел счетчика, работающего в обратном коде с учетом знака числа.

Блок преобразования для одного разряда состоит из инвертора и логического элемента 2-2И-2ИЛИ-HE. Первые входы 2И составляющих элементов

2-2И-2ИПИ-НЕ.соединены: первого 2И через инвертор, второго 2И непосредственно с выходом счетчика, На вторые входы 2И элемента 2-2И-2ИЛИ-HE подается соответственно прямой и инверсный сигналы знака.

Выход реверсивного счетчика 1 подключен к входам блоков переполнения 2 и контроля,З нулевого поло1

1238 жения счетчика и через блок 4 преобразования кода подключен к входу цифроаналогового преобразователя 5.

Генератор б импульсов подключен к тактирующему входу триггера блока

8 формирования частоты и направле5 ния обратной связи и .к входу ПКЧ блока 7 формирования частоты и направления задания. Первые входы первого 9 и второго 10 элементов И-НЕ

50 подключены к второму выходу f,, второй вход первого элемента И-НЕ 9 подсоединен к первому выходу, а второй вход второго элемента И-НЕ 10 к третьему выходу блока 7 формирова. 15 ння частоты и направления задания.

Первые входы третьего 11 и четвертого

12 элемента И-НЕ подключены к второму выходу f„ „ второй вход третьего элемента И-НЕ 11 подсоединен к перво20 му выходу, а второй вход четвертого элемента И-НЕ 12 — к третьему выходу блока 8 формирования частоты и направления обратной связи. Шестой элемент И-НЕ 13 вторым входом под25 ключен к выходу блока 2 контроля переполнения счетчика, а первым входом - к первому выходу блока 17 формирования знака выходного сигнала, а выход подключен к третьему входу, седьмого элемента И-НЕ 15, первый вход которого подключен к выходу первого элемента И-НЕ 9, второй вход соединен с выходом третьего элемен= . та И-НЕ 11, а выход с входом "Сложение" счетчика 1. Второй вход пятого элемента И-НЕ 14 подключен к выходу блока 3 контроля нулевого положения счетчика, первый вход подключен к второму выходу блока 17 формирования знака, а выход подключен . к третьему входу восьмого элемента И-НЕ 16, первый вход которого подключен к выходу четвертого элемента И-НЕ 12, второй вход — к выходу второго элемента И-НЕ 10, а выход 4> соединен с входом "Вычитание" счетчика. Первый вход блока формирования знака выходного сигнала подключен к второму выходу блока 8, третий вход — к четвертому выходу блока 7 формирования частоты и направления задания, второй вход подключен к второму выходу блока 7 формирования частоты и направления задания, а второй выход подключен к (и+1)-му входу блока 4 преобразования кода.

Устройство работает следующим образом.

Если импульсы частоты задания f э и частоты обратной связи К, отсутствуют то на выходе блока 5 интег- ратора сигнал равен нулю.

Интегрирование начинается с появлением на выходе блока 7 задания последовательности импульсов, частота которых устанавливается кодом входного задания. Направление интегрирования определяется знаком. входного задания. Код входного задания через 8 разрядов 9-разрядного входа блока 7 подается на вход ПКЧ, на выходе которого устанавливается последовательность импульсов с частотой, определяемой значением кодового задания.

ПКЧ представляет собой двоичный делитель частоты с переменным коэффициентом деления, выполненный на двух микросхемах счетчика типа

К155ИЕ8, что позволяет при необходимости расширять разряд входного двоичного кодового задания до 12., Частота импульсов ПКЧ связана с входным кодовым заданием зависимостью No2 1 2 Нг2 112

f где Nä,,,N„, N, — двоич ные значения входного кодового значения.

При положительном направлении входного задания на первом выходе блока 7 выдается сигнал "1", а на его третьем выходе — сигнал "0", которые подаются соответственно на вторые входы элементов И-НЕ 9 и 10.

В это время на входы логического элемента И-HE 13 поступают "0", формирующие на выходе сигнал, резрешающий прохождение .импульсов через логический элемент И-НЕ 15. При этом импульсы частоты задания f с второз

ro выхода блока 7 через последова- . тельно включенные элементы И-НЕ 9 и 15 поступают на вход "СуммироваН ние счетчика 1. По мере поступления импульсов на выходе счетчика образуется .нарастающий код N <, который через блок 4 подается на цифроаналоговый преобразователь 5, на выходе которого устанавливается

П,ц =И „ . Скорость нарастания кода счетчика зависит от частоты импуль" сов, поступающих на входы счетчика.

Входной сигнал цифроаналогового преобразователя воздействует через

1238030 внешние устройства (усилитель мощности, объект управления, частотный или частотно-импульсный датчик) на блок 8, на втором выходе которого формируется частота импульсов обратной связи f... а на первом и третьем .выходах в зависимости от направления движения объекта форми- руются сигналы "1" или "0". Частотный сигнал обратной связи формируется частотно-импульсным датчиком.

Обычно такие датчики формируют два ряда прямоугольных последовательностей импульсов, сдвинутых относительно друг друга на 90 эл.град.Одна из этих импульсных последовательностей, тактированная импульсами генератора на первом-и втором триггерах, используется как сигнал обратной связи. Совместно они используются для определения направления движения. Это выполняется на третьем триггере.

При отрицательной обратной связи р5 в блоке 8 формируется направление последовательности импульсов f...èíверсной по отношению к направлению импульсов задания. В этом случае на первом выходе блока 8 формируется

"0", а.на его третьем выходе — "1".

При "f" поступающих с выхода логических элементов 10 и 14 импульсы

f, с второго выхода блока 8 через последовательно включенные элементы И-НЕ 12 и 1б поступают на вход

"Вычитание" счетчика 1. С целью неодновременного попадания на входы счетчика импульсов f и f,, они синхронизированы соответственно пря- 4О мой и инверсной последовательностью импульсов эталонной частоты Е, генератора б импульсов. В результате воздействия импульсов в счетчике устанавливается число, равное интегралу45 разности частот f и Е

Nñ (f о с о а на выходе устройства сигнал 50 аьц cS °

В случае переполнения счетчика напряжение на выходе будет равно

U „,„ „ „, так как на втором выходе блока 2 и на выходе логического эле- 55 мента И-НЕ 13 формируется сигнал, запрещающий прохождение импульсов через элемент И-НЕ 15. Такое состоя ние интегратора будет сохраняться до момента наступления неравенстfî,.ñ " f3, При изменении направления интегрирования на отрицательное на первом выходе блока 7 формируется

"0", а на третьем его выходе— которые являются запрещающими для логического элемента 9 и разрешающими для логического элемента 10.

Такое состояние обеспечивает поступление импульсов задания с второго выхода блока 7 через последовательно включенные элементы И-НЕ 10 и 16 на вход "Вычитание" счетчика 1. С этого момента импульсы f и f поступают на вход "Вычитание". Содержание счетчика быстро убывает, а частота последовательности импульсов f, уменьшается. В момент,когда N« = О,на первом выходе блока

3 формируется сигнал, который поступает на пятый вход блока 17 и устанавливает на его выходе знак выходного сигнала интегратора, соответствующий заданному направлению интегрирования, т.е. отрицательному. После перехода через нуль счетчик 1 работает в обратном коде, т.е. выходное число счетчика представляется s оoб рpаeт нsоeм M д вeоoиHч нHоoм кKоoд еe, соответствующем отрицательному значению HHTerpHpoBctHHK ° Число в обратном двоичном коде, поступающее с выхода счетчика 1 на вход блока 4, преобразуется в прямой код числа. отрицательного знака. Такие кодовые комбинации поступают на вход ЦАП б,где преобразуются в напряжение отрицательной полярности.

В момент t частота последователь-. ности импульсов f, обратной связи достигает нуля. После перехода через нуль направление частоты обратной связи f и логические сигналы на первом и третьем выходах блока 8 изменяются на противоположные, т.е. изменяются на противоположные "1" на втором входе логического элемента И-НЕ 11 и "0" на втором входе логического элемента И-НЕ 12. При этом импульсы частоты обратной связи с второго выхода блока 8 через логические элементы 11 и 15 будут поступать на вход "Суммирование" счетчика 1. В результате на выходе интегратора установится сигнал

1238030

-с„„=f (е -е, ) 4 : о

В случае переполнения счетчика . 5 обратным кодом содержимое счетчика

Nñц достигает N„„ (N„„êñ ) При этом на втором выходе блока 3 формируется сигнал, который проходит через элемент 1.4 на третий вход логического элемента И-НЕ 15 и запрещает прохождение последовательности импульсов через логический элемент

И-НЕ 16 на вход "Вычитание". Такое состояние будет до тех пор, пока не наступит момент, когда f станет меньше f,, В случае нулевого значения частоты задания f = 0 на четвертом выходе .блока 7 формируется сигнал. нулевого задания, поступающий на вход блока

$7, где формируется сигнал со знаком, противоположным знаку направления частоты обратной связи. При

Ы = 0 импульсы частоты обратной связи уменьшают содержимое счетчика как при прямом, так и при обратном коде выходного сигнала счетчика до нуля.

Предлагаемое устройство по сравнению с прототипом позволяет получить более высокую точность за счет устранения нелинейности характеристики, обусловленной наличием двух каналов при одновременном упрощении устроиства. Кроме того, предлагае35 мый цифровой интегратор обладает более широкими функциональными воз.можностями, так как может быть использован как с аналоговым, так и с цифровым регулятором, т.е. в цифро40 аналоговых и цифровых системах.

Изобретение позволяет повысить точность устройства и упростить его за. счет одноканального исполнения вместо двухканального, Предлагаемое

45 устройство имеет более широкие функциональные возможности, так как оно может быть. использовано без переделок как с аналоговым, так и с цифроSbw выходом, т.е. оно может быть ис50 пользовано в цифровых и цифроаналоговых системах.

Форйула изобретения

4 55

f. Реверсивный цифровой интегратор, содержащий цифроаналоговый преобразователь, реверсивный счетчик, выход которого соединен с входами блока контроля нулевого положения счетчика и блока контроля переполне ния счетчика, генератор импульсов, выход которого соединен с первыми входами блока формирования частоты и направления обратной связи и блока формирования частоты и направления задания, первый выход которого соединен с первыми входами первого и .второго элементов И-НЕ, вторые входы которых соединены соответственно с вторым и третьим выходами блока формирования частоты и направления задания, первый выход блока формирования частоты и направления обратной связи соединен с первыми входами третьего и четвертого элементов И-НЕ, вторые входы которых соединены соответственно с вторым и третьим выходами блока формирования частоты и направления обратной связи, о т л ич а ю шийся тем, что, с целью повышения точности устройства, в него введены блок преобразования кода, пятый, шестой, седьмой и вось.» мой элементы И-НЕ, блок формирования знака выходного сигнала, первый, второй и третий входы которого соединены соответственно с вторым выходом блока формирования частоты и направления обратной связи, вторым и четвертым выходами блока формирования частоты и направления задания, а первый и второй выходы †. с первыми входами соответственно пя- того и шестого элементов И-НЕ,вторые входы которых соединены с выходами соответственно блока контроля нулевого положения счетчика и блока контроля переполнения счетчика, подключенных соответственно K пятому и четвертому входам блока формирования знака выходного сигнала, первый, второй и третий входы седьмого элемента -HE соединены с выходами соответственно шестого, первого и третьего элементов И-НЕ, а выход с первым входом реверсивного счетчика, выход-которого соединен с первым входом блока преобразования кода, .

1 вторым входом соединенного с вторым выходом блока формирования знака выходного сигнала, а выходом — с цифроаналоговым преобразователем, первый, второй и третий входы восьмого элеМента И-НЕ соединены с выходами соответственно второго, четвертого и

1238030

10 пятого элементов И-НЕ, а выход — с вторым входом реверсивного счетчика.

2. Интегратор по и. 1, о т л ич а ю шийся тем, что блок форми5 рования знака содержит девятый и десятый элементы И-НЕ, последовательно соединенные инвертор, одиннадцатый и двенадцатый элементы -HE и триггер, выходы которого соединены соответственно с первым и вторым выходами блока, а второй вход - с выходом девятого элемента И-НЕ, первый и второй входы которого подключены соответственно к пятому и четвертому входам блока, второй и третий входы которого соединены соответственно с вторым входом одиннадцатого элемента И-НЕ и входом инвертора и вторым входом десятого элемента И-НЕ,первый вход которого подключен к первому входу блока, а выход — к второму входу двенадцатого элемента И-НЕ.

1238030

Составитель В. Титов

Техред О.Гортвай Корректор Т. Колб

Редактор М. Дылын

Заказ 3289/47 Тираж 856 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная,4