Управляемый делитель частоты
Иллюстрации
Показать всеРеферат
Изобретение может быть использовано в измерительной аппаратуре с программным управлением режимом работы. Цель изобретения - повышение надежности функционирования . Устройство содержит счетчик 1 импульсов, входную шину 2, выходную шину 3, элемент И 4, инвертор 5, шину 6 управления, постоянное запоминаюш,ее устройство 7 и блок 8 набора кода. Введение элемента И 4, постоянного запоминаюшего устройства 7 и соединение их с элементами схемы позволяет достичь поставленную цель. 1 ил. 3 i (Л 1C со 00 N9 00 оо
СОКИ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„,SU„„1238233 ц 4 Н 03 К 23/00 ъ.. ъ у
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMY С8ИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3676246/24-21 (22) 21.12.83 (46) 15.06.86. Бюл. № 22 (71) Куйбышевский электротехнический институт связи (72) С. И. Бобин, С. Н. Клюев и С. П. Клюева (53) 621.374.4 (088.8) (56) Авторское свидетельство СССР № 839065, кл. Н 03 К 23/00, 18.09.79.
Авторское свидетельство СССР № 997255, кл. Н 03 К 21/36, 08.04,81. (54) УПРАВЛЯЕМЫИ ДЕЛИТЕЛЬ ЧАСТОТЫ (57) Изобретение может быть использовано в измерительной аппаратуре с программным управлением режимом работы. Цель изобретения — повышение надежности функционирования. Устройство содержит счетчик 1 импульсов, входную шину 2, выходную шину 3, элемент И 4, инвертор 5, шину 6 управления, постоянное запоминающее устройство 7 и блок 8 набора кода. Введение элемента И 4, постоянного запоминающего устройства 7 и соединение их с элементами схемы позволяет достичь поставленную цель. 1 ил.
С:
Ю
CO
Ю
СЮ
1238233
Формула изобретения
Составитель А. Соколов
Техред И. Верес Корректор М. Демчик
Тираж 816 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий! 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4
Редактор Л. Повхан
Заказ 3303/57
Изобретение относится к импульсной технике и может быть использовано в измерительной аппаратуре с программным управлением режимом работы.
Цель изобретения — повышение надежности.
На чертеже приведена электрическая структурная схема управляемого делителя частоты.
Управляемый делитель частоты содержит счетчик 1 импульсов, счетный вход которого соединен с входной шиной 2, выход — с выходной шиной 3 и с первым входом элемента И 4, выход которого соединен с входом предварительной установки счетчика 1 импульсов, вход сброса которого соединен с выходом инвертора 5, вход которого соединен с вторым входом элемента И 4 и с шиной 6 управления, информационные входы счетчика 1 импульсов соединены с выходом постоянного запоминающего устройства 7, входы которого соединены с выходами блока 8 набора кода.
Устройство работает следующим образом.
В исходном состоянии на шину 6 поступает нулевой (логический) уровень, что приводит к появлению единичного уровня на входе сброса счетчика 1 и нулевого уровня— на входе предварительной установки этого счетчика, последний приводит к записи в счетчик 1 кода, поступающего на его информационные входы с выхода постоянного запоминающего устройства 7. Этот код представляет собой инверсное значение кода коэффициента деления счетчика 1 и выбирается из постоянного запоминающего устройства 7 при помощи кода управления (адресного кода), поступающего из блока 8. После появления единичного уровня на шине 6 на входе сброса счетчика 1 пропадает единичный уровень, а на входе предварительной установки — нулевой. При этом счетчик 1 суммирует входные импульсы, поступающие по шине 2, до его переполнения; на выходе счетчика 1 на шине 3 появляется импульс, который проходит через элемент 4 и
10 в виде нулевого уровня поступает на вход предварительной установки счетчика 1, в который при этом записывается код с выхода постоянного запоминающего устройства 7.
Далее цикл работы повторяется.
Управляемый делитель частоты, содержащий счетчик импульсов, шину управления, блок набора кода, выходную шину, инвер2р тор и входную шину, которая соединена со счетным входом счетчика импульсов, отличающийся тем, что, с целью повышения надежности, в него введены элемент И и постоянное запоминающее .устройство, адресные входы которого соединены с выходами
25 блока набора кода, выходы — с информационными входами счетчика импульсов, выход которого соединен с первым входом элемента И, выход которого соединен с входом предварительной установки счетчика импульсов, вход сброса которого соединен с
ЗО выходом инвертора, вход которого соединен с вторым входом элемента И и с шиной управления.