Устройство для управления преобразователем с широтно- импульсной модуляцией

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электротехнике и может быть использовано во вторичных источниках питания с широтно-импульсной модуляцией выходного напряжения. Цель изобретения повьшение быстродействия и упрощение . Устройство содержит генератор кодов модуля синусоидального сигнала (ГКМСС) 1, компаратор 2, генератор 3 кодов сигнала треугольной формы , распределитель 4 импульсов управления , задатчик 5 частоты, делитель 6 частоты. ГКМСС 1 выполнен на счетчике 7 развертки, задатчике 8 кода глубины модуляции, запоминающем устройстве (ЗУ) 9. При этом введение в ГКМСС 1 сумматоров 10, 11 и 18 и выполнение его на триггерах 12, 13 и 14 и втором ЗУ 15 и исключающих элементах ИЛИ 16 и 17 позволяет осуществить синусоидальное выходное напряжение устройства при простоте реализации выбранного алгоритма регулирования выходного напряжения , при котором выполняются операции суммирования и вычитания кодов . 5 ил. Q е

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК цц 4 Н 02 М 7/48

ВСЕ(;ОЧ н а у

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOIVIY СВИДЕТЕЛЬСТВУ

13, „13 иищуцц

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3807480/24-07 (22) 01. 11.84 (46) 23.06.86, Бюл. У 23 (71) Московский ордена Ленина и ордена Трудового Красного Знамени институт инженеров железнодорожного транспорта (72) Ю.M.Èíüêoâ, В.В.Литовченко, В.А.Шаров и В.В.Ярец (53) 62 1.316.727 (088.8) (56) Патент Японии 56-28406, кл. Н 02 P 13/20, 1981.

Заявка Франции 119 2462812, кл. Н 02 P 13/18, 1981. (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПРЕОБРАЗОВАТЕЛЕМ С ШИРОТНО-ИМПУЛЬСНОЙ

МОДУЛЯЦИЕЙ (57) Изобретение относится к электротехнике и может быть использовано во вторичных источниках питания с широтно-импульсной модуляцией выходного напряжения. Цель изобретения

„„SU„„1239807 А1 повышение быстродействия и упрощение. Устройство содержит генератор кодов модуля синусоидального сигнала (ГКМСС) 1, компаратор 2, генератор 3 кодов сигнала треугольной формы, распределитель 4 импульсов управления, эадатчик 5 частоты, делйтель 6 частоты. ГКМСС 1 выполнен на счетчике 7 развертки, задатчике 8 кода глубины модуляции, запоминающем устройстве (ЗУ) 9. При этом введение в ГКМСС 1 сумматоров 10, 11 и 18 и выполнение его на триггерах

12, 13 и 14 и втором ЗУ 15 и исключающих элементах ИЛИ 16 и 17 позволяет осуществить сннусоидальное выходное напряжение устройства при простоте реализации выбранного алгоритма регулирования выходного напряжения, при котором выполняются операции суммирования и вычитания кодов, 5 ил.

1 12

Изобретение относится к преобразовательной технике и может быть использовано для управления преобразователями с широтно-импульсной модуляцией (ШИИ) выходного напряжения, Целью изобретения является повышение быстродействия и упрощение °

На фиг. 1 представлена функциональная схема устройства; на фиг.2-5 диаграммы на выходных элементах генератора кода модуля синусоидального сигнала с последовательным уменьшени ем амплитуды выходного сигнала (кодовая информация на выходах элементов показана в виде прямопропорциональных им напряжений).

Устройство содержит генератор 1 кодов модуля синусоидального сигнала, выход которого соединен с одним из входов компаратора 2, к другому входу которого подключен выход генератора 3 кодов сигнала треугольной формы, а выход компаратора 2 соединен с распределителем 4 импульсов управления по вентилям преобразователя, причем вход генератора 3 кодов сигнала треугольной формы подключен к выходу задатчика 5 частоты, выход которого соединен через делитель 6 частоты с входом прямого счета счетчика 7 развертки, а также задатчик 8 кода глубины модуляции и первое постоянное запоминающее устройство (ПЗУ) 9, при этом генератор 1 кодов модуля синусоидального сигнала содержит первый 10 и второй 11 сумматоры, первые информаLTHoHHblB входы которых поразрядно объединены и подключены к выходным разрядам задатчика 8 кода глубины модуляции, вторые информационные входы первого 10 и второго 11 сумматоров соответственно подсоединены к прямым и инверсным вьгходным разрядам счетчика 7 развертки, выход прямого переноса которого соответственно подключен к входам установки в ноль и в единицу первого 12 и второго 13 триггеров, входы установки в единицу первого 12 и третьего 14 триггеров подключены к выходу переноса первого сумматора 10, выходные разряды которого подключены к адресным вхоцам первого постоянного запоминаю щего устройства 9, входы установки в ноль второго 13 и третьего 14 триг. геров подсоединены к выходу переноса второго сумматора 11, выходные разряды которого подключены к адресным

39807 2

55 входам второго постоянного запоминающего устройства 15, выходные разряды первого 9 и второго 15 запоминающего устройства подсоединены соответственно к информационным входам первого 16 и второго 17 элементов

ИСКЛЮЧАЮЩЕЕ ИЛИ, управляющие входы которых соответственно соединены с выходами первого 12 и второго 13 триггеров, выходные разряды первого 16 и второго 17 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены соответственно к первому и второму информационным входам третьего сумматора 18, вход сигнала переноса которого подсоединен к выходу третьего триггера 14.

Усгройство работает следующим образом.

Компаратор 2 сравнивает коды, поступающие на его входы с выхода генератора 1 кодов модуля синусоидального сигнала и с выхода генератора 3 кодов сигнала треугольной формы, и формирует в моменты их равенства импульсы, которые распределяет по вентилям преобразователя распределитель 4 импульсов управления. При изменении выходной частоты задатчика 5 происходит регулирование частоты выходного напряжения. Делитель 6 определяет кратность частоты разверт. ки модулируемого кода сигнала треугольной формы на выходе генератора 3 по отношению к выходному сигналу генератора 1 кодов модуля синусоиды.

С выхода задатчика 5 частоты через делитель 6 импульсы высокой час-. тоты поступают на вход счетчика 7 развертки, на выходных разрядах инверсного кода присутствует линейно убывающий код в этом же интервале времени. При нулевом выходном коде задатчика 8 кода глубины модуляции, который соответствует максимальному выходному напряжению силового преобразователя„ выходной код первого 10 и второг0 11 сумматоров повторяет код соответственно на выходных разрядах прямого и инверсного кода счетчика 7 развертки, в соответствии с которым из первого 9 и второго 15 ПЗУ считывается код предварительно записанной кривой нолупериода синусоиды, причем из первого ПЗУ 9 выходной код считывается при изменении кода ацреса от нулевого до максимального, а из второго ПЗУ 15 наоборот — выходной код считывается при

39807 4

З 12 изменении кода адреса от максимального до нулевого. При нулевом выходном коде задатчика 8 глубины модуляции в каждый момент времени выходной код на выходах первого 9 и второго 15 ПЗУ одинаков (фиг;2) и третий сумматор 18 осуществляет арифметическое сложение этих кодов, которые проходят без изменения через первый 16 и второй 17 логические элементы ИСКЛЮЧАЮЩЕЕ ИЛИ.

Логические элементы 16 и 17 работают в соответствии со следующим логическим условием. При наличии на управляющем входе логического нуля их выходной код повторяет входной информационный код. При логической единице на управляющем входе выходной код логических элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 16 и 17 является инверсным по отношению к входному. Управление этими элементами осуществляется соответственно первым 12 и вторым 13 триггерами (фиг.2-5), третий триггер 14 осуществляет коррекцию младшего разряда переноса третьего сумматора 18 путем формирования логической единицы при операции вычитания и формирование логического нуля, когда третий сумматор 18 осуществляет операцию суммирования. Переключение выходных кодов триггеров 12-14 происходит в соответствии с моментами формирования нулевых кодовых состояний на выходах прямого переноса счетчика 7 развертки, первого 10 и второго 11 сумматоров. При увеличении выходного кода задатчика 8 глубины модуляции линейно возрастающий код на выходе первого сумматора 10 по отношению к линейно возрастающему выходному коду счетчика 7 развертки сдвигается влево, а линейно убывающий код на выходе второго суммато— ра 11 сдвигается вправо. Первый сумматор 10 работает в режиме суммирава ния входных кодов, а второй сумматор 11 в режиме вычитания. При этом в соответствии со сдвигом адресных кодов на выходных разрядах первого 10 и второго 11 сумматоров информация на выходе первого 9 и второго 15 ПЗУ также сдвигается влево для первого

ПЗУ 9 и вправо для второго ПЗУ 15.

Так как в ПЗУ 9 и 15 записан код только полупериода кривой синусоиды, то операции суммирования для получения на выходе третьего сумматора 18 кода модуля синусаидального сигнала.

f0

35 ао

45 регулируемого па амплитуде, недостаточна.

Так для момента времени 7 (фиг.3) необходимо из выходного кода первого ПЗУ 9 вычесть выходной код второго ПЗУ 15, в интервале с,— сь осуществить операцию сложения выходных кодов первого 9 и второго 15

ПЗУ, а в интервале времени — с из выходного кода второго ПЗУ 15 вычесть выходной код первого ПЗУ 9.

Далее указанные операции повторяются. Третий сумматор 18 в совокупности с логическими элементами ИСКЛ10ЧА10ЩЕЕ ИЛИ 16 и 17 образуют арифметическое устройство, которое и выполняет указанные операции под воздействием управляющих сигналов с выходов триггеров 12-14.

При дальнейшем увеличении кода на выходе задатчика 8 кода глубины модуляции интервал ь, — (фиг.4) суммирования выходных кодов первого 9 и второго 15 ПЗУ уменьшается, и г;ри максимальной величине кода задатчика 8 глубины модуляции интервал вырождается в ноль, при этом в моменты времени —, из выходного кода первого ПЗУ 9 вычитается выходной кад второго ПЗУ 15, а в интервале времени — из выходного кода второго ПЗУ 15 вычитается выходной кад первого ПЗУ 9 с помощью третьего сумматора 18. При этом выходной сигнал генератора 1 кодов модуля синусаидальнаго сигнала вырождается в линию с нулевой амплитудой вдоль аси t (фиг.5).

Таким образом, предлагаемое устройства позволяет осуществить синусоидальную БПН выходного напряжения силавага преобразователя с высоким быстродействием при простоте реализации выбранного алгоритма регулирования выходного напряжения, при котором выполняются операции суммирования и вычитания КОцОВ

Ф а р м у л а и з а б р е т е н и я

Устройство для управления преобразователем с широтно-импульсной модуляцией, содер, — ащее счетчик развертки, задатчик када глубины модуляции и пОстаяннае зяпОминаюшее устройствО, генератор кодов модуля синусоидальнога сигнала, выход которого соединен с одним входом компаратора, к другому входу которого подключен вы9 /75 (/75

78

7/72 /72

7— и7З

7/7Ч

7/7Д

$ 12398 ход генератора кодов сиг нала треугольной формы, выход компаратора соединен с распределителем импульсов управления по вентилям преобразователя, вход генератора кодов сигнала треугольной формы подключен к выходу задатчика частоты, выход которого соединен через делитель частоты с входом прямого счета счетчика развертки, о т л ич а ю щ е е с я тем, что, с целью повьппения быстродействия и упрощения, генератор кодов модуля синусоидального сигнала снабжен первым и вторым сумматорами, первые информационные входы которых поразрядно объединены и подключены к выходным разрядам задатчика кода глубины модуляции, вторые информационные входы первого и второго сумматоров соответственно подсоединены к прямым и инверсным выходным разрядам счетчика развертки, выход прямого переноса которого соответственно подключен к входам установки в "0" и в "1" первого и второго триггеров, входы установки 25 в "1" первого и третьего триггеров

07 6 подключены к выходу переноса первого сумматора, выходные разряды которого подключены к адресным входам первого постоянного запоминающего устройства, входы установки в "0" второго и третьего триггеров подсоединены к выходу переноса второго сумматора, выходные разряды которого подключены к адресным входам второго постоянного запоминающего устройства, выходные разряды первого и второго запоминающих устройств подсоединены соответственно к информационным входам первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, управляющие входы которых соответственно соединены с выходами первого и второго триггеров, выходные разряды первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены соответственно к первому и второму информационным входам третьего сумматора, вход сигнала переноса которого подсоединен к выходу третьего триггера, а выход является выходом генератора кодов модуля синусоидального сигнала.

1239807 ю

Цц!

%1г

Составитель О. Парфенова

Техред М.Ходанич

Корректор М.Демчик

Редактор P. Цицика

Заказ 3405/54 Тираж 631 Под пис но е

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул. Проектная, 4