Цифровой асинхронный регенератор дискретных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике передачи сигналов. Исключаются искажения длительности принимаемых посылок сигнала. Устройство содержит выходной триггер 1, генератор импульсов 2, делитель частоты 3, элементы И 4, 5, реверсивный счетчик 6, дешифратор 7, инвертор 8, детектор уровня 9, RS-триггер управления 10, одновибратор П, элементы И 12, 13, дополнительный инвертор 14, элементы ИЖ 15, 16, датчик тактовых интервалов 17. По п. 2 формулы детектор уровня 9 состоит из последовательно соединеяных интегратор 20, элемента И 19, RS-триггера 18. 1 з.п ф-лы, 1 ил. 4 )и 00 о

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (gg 4 Н 04 В 1/10

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2! ) 3839878/24-09 .(22) 11.01.85 (46) 30.06.86. Бюл. 24 (72) И. И. Родькин, В. А. Романов

А. Н. Завьялов и В. А. Ефимов (53) 621.394.423(088.8) (56) Авторское свидетельство СССР

У 1042190, кл. H 04 В 1/10, 1981. (54) ЦИФРОВОЙ АСИНХРОННЬЙ РЕГЕНЕРАТОР

ДИСКРЕТНЫХ СИГНАЛОВ

-(57) Изобретение относится к технике передачи сигналов. Исключаются искажения длительности принимаемых посы„„SU„„1241486 А t лок сигнала. Устройство содержит выходной триггер 1, генератор импульсов 2, делитель частоты 3, элементы

И 4, 5, реверсивный счетчик 6, дешифратор 7, инвертор 8, детектор уровня 9, RS-триггер управления 10, одновибратор 11, элементы И 12 13, дополнительный инвертор 14, элементы ИЛИ 15, 16, датчик тактовых интервалов 17. По п . 2 формулы детектор уровня 9 состоит нз последова тельно соединенных интегратор 20, элемента И 19, RS-триггера 18. 1 з.п ф-лы, I ил.

1 12

Изобретение относится к технике передачи сигналов и может использоваться в устройствах приема дискретных сигналов с неизвестным временем их прихода, работающих в усло) виях сильных импульсных помех.

Цель изобретения — исключение искажений длительности принимаемых посылок сигнала.

На чертеже изображена структурнаяэлектрическая схема предлагаемого .цифрового асинхронного регенератора.

Цифровой асинхронный регенератор дискретных сигналов содержит выходной триггер 1, генератор 2 импульсов, делитель 3 частоты, элементы И 4 и 5, реверсивный счетчик 6, дешифратор 7, инвертор 8, детектор 9 уровня,.RSтриггер 10 управления, одновибратор ll элементы И 12 и 13, дополни-. тельный инвертор 14, элементы ИЛИ 15 и 16, датчик 17 тактовых импульсов.

Детектор 9 уровня состоит из КБ-триггера 18, элемента И 19 и интегратора 20.

Цифровой асинхронный регенератор дискретных сигналов работает следующим образом.

При отсутствии сигнала на входе регенератора на выходе детектора 9 уровня присутствует сигнал, который образуется путем установки RS-триг гера 18 в нулевое состояние по Квходу сигналом с выхода элемента И 19.

Сигнал на выходе элемента И 19 образуется за счет поступающих с выхода инвертора 8 и интегратора 20 сигналов. Постоянная времени интегратора .20, например, интегрирующей RS-цепочки, устанавливается больше максимального возможного времени существования во входном сигнале подряд. идущих пауз (сигнала логического "0"), что обеспечивает надежное детектирование поступающих на вход регенератора сигналов. Сигналом с выхода детектора 9 удерживаются в исходном состоянии . делитель 3 частоты по установочному входу, RS-триггер 10 no R-входу и выходной триггер 1 по входу установки нуля через элемент ИЛИ 16. Сигналом с .инверсного выхода RS-триггера

10 удерживается в исходном состоянии датчик 17 тактовых интервалов по установочному входу. В качестве датчика 17 может быть использован делитель частоты, построенный, например, на интегральных микросхемах счетчи50 вала через элемент И 12 обеспечивает сигнал с другого выхода дешифратора

7, который, поступая через дополнительный инвертор 14 на элемент И 13, запрещает поступление того же импульса на вход установки нуля выходного триггера l. Процесс поступления импульсов тактовых интервалов на вход установки единицы выходного триггера

41486 2 ков с программируемым. модулем, например, 564 ИЕ 19..

При поступлении на вход регенератора сигнала логической "1" сигнал

5 на выходе. детектора 9 уровня принимает нулевое значение и тем самым разрешается работа делителя 3 частоты RS-триггера 10 и выходного триггера 1,. Датчик 17 тактовых интер10 валов остается в не рабочем состоянии, так как на S-вход RS-триггера

10 еще не поступил сигнал. Поскольку только на одном выходе дешифратора 7 присутствует сигнал, то импульсы с первого выхода делителя 3 частоты, образованные путем деления частоты следования импульсов генератора 2, поступают через элемент И 4 на суммирующий вход реверсивного счетчика

6. При поступлении числа импульсов, достаточного дпя заполнения ревер сивного счетчика 6, дешифратор 7 формирует на выходе сигнал заполнения, который прекращает поступление через д, элемент И 4 на. суммирующий вход реверсивного счетчика 6 импульсов и устанавливает по S-входу RS-триггер

l0 управления регенерацщвй. Инверсия по S-входу RS-триггера 10 позволяет использовать в прямом виде сигнал с первого выхода дешифратора 7. Переключение RS-триггера 10 обеспечивает начало формирования тактового интервала в датчике 17 и появление одиночного импульсного сигнала на выхо35 де одновибратора ll, который поступает через первый элемент ИЛИ 15 на вход установки единицы выходного триггера l, Таким образом на выходе

40 регенератора устанавливается сигнал единичного уровня. Если сигнал логической "1" на входе регенератора сохраняется на протяжении тактового интервала, то датчик 17 тактовых интервалов формирует импульсный сигнал, который через элемент И 12 и элемент

ИЛИ 15 дублирует ранее произведенную одновибратором 11 установку выходного триггера 1 в единичное состояние.

Прохождение импульса тактового интерз 1241 протекает до тех пор, пока на входе регенератора не происходит изменение значения сигнала с логической "1" на логический. "0".

Входной сигнал логическгго "0", 5 поступая через инвертор 8 на третий вход элемента И 5, разрешает поступление импульсов с второго выхода делителя 3 частоты на вычитающий вход реверсивного счетчика 6 ° Заполнение последнего уменьшается и при достижении нулевого состо. яния прекращается вследствие поступления сигнала с второго выхода дешифратора 7 на вход элемента И 5. . Изменение сигнала на втором выходе

15 дешифратора 7, вызванное обнулейием реверсивного счетчика 6, обеспечивает прохождение импульса тактового интервала с датчика 17 тактовьм интервалов через элемент И 13 и на вход установки нуля выходного триггера 1. Таким образом, завершается регенерация входного сигнала логической "1". Импульсы тактовых интервалов поступают на вход установки нуля выходного триггера 1 до тех пор, пока на входе регенератора не происходит смена значения сигнала.

Иэ описания процессов регенерации единичных и нулевых посылок входного сигнала следует, что изменение значения сигнала на выходе регенератора происходит только в моменты окончания тактовых интервалов, фор мируемых датчиком 17 по сигналам генера-35 тора 2. импульсов, причем значения выходного сигнала определяются по результатам интегрирования единичных и нулевык посылок входного сигнала. Помехоустойчивое определение значения выходного сигнала достигается в результате установления различных значений постоянной времени интегрирова-. ния для единичных и нулевых посылок входного сигнала путем подачи на сум- 45 мирующий и вычитающий входы реверсивного счетчика 6 импульсов с pasличной частотой следования, соответствующим выбором объема счетчика 6 и соответствующей настройки дешифратора 7. Чтобы исключить влияние импульсных помех, как наиболее вероятных, постоянная времени иитегрирования единичных посылок устанавливается больше постоянной времени ин- 55 тегрирования нулевых посылок входного сигнала, что достигается подачей на суммирующий. вход реверсивно486 4 го счетчика 6 импульсов с выхода делителя 3 частоты, дающего большой коэффициент деления, на вычнтающий вход счетчика 6 с выхода делителя 3 частоты, дающего меньший коэффициент деления частоты следования импульсов генератора 2.

При регенерации входного сигнала, имеющего дробления посылок, на длительности каждого тактового интервала происходит чередование указанных процессов. Если суммарная длительность единичных отрезков больше суммарной длительности нулевьм отрезков на величину постоянной интегрирования единичных посылок, то для такого тактового интервала регенерируется единичная посылка, в противном случае регенерируется нулевая посылка.

Формула и з о б р е т е н и я

1. Цифровой асинхронный регенератор дискретных сигналов, содержащий выходной триггер, генератор импульсов, выход которого соединен с одним входом делителя частоты, выходы которого соединены с первыми входами первого и второго элементов И, выходы которых через реверсивный счетчик соединены с входами дешифратора, выходы которого соединены соответственно с вторыми входами первого н второго элементов И, третий вход первого элемента И объединен с входом инвертора и является входом цифрового асинхронного регенератора, выход инвертора соединен с третьим входом второго элемента И, о т л н ч а ю шийся тем, что, с целью исключения искажений длительности принимаемых посылок сигнала, в него введены детектор уровня, RS-триггер управления, одновибратор, датчик тактовых интервалов, третий и четвертый элементы И, два элемента ИЛИ и дополнительный инвертор, причем выход генератора импульсов соединен с первым входом датчика тактовых интервалов, второй вход которого соедлнеи с инверсным выходом RSтриггера управления, S-вход которого соединен с одним из выходов дешифра.тора, R-вход — с выходом детектора уровня, первый вход которого объединен с входом инвертора, выход которого соединен с вторым входом детектора уровня, прямой выход RS-триггера

1241486

Составитель Н. Лазарева

Техред О.Гортвай Корректор Г. Решетник

Редактор С. Лнсина

Заказ 3614/56 Тираж 624

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 управления через одновибратор соединен с объединенными первыми входами третьего элемента И и первого элемента ИЛИ, выход датчика тактовых интервалов, соединен с первым входом четвертого элемента И, другой выход дешифратора соединен с вторым входом третьего элемента И н через дополнительный .инвертор с вторым входом четвертого элемента И, выход детектора уровня соединен с другим входом делителя частоты и первым входом второго элемента ИЛИ, выходы третьего и четвертого элементов И соединены со-, ответственно с вторыми входами обоих

Ф элементов ИЛИ, выходы которых соединены с соответствующими входами выходного триггера, 1

2. Регенератор по п. 1, о т л и— ч а ю шийся тем, что детектор уровня состоит из последовательно соединенных ин гегратора, элемента И, 1О КБ-триггера, причем S-вход RS-триггера является первым входом детектора уровня, вход интегратора объединен с другим входом элемента И и является вторым входом детектора ;-ровня, выходом которого является выход

КБ-триггера.