Адаптивная дифсистема

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области связи и м.б. использовано для сопряжения . 2-х и 4-х проводных линий связи . Повышается точность балансировки, При установлении соединения запускается генератор (Г) 12, частота к- , рого для аналоговой связи составляет 1,5-2 кГц, а для цифровой связи частота равна полутактовой частоте цифрового потока. Сигнал с Г 12 поступает на операционный усилитель 2, выход к-рого нагружен на мостовую схему на эл-тах 9, 10, , 15, le, l7 и на формирователь-преобразователь 13. Преображенное синусоидальное наfffflefffw . y/tp, Tl f iueff ю Об 00

СОЮЗ СООЕТСКИХ

М

РЕСПУБЛИК др4 Н 04 В 1/58

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИД.:ТЕЛЬСТВУ ( м1

1 1 0ТЫА

ЮфЮ1Ь ю (21) 3844800/24-09 (22) 21.01 85 (46) 30.06.86. Бюл. Ф 24 (72) В.Е. Антонов (53) 621;395.376(088.8) (56) Патент Японии 9 572645, кл. Н 04 В 3/23, 1982.

Elektrisches Nachrichtenwesen.

Dietzen, Reutter I., 1978. vol. 53, N 2,,в. 118-121. (54) АДАПТИВНАЯ ДИФСИСТЕИА

157) Изобретение относится к области связи и м.б. использовано для сопря„„SU„„1241488 А 1 жения 2-х и 4-х проводных линий связи. Повыпается точность балансировки.

При установлении соединения запускается генератор (Г) 12, частота к- рого для аналоговой связи составля- ет 1,5-2 кГц, а для цифровой связи частота равна полутактовой частоте цифрового потока. Сигнал с Г 12 поступает на операционный усилитель 2, выход к-рого нагружен на мостовув схему на эл-тах 9, 10, 11, 15, 16, 17 и на формирователь-преобразователь

13. Преображенное синусоидальное наl 24148 пряжение в импульсное поступает на делитель частоты 14, нагруженный на входы ЦАП 7, 8. Напряжение с ЦАП 7 подается на затвор полевого транзистора (Т) 15, Напряжение разбаланса, приложенное к усилителю 1, уменьшается. Уменьшается потенциал на интеграторе 4, выпрямленный детектором

5. Напряжение разбаланса уменьшается до определенной величины, затем возрастает. При изменении знака потенциала напряжение приращения через усилитель 18 поступает на триггер (Тр) Шмидта 20 и срабатывает Тр 21.

ЦАП 7 останавливается и начинает работать ЦАП 8, Открывается Т 16, уменьшается напряжение разбаланса усилителя 1. Измененйе знака приращения напряжения на интеграторе

4 приводит к срабатыванию Тр 21 и

23. Цап 7 сбрасывается в "Ноль", ЦАП 8 останавливается и начинает работать ЦАП 7. Процесс повторяется до срабатывания Тр 21. При его срабатывании эл-т И 22 подает сигнал ™3aпрет" на Г 12. Т.о. на затворах Т 15, 16 поддержицаютсяпотенциалы.обеспечивающие балансировку дифсистемы. 1 ил.

20

4

Изобретение относится к связи и может быть использовано для сопряжения двух и четырехпроводных линий . связи.

Цель изобретения — повышение точ- ности. балансировки дифсистемы.

На чертеже приведена электрическая структурная схема предлагаемой адаптивной дифсистемы.

Адаптивная дифсистема содержит первый операционный усилитель 1, вто. рой операционный усилитель 2, регулируемый балансный контур 3, интегратор 4, детектор 5, первый резистор

6, первый цифроаналоговый преобразователь 7, второй цифроаналоговый преобразователь 8, второй резистор

9, третий резистор 10, трансформатор

11, генератор 12, формировательпреобразователь 13, делитель 14 частоты. Регулируемый балансный контур

3 содержит первый полевой транзистор

15, второй полевой транзистор 16, первый конденсатор 17, усилитель 18, второй конденсатор 19, триггер Шмидта 20, первый триггер 21, элемент

И 22, второй триггер 23, третий конденсатор 24.

Адаптивная дифсистема работает следующим образом.

При установлении соединения запускается. генератор 12, частота которого для аналоговой связи составляет 1,5-2 кГц, для цифровой. связи частота равна полутактовой частоте цифрового потока. Сигнал с генератора 12 поступает на один из входов

2 второго операционного усилителя 2, выход которого нагружен на мостовую схему на элементах 9, 10, 11, 15, 16, 17. Синусоидальный сигнал .с выхода генератора 12 поступает также на формирователь-преобразователь

13, преобразующий синусоидальное напряжение в импульсное, которое поступает на делитель 14 частоты, нагруженный на входы (счетные) цифроаналоговых преобразователей 7 и 8.

По мере поступления импульсов на выходе первого цифроаналогового преобразователя 7 появляется стугенчато нарастающее напряжение, которое подается на затвор первого полевого транзистора 15. По мере открывания первого полевого транзистора 15 напряжение разбаланса, приложенное к входам первого операционного усилителя 1, уменьшается, соответственно уменьшается потенциал на интеграторе 4, выпрямленный детектором 5.

Напряжение разбаланса уменьшается до определенной минимальной величины, после чего начинает возрастать.

При изменении знака изменения потенциала интегратора 4 через третий конденсатор 24 напряжение приращения через усилитель 18 поступает на триггер Шмидта 20, который вырабатывает импульс, вызывающий срабатывание первого триггера 21. При срабатывании последнего первый цифроаналоговый преобразователь 7 останавливается и начинает работать вто- рой цифроаналоговый преобразователь

Составитель А. Левитская

Редактор С. Лисина Техред О.Гортвай Корректор Л. Пилипенко

Заказ 3614/56 Тираж 624 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, K-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4, з 1241

8, соответственно начинает открываться второй полевой транзистор 16, что, вызывает уменьшение напряжения раэбаланса на входе первого усилителя

1. Аналогично изменение знака приращения напряжения на интеграторе

4 приводит к срабатыванию первого триггера 21 и второго триггера 23.

Потенциалом с второго триггера 23 первый цифроаналоговый преобразова- 10 тель 7 сбрасывается в "Ноль", а по тенциалами с первого триггера 21 ос.танавливается второй цифроаналоговый преобразователь 8 и начинает работать первый цифроаналоговый преобразова- 15 тель 7. Процесс повторяется до .срабатывания первого триггера 21. При

его срабатывании элемент И 22 подает .сигнал "Запрет" на генератор 12, который прекращает работу. Таким об- 20 разом на затворах транзисторов 15.и

16 поддерживаются потенциалы, обеспечивающие балансировку дифсистемы.

Формула изобретения 25

Адаптивная дифсистема, содержащая первый и второй операционные усилители, регулируемый балансный контур, интегратор, вход которого соединен с выходом первого операционного усилителя через последовательно соединенные детектор и первый резистор, а также первый и второй цифроаналоговые преобразователи, причем выход второго операционного усилителя сое- З5 динен с объединенными первыми выводами второго и третьего резисторов, вторые выводы каждого из которых соединены соответственно с инвертиру40

;ющим и неинвертирующим входами первого ,операционного усилителя,а также транс-,форматор, о т л ич а ю ща я ся тем,что, с целью повьппения точности баланси- .

488 4 ровки дифсистемы; в нее введены последовательно соединенные генератор, формирователь-преобразователь, делитель частоты, причем выход генератора соединен с неинвертирующим входом второго операционного усилителя, а выход делителя частоты соединен с объединенными входами первого и второго цифроаналоговых преобразователей, а регулируемый балансный контур содержит первый и второй полевые транзисторы, стоки которых объединены и соединены с первым выводом -вторичной обмотки трансформатора, второй вывод которой соединен с неинвертирующим входом первого операционного усилителя, инвертирующий вход которого соединен с истоком первого полевого транзистора и через первый конденсатор с истоком второго полевого транзистора, затвор которого соединен с выходом второго цифроаналогового преобразователя, выход первого цифроаналоговс . преобразователя соединен с зать<:. ом первого полевого транзистора, с;ок которого соединен с общим проводом а также

У последовательно соединенные усилитель, второй конденсатор, триггер

Шмидта, первый триггер, элемент И, выход которого соединен с входом генератора, а первый вход элемента И соединен с вторым входом второго цифроаналогового преобразователя, а также второй триггер, вход которого соединен с вторым выходом первого триггера и вторым входом первого цифроаналогового преобразователя, третий вход которого соединен с первым выходом второго триггера, второй выход которого соединен с. вторым входом элемента И, а вход усилителя соединен с выходом интегратора через третий конденсатор.