Регенератор цифрового сигнала

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике связи. Расширяется вид регенерируемых сигналов. Устройство содержит входной согласующий блок 1, формирователь порога напряжения 3, формирователь импульсов 4, решающий блок 8, формирователь выходного сигнала 9, выходной согласующий блок 10, блок обнаружения ощибок 1I, канал передачи ошибок 12. Цель достигается введением делителя частоты на два 7, элемента ИЛИ 6, элемента задержки 5, корректора сигнала 2. По п.2 формулы формирователь выходного сигиала содержит элемент 2 И--ИЛИ 16, счетный триггер 17, дифференциатор 18. I з.п. ф-лы, 3 ил. (Л СП to

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ .ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3837891/24-09 (22) 02.01.85 (46) 30.06.86. Бюл. ¹ 24 (71) Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им. В.И.Ленина (72) Н.П.Попков и В.Л.Кириллов (53) 621.394.62 (088.8) (56) Авторское свидетельство СССР № 641841, кл . Н 04 L 27/22, 1974.

Авторское свидетельство СССР

¹ 583697, кл. Н 04 L 27/22, 1974.

„„SU„„1241520 А1

<5!! 4 Н 04 Е 27/22 (54) РЕГЕНЕРАТОР ЦИФРОВОГО СИГНАЛА (57) Изобретение относится к технике связи. Расширяется вид регенерируемых сигналов. Устройство содержит входной согласующий блок !, формирователь порога напряжения 3, формирователь импульсов 4, решающий блок 8, формирователь выходного сигнала 9, выходной согласующий блок 10, блок обнаружения ошибок 11, канал передачи ошибок 12. Цель достигается введением делителя частоты на два 7, элемента ИЛИ 6, элемента задержки 5, корректора сигнала 2.

По п.2 формулы формирователь выходного сигнала содержит элемент

2 И-ИЛИ 16, счетный триггер 17, дифференциатор !8. 1 з.п. ф-лы, 3 ил.

1 124

Изобретение относится к технике связи и может быть использовано для регенерации цифровых сигналов в кабельных линиях.

Целью изобретения является расширение вида регенерируемых сигналов.

На фиг. 1 изображена структурная электрическая схема предлагаемого регенератора; на фиг. 2 — временная диаграмма восстановления сигнала; на фиг, 3 — временная диаграмма формирования выходного сигнала.

Регенератор цифрового сигнала содержит входной согласующий блок

1, корректор 2 сигнала, формирователь 3 порога напряжения, формирователь 4 импульсов, элемент 5 задержки, элемент ИЛИ б, делитель 7 частоты на два, решающий блок 8, формирователь 9 выходного сигнала, выходной согласующий блок !О, блок 11 обнаружения ошибок, канал 12 передачи ошибок. Корректор сигнала содержит усилитель 13, сумматор 14, фазовый фильтр 15. Формирователь выходного сигнала содержит элемент 2И-ИЛИ 16, счетный триггер 17, дифференциатор

18. Блок обнаружения .ошибок содержит первый и второй элементы И 19 и 20, элемент ИЛИ 21 и линию 22 задержки.

Регенератор цифрового сигнала работает следующим образом, В линию поступает цифровой биполярный сигнал (фиг.2a), в котором символ "1" передается полупериодом сигнала с частотой к), а символ

"О" — периодом сигнала с частотой

2М В линии связи сигнал неравномерно затухает и искажается за счет переходных процессов (межсимвольные искажения), фазовых набегов (групповое время замедления) и других помех (фиг.2б ). Входной согласующий блок (усилитель) 1 компенсирует потери в линии, а корректор 2 сигнала восстанавливает форму сигнала (фиг.26).

Фазовый фильтр 15 имеет единичный коэффициент усиления и позволяет регулировать сдвиг фазы в пределах от 0 до 180, Кроме того, фазовый фильтр 15 выполнен таким образом, что сигнал на выходе его инвертирован при нулевом фазовом сдвиге. В сумматоре 14 этот сигнал суммируется с незадержанным сигналом с усилителя 13, коэффициент передачи кото1520 рого несколько меньше единичного.

Выполненный TBKHM образом корректор

2 сигнала компенсирует межсимвольные искажения и низкочастотные помехи (за счет инверсии сигнала), а также исключает фазовые набеги (за счет отрицательного. сдвига фазы).

Неодинаковое затухание амплитуд используется решающим блоком 8 при !

0 разделении символов, для чего формирователь 3 порога напряжения выделяет уровни сигнала, соответствующие символам "1" по установленному порогу срабатывания U !! (фиг.2 ), которые поступают на первый вход решаюшего блока 8.

На. второй вход решающего блока 8 (выполненного в виде тактируемого триггера), поступают импульсы

2(! (фиг.26), которые являются тактами для решающего блока 8. Эти импульсы формируются формирователем 4 импульсов при переходе восстановленного сигнала через нулевой уровень (фиг.2ф) и задерживаются элементом 5 задержки на фиксированную величину 1- . На первом и втором выходах (информационных) решающего блока 8 формируется цифровой сигнал (фиг.23), соответствующий исходному немодулированному. Формирователь 9 выходного сигнала. преобразует восстановленный цифровой сигнал (фиг.23) в сигнал с спектром частот для эффективной передачи информации по линии

;! " связи (фиг.32.). Для чего на вход элемента 2И-ИЛИ !б.поступают прямой и инверсный информационные сигналы, а также импульсы с частотой 2(4 и

Ы, формируемые элементом ИЛИ 6

40 (фиг.2ж) и делителем 7 частоты на два (фиг.2И) . На выходе элемента

2И-ИЛИ 16 формируются импульсы таким образом, что, .когда прямой информационный сигнал содержит символ

45 и ю

О, проходят 2 импульса частотой

2с!, а когда "1" — один импульс частотойМ (фиг.3 с!), Счетный триггер 17 по перецнему фронту поступающих на его вхоц импульсов каждый раз меняет

50 свое состояние (фиг.36). Дифференциатор 18 формирует биполярные импульсы (фиг.36), которые поступают в линию через выходной согласующий блок 10. Выходной согласующий блок

10 при необходимости может содержать интегратор (фильтр нижних, частот) для исключения высокочастотной составляющей в спектре сигнала (фиг.3 L).

Блок ll обнаружения ошибок позволяет контролировать ошибки неправильного принятия решений решающим блоком 8, когда имеют место флуктуационные помехи и искажения в сигнале. Первый элемент И 19 выдает импульс при ошибочном принятии символа "1", а второй элемент И 20— при ошибочном принятии "0". Элемент

ИЛИ 21 объединяет импульсы ошибок, которые передаются каналом 12 передачи ошибок, по отдельной линии.

Формула и з обре т е н и и

1. Регенератор цифрового сигнала, содержащий входной согласующий блок, формирователь импульсов, формирователь порога напряжения, выход которого соединен с первым входом решающего блока, первый и второй выходы которого подключены соответственно к первому и второму входам блока обнаружения ошибок и соответственно к первому и второму входам формирова. теля выходного сигнала, выход которого соединен с входом выходного согласующего блока, при этом выход блока обнаружения ошибок подключен к каналу передачи ошибок, о т л ич а ю шийся тем, что, с целью расширения вида регенерируемых сигналов, в него введены делитель частоты на два, элемент ИЛИ, элемент задержки и корректор сигнала, вы ход которого соединен с входами формирователя порога напряжения и формирователя импульсов, выход ко241520

4 торого соединен с третьим входом блока обнаружения ошибок, с первым входом элемента ИЛИ и с входом элемента задержки, выход которого подключен к четвертому входу блока обнаружения ошибок, к второму входу решающего блока и к второму входу элемента ИЛИ, выход которого соединен с третьим входом формирователя вы1и ходного сигнала и с входом делителя частоты на два, выход которого подключен к четвертому входу формирователя выходного сигнала, первый вход -решающего блока соединен с пятым входом блока обнаружения ошибок, выход входного согласующего блока подключен к входу корректора сигнала, при этом корректор сигнала содержит сумматор, фазовый фильтр и усилитель, выход которого соединен с первым входом сумматора, второй вход которого соединен с выходом фазового фи.|ьтра, вход которого подключен к входу усилителя и является входом корректора сигнала, выходом которого является выход сумматора.

2. Регенератор по п.l, о т л ич а ю шийся тем, что формирователь выходного сигнала содержит последовательно соединенные элемент

2И-ИЛИ, счетный триггер и дифференциатор, выход которого является выходом формирователя выходного сигнала, первым, вторым, третьим и четвертым входами которого являются соответственно первый, второй, третий и четвертый входы элемента

2И-ИЛИ.

1241520 о

Составитель О.Геллер

Техред О.Гортвай Корректор .Т.Колб

Редактор Т.Парфенова

Заказ 3616/58

Тираж 624 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д,4/5

Производственно-полиграфическое предприятие, г Ужгород, ул.Проектная,4