Устройство для восстановления воспроизведенных тактовых импульсов
Иллюстрации
Показать всеРеферат
Изобретение относится к области накопления информации, а именно к устройствам л,пя восстановления воспроизведенных тактовых импульсов. Цель изобретения - повьшение точности восстановления воспроизведенных тактовых импульсов. Устройство содержит элементы И 1 и 6, источник 2 тактовых импульсов, элементы ИЛИ 3, 7 (Л Is9 i СА9 фиг.1
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (50 4 С 11 B 5/09
13, „, Ц1БЛМОТЕКА
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Ьий
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3811119/24-10 (22) 06.11.84 (46) 07.07,86.Вюл. У 25 (72) С.К.Поляков, З.И.Панкова и А,К.Смирнов (53) 681.84.001.2(088.8) (56) Авторское свидетельство СССР
Р 678513, кл. G 11 В 5/09, 1977.
Авторское свидетельство СССР
9 1153348, кл. G 11 В 5/09, 1984.
„„Я0„„ 24ЗО2О (54) УСТРОЙСТВО ДЛЯ ВОССТАНОВЛЕНИЯ
ВОСПРОИЗВЕДЕННЫХ ТАКТОВЫХ ИМПУЛЬСОВ (57) Изобретение относится к области накопления информации, а именно к устройствам,",:IH Bo T Ho eHHR Hoc произведенных тактовых импульсов, Цель изобретения — повьппение точности восстановления воспроизведенных тактовых импульсов. Устройство содер-. жит элементы И 1 и б, источник 2 тактовых импульсов, элементы ИЛИ 3, 7
1243020 в виде корректоров„ состоящих из фор мирователей 25 серий импульсов, дешифратор 27, Введение новых элементов и образование связей между элементами устройства позволяет повысить точность восстановления воспроизведенных тактовых импульсов, В описании раскрыт один из возможных вариантсв формирователя серии импульсон ° 1 з,п.ф-лы, 2 ил, Изобретение относится к области накопления информации, а именно к устройствам для восстановления воспроизведенных тактовых импульсов. 5
Цель изобретения - повышение точности восстановления воспроизведенных тактовых импульсов.
На фиг,1 изображена схема устройства для восстановления воспроизведенных тактовых импульсов, вариант исполнения, на фиг.2 — схема формирователя серии импульсов, вариант исполнения.
Устройство содержит первый эле- 15 мент И 1, подсоединенный первым входом к выходу источника 2 тактовых импульсон и подключенный выходом к первому входу первого элемента ИЛИ 3, соединенного вторым входом с выходом 20 формирователя 4 признака начала иню формации, счетчик 5, второй элемент
И 6, второй 7 и третий 8 элементы
ИЛИ, первый 9 и второй 10 триггеры, генератор 11 импульсов, второй фор- 25 мирователь 12 признака конца информации, дешифратор 13 и формирователи 14 импульсов информации. Выход первого элемента ИЛИ 3 подключен к входу установки логического нуля 30 счетчика 5 и к первому входу второго элемента ИЛИ 7, соединенного выходом с входами установки логической единицы первого 9 и второго 10 триггеров.
Первый и второй входы второго элемента И 6 подсоединены соответственно к первому выходу генератора 11 импульсов и к выходу первого триггера 9, соединенного входом уста- 4О и 8, формирователь 4 признака начала информации> счетчик 5, триггеры
9 и 10, генератор 11 импульсов, форMHpoBclteJIb 12 признака конца информации, дешифратор 13 и формирователи 14 импульсов информации. Устройство содержит также триггеры !6 и 18, дешифратор 17, элементы ИЛИ 19-22, элементы И 23 и 28 и блоки 24 коррекции, каждый из которых выполнен новки логического нуля с выходом формирователя 12 признака конца информации. Третий элемент ИЛИ 8 подключен выходом к выходной шине 15 тактовых импульсов и подсоединен первым входом к выходу переполнения счетчика 5, выходы разрядов которого соединены с входами дешифратора
13. Выход дешифратора подключен к входу установки логического нуля второго триггера 10, соединенного инверсным выходом с вторым входом первого элемента И 1..
Устройство содержит также третий триггер :Iá, соединенный входом ус" тановки логической единицы с выходом дешифратора 13, дополнительный дешифратор 17„ включенный между выходами разрядов счетчика 5 и вторым входом второго элемента ИЛИ 7, четвертый триггер 18, подсоединенный входом установки логической единицы к выходу перепс)лнения счетчика 5, четвертый, пятый,, шестой и седьмой элементы ИЛИ
19-22,, третий элемент И 23 и блоки
24 коррекции, каждый из которых выполнен в виде корректоров, состоящих из формирователей .25 серий импульсов, подсоединенных первыми входными шинами 26 к второму выходу генератора
11 импульсов, и из соединенных последовательно дешифраторов 27, подключенньпс входами к выходам разрядов счетчика 5, и элементов И 28.
Четвертый элемент ИЛИ 19 подсоединен первым входом к выходу второго элемента И 6 и подключен выходом к суммирующему входу счетчика 5. Выход пятого элемента ИЛИ 20 соединен с
3 124 вычитающим входом счетчика 5. Первый вход шестого элемента ИЛИ 21 подсоединен к выходу первого элемента И 1.
Выход третьего элемента И 23 подключен к второму входу третьего элемента
ИЛИ 8, выход седьмого элемента ИЛИ
22 — к второму входу шестого элемента ИЛИ 21 и к второму входу четвертого элемента ИЛИ 19. Шестой эле мент ИЛИ 21 подсоединен третьим входом
° к выходу пятого элемента ИЛИ 20 и . соединен выходом с входом установки .логического нуля четвертого триггера 18, выход которого подключен к первым входам элементов И 28 коррек- 15 торов блоков 24 коррекции, Выход пер-, вого элемента И 1 соединен с первым входом третьего элемента И 23, подсоединенного вторым входом к выходу третьего триггера 16, 20
Вход установки логического нуля третьего триггера !6 соединен с выходом переполнения счетчика 5. Вторые входы элементов И 28 корректоров каждого блока 24 коррекции подсоеди- 25 иены к выходу одного из формирователей 14 импульсов информации, Выход элемента И 28 каждого корректора блоков 24 коррекции подключен к второй входной шине 29 одного из формирователей 25 серий импульсов. Входы пятого элемеHtB ИЛИ 20 подсоединены к выходным шинам 30 формирователей
25 серий импульсов одной половины корректоров каждого блока 24 коррекции. Входы седьмого элемента ИЛИ 22 соединены с выходными шинами 30 формирователей 25 серий импульсов другой половины корректоров каждого блока 24 коррекции.
Каждый формирователь 25 серии импульсов корректора блока 24 коррек- ции содержит первый, второй и третий D-триггеры 31-33, подсоединенные синхронизирующими входами к пер- 4> вой входной шине 26, RS-триггер 34, соединенный входом установки логической единицы с второй входной шиной 29, и элемент И 35, подключенный выходом к выходной шине 30. Выход RS-триггера 34 подключен к информационному входу первого В-триггера 31, соединенного прямым выходом с первым входом элемента И 35 и с информационным входом второго D-триг-55 гера 32, Прямой выход второго D-триггера 32 подсоединен к информационному входу третьего D-триггера 33, сое3020 4 диненного инверсным выходом с входом установки логического нуля RS-триггера 34. При этом второй вход элемента И 35 подсоединен к первой входной шине 26.
Устройство работает следующим об- . разом.
Сигнал признака начала информации с выхода формирователя 4 признака начала информации, пройдя через первый элемент ИЛИ 3, устанавливает счетчик 5 в нулевое состояние. Этот сигнал проходит также через второй элемент ИЛИ 7 и подтверждает единичное состояние первого триггера 9, а также устанавливает второй триггер
10 в единичное состояние. При этом импульсы генератора 11 импульсов проходят через второй элемент И 6 и четвертый элемент ИЛИ 19 на счетчик 5. Разрядность счетчика 5 устанавливается из условия, что его заполнение происходит :а время, равное расчетному периоду следования тактовых импульсов. Счетчик 5 обеспечивает срабатывание дешифратора 13, который устанавливает второй триггер 10 в нулевое состояние, а третий триггер
16 в единичное состояние, При этом каждый тактовый импульс с выхода источника 2 тактовых импульсов прохо;, дит через первый элемент И 1 и первый элемент ИЛИ 3 и устанавливает счетчик 5 в нулевое состояние. Этот же тактовый импульс проходит через шестой элемент ИЛИ 2! и переводит четвертый триггер 18 в нулевое состояние. Уровень логического нуля с четвертого триггера 18 воздействует на элементы И 28 всех корректоров каждого блока 24 коррекции, что обеспечивает запрещение коррекции восстановленных тактовых импульсов. Каждый тактовый импульс, кроме того, проходит через второй элемент ИЛИ 7 и подтверждает единичное состояние первого триггера 9, а также переводит задним фронтом второй триггер
10 в единичное состояние, Второй триггер 10 запрещает поступление тактовых импульсов с источника 2 тактовых импульсов через первый элемент И 1 до следующего срабатывания дешифратора 13.
Если тактовый импульс поступил до переполнения счетчика 5, то он проходит через первый элемент И 1, третий элемент И 23 и третий элемент
1243020
ИЛИ 8 на выходную шину 15 тактовых импульсов. Если тактовый импульс пе
Ч поступил да переполнения счетчика 5, та импульс с выхода переполнения»с:"танавливает третий триггер 16 н пу- левое состояние, а четвертый триггер
18 в единичное состояние и происi,-.ter через третий элемент ИЛИ 8 на выход-ную шину 15 тактовых импульсов,, О
Третий триггер 16 запрещает про-хождение тактовых импульсов через третий элемент И 23. Четвертый триггер 18 воздействует на элементы И 28 всех корректорон каждого блока 24 кор-1."» рекции, что обеспечивает разрешение коррекции тактового интервала сигналов, поступающих с формирователей
14 импульсов информации. В каждом корректоре любого бпока 24 коррекции "0 информационный импульс соответствующего формирователя 14 импульсов ин.формации при совпадении с сигналом соответствующего дешифратора 27 запускает соответствующий формирователь 25 серии импульсов, При этом в каждом формирователе 25 серии импульсов ега выходные импульсы синхронизированы импульсной последовательностью, поступающей с генерата- ЗО ра 11 импульсов.
В варианте формирователя 25 серии импульсов (фиг.2) импульс с элемента И 28 устанавливает 88- триггер 34 в единичное .остояние, .a импульс генератора 11 импульсон своим задним фронтом устананггивает первый
D-триггер 31 н едииичпс е состоянием который разрешает прохождение импульсов генератора 11 импульсов че-,10 рез элемент И 35, Второй и третий импульсы генератора 11 импульсан устанавливают второй 32 и третий ЗЗ
Р-триггеры в единичное состояние, Третий D-триггер 33 устанавливает 1с
RS-триггер 34 в нулевое состояние.
Четвертый импульс генератора 11 импульсов проходит через элемент И 35 и своим задним фронтом устанавливает в нулевое состояние первый ?)-.триггер 31 .
Серии импульсов с формирователей
25 серий импульсов одной половины корректоров каждого б |ока 24 коррекции через пятый элемент ИЛИ 20 поступают на счетчик 5, увеличивая дли-. тельность тактового интервала. Серии импульсов с формирователей 25 серий пмп .;п сан,цругай половины карректоран каждого блока 24 карре.кции проходят через сс.дьмой элемент ИЛИ 22 и четвертый элемент ИЛИ 19 на счетчик 5, уменьшая длительность тактового интервала, Формирователи 25 серий импульcoB через шестой элемент
ИЛИ 21 воздействуют также на чет"ертт,1й триггер 18„ который с па.* мощью эле 1ентан И 28 запрещает коррекцию тактового интервала до сле" дующего импульса переполнения счетчика 5.
Счетчик 5 продолжает подсчет импульсов, поступающих с генератора импульсов, и через заданный интерt:a", времени àr момента его переполнения вызывает ср абатывание дополнительногого дешифр ат ар а 1 7 „который через нтарай элемент ИЛИ 7 подтверждает единичное состояние первого триг;-:pa 9 и устанавливает н единичное состояние второй триггер 10„
1!с ледний ";anpùaåò прохождение череа первый элемент И 1 тактовых импульсэн источника 2 да следующего срабатывания дешифратора 1З,При этом» формирователь 12 признака конца информации устанавливает в нулевое состояние ггервый триггер 9, который запр с щае г по ступление импульсов гевара "upa 11 импульсов через второй элемент И 6 и четвертый элемент ИЛИ !
9 па счетчик 5, прекращая работу устройстза„
Форму»а изобретения
1, Устройство для восстановления нг>спроизведенных тактовых импульсов, «îдержащее первый элемент И, подсоедипенный первым входом к выходу иста чпигга тактовых импульсов и падклю=.енный выходом к первому входу пергаго элемента ИЛИ, соединенного втор; 1м вх одом с выходом формирователя признака начала информации и подкпючепного выходом к входу установки логического нуля счетчика и к первому входу второго элемента ИЛИ, саединеннагс выходам с входами установки логической единицы первого и втарого триггеров, второй элемент И, подсоединенный первым и вторым входами к первому выходу генератора импульсов и к выходу первого триггера, соединенного входом установки логи1243020 ческого нуля с выходом формирователя признака конца информации, третий элемент ИЛИ, подключенный выходом к выходной шине тактовых импульсов и подсоединенный первым входом к выходу переполнения счетчика, соединенного выходами разрядов с входами дешифратора, выход которого подключен к входу установки логического нуля второго триггера, соединенного инверсныл выходом с вторым входом первого элемента И, и формирователи импульсов информации, о т л и ч а ю щ е е с я тем, что, с целью повышения точности восстановления воспроизведенных тактовых импульсов, в него введены третий,триггер, соединенный входом установки логической единицы с выходом дешифратора, дополнительный дешифра- 2О тор, включенный между выходами разрядов счетчика и вторым входом второго элемента ИЛИ, четвертый триггер, подсоединенный входом установки логической единицы к выходу переполнения счетчика, четвертый элемент ИЛИ, подсоединенный первым входюм к выходу второго элемента И и подключенный выходом к суммирующему входу счетчика, пятый элемент ИЛИ, соединенный выходом с вычитающим входом счетчика, шестой элемент ИЛИ, подсоединенный первым входом к выходу первого элеI мента И, третий элемент И, подключенный выходом к второму входу тРетьего элемента ИЛИ, седьмой элемент
ИЛИ, подключенный выходом к второму входу шестого элемента ИЛИ и к второму входу четвертого элемента ИЛИ, и блоки коррекции, каждый иэ которых 4О выполнен в виде корректоров, состоящих из формирователей серий импулЬсов, подсоединенных первыми входными шинами к второму выходу генератора импульсов,и из соединенныхпос-. 45 ледовательно дешифраторов,подключенных входами к выходам разрядов счетчика, и элементов И, причем шестой элемент ИЛИ подсоединен третьим входом к выходу пятого элемента ИЛИ и соединен выходом с входом установки логйческого нуля четверто го триггера, подключенного выходом к первым входам элементов И корректоров блоков коррекции, выход первого элемента И соединен с первым входом третьего элемента И, подсоединенного вторым входом к выходу третьего триrгера, вход установки логического нуля которого соединен с выходом переполнения счетчика, вторые входы элементов И корректоров-,каждого блока коррекции подсоединены к выходу одного из формирователей импульсов информации, выход элемента И каждого корректора блоков коррекции подключен к второй входной шине одного из формирователей серий импульсов, входы пятого элемента ИЛИ подсоединены к выходным шинам формирователей серии импульсов одной половины корректоров каждого блока коррекции, а входы седьмого элемента ИЛИ соединены с выходными шинами формырователей серий импульсов другой половины корректоров каждого блока коррекции.
2. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что каждый формирователь серии импульсов корректора блока коррекции содержит первый, второй и третий D-триггеры, подсоединенные синхронизирующими входами к первой входной шине, RSтриггер, соединенный входом установки логической единицы с второй входной шиной, и элемент И, подключенный выходом к выходной шине, причем выход RS-триггера подключен к информационному входу первого D-триггера, соединенного прямым выходом с первым входом элемента И и .с информа-. ционным входом второго D-триггера, прямой выход которого подсоединен к информационному входу третьего Dтриггера, соединенного инверсным выГ ходом с входом установки нуля RS-триггера, а второй вход элемента И подсоединен к первой входной шине.
12430?О
Составитель Ю.Розенкранц
Техред у.y,"оданич .Корректор И Муска
Редактор В.Петраш
Заказ 3710/51 Тираж 543 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, И-35р Раушская наб., д.4/5
Производственно-полиграфическое предприятие„г.Ужгород,ул.Проектная,4