Устройство для мажоритарного выбора асинхронных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение может быть использовано при построении цифровых устройств различного назначения и при повышенных требования к их -надежности. Цель изобретения - расширениечастотного диапазона. Устройство содержит элементы И 1 и 2, элемент ИЛИ 3, элемент 4 задержки, мажоритарный элемент 5 и тригг еры 6-8. Введение в устройство элементов И 13 и 14 позволяет осуществлять мажоритарный выбор входных сигналов различной, в том числе изменяющейся частоты. В описании приведены следующие возможные варианты работы устройства: сигналы на трех входах устройства совпадают полностью; сигналы на трех входах устройства совпадают частично; сигналы на трех .входах устройства не имеют взаимного перекрытия; сигнал на одном из входов пропадает. 3 ил. (О (Л to 4;а Од О) 01

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

I (д11 4 Н 05 К 10/00.ВСЕСОК3?1Т А Я

)3, ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

%КЬ1 :ИО i.-. ширение частотного диапазона. Устройство содержит элементы И 1 и 2, элемент ИЛИ 3, элемент 4 задержки, мажоритарный элемент 5 и триггеры

6 — 8. Введение в устройство элементов И 13 и 14 позволяет осуществлять мажоритарный выбор входных сигналов различной, в том числе изменяющейся частоты. В описании приведены следующие возможные варианты работы устройства: сигналы на трех входах устройства совпадают полностью; сигналы на трех входах устройства совпадают частично; сигналы на трех .входах устройства не имеют взаимного перекрытия; сигнал на одном из входов пропадает. 3 ил.

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3842150/24-21 (22) 04.01.85 (46) 07.07.86.Бюл. У 25 (72) В.А.Ойкин, С.М.Еременко и Е.А.Евсеев (53) 621.374 (088.8 ) (56) Авторское свидетельство СССР

В 834703, кл. Н 05 К 10/00, 1979.

Авторское свидетельство СССР

У 1056489, кл. Н 05 К 10/00, 1982. (54) УСТРОЙСТВО ДЛЯ МАЖОРИТАРНОГО

ВЫБОРА АСИНХРОННЫХ СИГНАЛОВ (57) Изобретение может быть использовано при построении цифровых устройств различного назначения и . при повышенных требованиях к их .надежности. Цель изобретения — расI

„„SU„„1243165 А 1

1243!65

15

Изобретение относится к автомати. ке и вычислительной технике и может быть использовано при построении цифровых устройств различного назначения при повышенных требованиях к их надежности.

Целью изобретения является расширение частотного диапазона за счет мажоритарного выбора входных сигналов различной, в том числе изменяющейся, частоты.

На фиг.! представлена функциональная схема предлагаемого устройства; на фиг.2 и 3 — диаграммы, иллюстрирующие работу устройства.

Устройство содержит первый 1 и второй 2 элементы И, элемент ИЛИ 3, элемент 4 задержки, мажоритарный элемент 5, первый 6, второй 7 и третий 8 триггеры, единичные вьг<оды которых ооединены с соответствующими входами мажоритарного элемента 5 и входами первого элемента И выход последнего через элемент

ИЛИ 3 подключен к выходу устройства 9 и входу элемента 4 задержки,,выход которого соединен с нулевыми входами первого 6, второго 7 и третьего 8 триггеров, подключенньыми своими единичными входами .соответственно к первому 10,. второму

11 и третьему 12 входам устройства, третин 13 и четвертый 14 элементы

И, первые входы которых соединены с первым входом второго элемента .И 2 и выходом мажоритарного элемента 5, вторые входы второго 2, третьего 13 и четвертого 14 элементов И подключены соответственно к первому 10 и третьему 12 входам устройства, третьи входы — соответственнс к единичным выходам первого 6, втсрого 7 и третьего 8 триггеров, а выходы — к соответствующим входам элемента Г

ИЛИ 3.

Устройство может быть реализовано на интегральных микросхемах серии

139,133, 530 и других. Элемент задержки может быть реализован на линии задержки ЛЗТ. Время задержки, формируемое элементом задержки, должно быть больше времени срабатывания триггеров и меньше длительности входных сигналов.

Устройство работает следующим образом.

Перед началом работы импульсом сброса первый 6, второй 7, третий 8 триггеры устанавливаются в нулевое состояние любым известным способом (цепи сброса не показаны ).

Рассмотрим работу устройства при различных временных соотношениях входньгс сигналов.

Вариант первый. Сигналы на трех входах устройства совпадают полностью (фиг.2-1 ). На диаграмме а .— сигналы на первом входе 10 устройства; б — сигналы на втором входе 11 устройства; в — сигналы на третьем входе 12 устройства; г — единичный выход первого триггера 6; д — единичный выход второго триггера 7; е единичный выход третьего триггера 8; ж — выход второго элемента И 2; и— выход третьего элемента И 13; к выход четвертого элемента И 14; л — выход мажоритарного элемента 5; и — выход первого элемента И 1; н — выход элемента KIH 3 (выход устройства 9); п — выход элемента 4 задержки.

Сигналы со входов 10 — 12 совпа) дающие во времени (фиг . 2-1 а, б, в ) поступают на единичные входы первого

6, второго 7, третьего 8 триггеров соответственно, устанавливая их в единичное состояние по своему заднему фронту (фиг.2-1 г,д,е ). Высокие потенциалы с выходов первого 6, второго 7, третьего 8 триггеров (фиг.21 г, д„ е), поступая на первый, вто— рой, третий входы первого элемента

И 1,, формируют на его выходе сигнал.

С выхода первого элемента И l сигнал через элемент ИЛИ 3 поступает на выход устройства 9 (фиг.2-1н) и на вход элемента 4 задержки. Задержанный элементом 4 задержки на время, достаточное для срабатывания триг- геров (фиг.2-1п), сигнал устанавливает первый 6, второй 7, третий 8 триггеры в нулевое исходное состояние.

Таки.< образом, при поступлении на входы устройства совпадающих во времени сигналов, устройство формирует íà своем выходе импульс, привязанный во времени к задним фронтам входных сигналов, длительность выходного сигнала задается элементом задержки. По окончании выходного импульса устройство находится в .исходном состоянии.

Вариант второй. Сигналы на трех входах устройства совпадают частично (фиг. 2-2) .

1243165

20

30,По мере поступления сигналов на входы устройства (фиг.2-2а, б,в) первый 6., второй 7, третий 8 триггеры устанавливаются по задним фронтам входных сигналов в единичное состояние (фиг.2-2 г, д, е) . По появлению высокого потенциала на триггере, включившемся последним (фиг.2-2е), срабатывает первый элемент И 1 (фиг.2-2м) и сигнал с его выхода через элемент ИЛИ 3 поступает .на выход устройства 9 (фиг.2-2н) и на вход элемента 4 задержки (фиг.22п ). Импульс с выхода элемента за= держки устанавливает в нулевое состояние первый 6, второй 7, третий 8 триггеры.

Таким образом, при поступлении на входы устройства частично совпадающих сигналов, импульс на выходе устройства формируется по заднему фронту сигнала, поступившего последним. Длительность импульса на выходе устройства задается элементом задержки. По окончании выходного сигнала устройство находится в исходном состоянии.

Вариант третий. Сигналы на трех входах устройства не имеют взаимного перекрытия (фиг.3-3).,Работа устройства аналогична рассмотренной во втором варианте. Выходной импульс формируется по заднему фронту входного сигнала, поступившего последним (фиг ° 3-3 в,н).

Вариант четвертый. Сигнал на одном из входов пропадает, Рассмотрены случаи пропадания сигнала на втором входе (фиг.3-4 б) и в следующем периоде пропадания сигнала на третьем входе (фиг.3-4в ).

Сигналы с первого 10 и второго 11 входов устройства (фиг.3-4 а, б) устанавливают первый 6 и второй 7 триггеры в единичное состояние (фиг.3-4 г,д) . Триггеры срабатывают по заднему фронту входного сигнала.

Так как. при срабатывании двух триггеров на двух связанных с ними входах мажоритарного элемента 5 появляются высокие потенциалы, то на выходе мажоритарного элемента 5 (фиг.3 — 4 л) появляется сигнал. Второй 2, третий 13, четвертый 14 элементы И, соединенные первыми входами с мажоритарным элементом 5, откроются по этому входу. Второй 2 и третий 13 элементы открыты также

4 по третьим входам, подключенным к первому 6 и второму 7 триггерам.

При поступлении очередного сигнала на первый 10 или второй 11 входы . откроется по второму входу соответствующий элемент И. На диаграмме фиг.3-4 а показано, что следующий импульс поступает на первый вход 10 устройства и поэтому срабатывает второй элемент И 2 (фиг.3-4ж) . Сигнал с его выхода через элемент ИЛИ 3 поступает на выход устройства 9 (фиг.3-4 н) и на элемент 4 задержки. Импульс с выхода элемента 4 задержки устанавливает в исходное состояние первый 6 и второй 7 триггеры (фиг.3-4 г,д) . В случае пропадания входного сигнала в следующем периоде на другом, допустим на втором входе 11 устройстве, выходной импульс формируется аналогично рассмотренному (фиг.3-4 а,в,е,к,л,н,п} .

Таким образом, при пропадании сигнала на одном из входов устройства и поступлении сигналов на два другие входа оно формирует выходной сигнал по переднему фронту одного из сигналов, поступившему вторично. Длительность импульса на выходе устройства задается элементом задержки. По окончании выходного импульса предлагаемое устройство находится в исходном состоянии.

Формула изобретения

Устройство для мажоритарного выбора асинхронных сигналов, содержащее первый и второй элементы И, эле40 мент ИЛИ, элемент задержки, мажоритарный элемент, первый, второй и третий триггеры, единичные выходы кото1рых соединены с соответствующими ! входами мажоритарного элемента и

45 входами первого элемента И, выход последнего через элемент ИЛИ подключен к выходу устройства и входу элемента задержки, выход которого соединен с нулевыми входами первого, второго и третьего триггеров, подключенными своими единичными входами соответственно к первому, второму и третьему входам устройства, отличающееся

55 тем, что, с целью расширения частотного диапазона за счет мажоритарного выбора входных сигналов различной, в том числе изменяющейся, 1243165

Составитель Г.Брынский

Редактор Г.Волкова Техред М.Ходанич Корректор И.Муска

Заказ 3719/58 Тираж 7б5 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие„ г.ужгород, ул.Проектная,4 частоты, в него введены третий и четвертый элементы И, первые входы которых соединены с первым входом второго элемента И и выходом мажори. тарного элемента, вторые входы второго, третьего и четвертого элементов И подключены соответственно к первому, второму и третьему входам устройства, третьи входы — соответственно к, выходам первого, второго и третьего триггеров, а выходы — к соответствующим входам элемента ИЛИ.