Устройство для моделирования стохастических объектов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области вычислительной техники и систем управления, может быть использовано как модулирующее устройство, оценивающее совокупность з равляющих воздействий , поступающих во времени на вход объекта управления, либо на элемент управляющей системы, оценивающий совокупность действий управления по заданному критерию оценки . Цель изобретения - расширение функциональных возможностей. Указанная цель достигнута за счет того, что дополнительно введены блок вычисления функционала стратегий и т-1 блоков памяти. Изобретение позволяет моделировать стохастические системы, множество внутренних состояний, которое состоит из непересекающихся подмножеств , каждое из которых определяется собственным вх-м сигналом управления, а также позволяет оценивать последовательности подаваемьпс на вход у-ва сигналов управления с целью выбора наиболее оптимальных последовательностей. 9 ил. с Ф ЮаяА ю О1 КА

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 G 06 Р 15/20

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3737260/24-24 (22) 04.05.84 (46) 15.08.86. Бюл. 1Р 30 (71) Таганрогский радиотехнический институт им. В. Д. Калмыкова (72) В ° И. Финаев, Н. Е ° Беликова и О. N. Фабрикант (53) 681.3(088.8) (56) Авторское свидетельство СССР

11 1045232, кл. G Об Р 15/36, 1980, Авторское свидетельство СССР

Р 1108455, кл. G 06 Р 15/20, 1982. (54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ

СТОХАСТИЧЕСКИХ ОБЪЕКТОВ (57) Изобретение относится к области вычислительной техники и систем управления, может быть использовано как модулирующее устройство, оценивающее совокупность управляющих воздействий, поступающих во времени

1251096 А 1 на вход объекта управления, либо на элемент управляющей системы, оценивающий совокупность действий управления по заданному критерию оценки. Цель изобретения — расширение функциональных возможностей. Указанная цель достигнута эа счет того, что дополнительно введены блок вычисления функционала стратегий и m-1 блоков памяти. Изобретение позволяет моделировать стохастические системы, множество внутренних состояний, которое состоит из непересекающихся подмножеств, каждое из которых определяется собственным вх-м сигналом управления, а также позволяет оцени" вать последовательности подаваемых на вход у-ва сигналов управления с . целью выбора наиболее оптимальных последовательностей. 9 ил.

1251096!

I5

Изобретение относится к вычислительной технике и может быть использовано. как моделирующее устройство при организации систем управления.

Цель изобретения — расширение класса моделируемых объектов и возможности оценки поведения моделируемого устройства за время функционирования.

На фиг. 1 приведена блок-схема устройства; на фиг. 2 — функциональная схема блока формирования переходных вероятностей; на фиг. 3 функциональная схема первого коммутатора; на фиг. 4 — функциональная схема второго коммутатора," нафиг. 5— функциональная схема блока задания законов распределений; на фиг. 6 функциональная схема блока вычиспения функционала стратегии . на. фиг. 7— функциональная схема узла формирования оценок блока вычисления функционала стратегий;, на фиг. 8 функциональная схема узла умножения блока вычисления функционала стратегий (поведения); на фиг. 9 функциональная схема узла суммирования блока вычисления функционала стратегий.

Устройство для моделирования стохастических объектов (фиг. 1) содержит группу 1 -1 входов задания управляющих воздействий, блок 2 формирования переходных вероятностей, первый 3 коммутатор, второй

m коммутатор 4, группу 5« -5 „ установочных входов устроиства, блок 6 задания законов распределений, блок 7 генерации случайного кода, генератор 8 тактовых импульсов, блок 9 вычисления функционала стратегий, группу 10< †блоков памяти, группу 11„ — Il установочных входов, группу 12, -12„, установочных входов устройства, группу 13, -13 выходов устройства.

Блок 2 формирования переходных вероятностей (фиг. 2) содержит группу 11 -I< входов задания управляющих

fn воздействий, группу 5„ -5„„ установочных входов, коммутатор 14, узлы

15< -15„„памяти, выходы 16 „ -16»n

Первый коммутатор 3 (фиг. 3) содержит группу lt -I< ynpaarrsrmmvx входов, элементы И 17„ — 17»„», тактовый вход 1 8,,элементы ИЛИ 19» -19», вы.ходы 20„,-20 „,группу 21„-21„„информационных входов.

Второй коммутатор 4 (фиг. 4) содержит группу 1< -I< ynpaazrH>opium входов, тактовый вход 18, элементы И

22«-22 „группы 23« -23„„информационных входов, группу элементов ИЛИ 24 24,триггеры 25 -25», группу элементов ИЛИ 26< — 26» вьды 27, -27»

Блок 6 задания законов распредеt лений (фиг. 5) содержит группу 16«l6„„ óñòàíîâo÷íûõ входов, выходы 21«вЂ”

21»„, информационные входы 271 -27«, сумматоры 28«-28„„,, группы элементов И 29 1 -29„, .информационные

1 входы 30» — 30, узлы 31„-31„,„сравнения, группы элементов И 32«-32,, Блок 9 вычисления функционала

I стратегий (фиг. 6) содержит группу

1 P

11 II „, установочных входов, групI пу 12,-12щ установочных входов, выходы 134 -13>, информационные входы 23„-23„,„, узлы 334-33,„ умножения, узлы 34 -34» формирования оценок, узел 35 суммирования, формирователи 36«-36,»„импульсов.

Узел 34„ формирования оценок (i=1, m) блока 9 вычисления функционала стратегий (фиг. 7) содержит с р группу 11,,-11;„ установочных входов, регистры 37,, -37, „, m групп злемен-! р тов И 38;, -38„„, группу 39;, —.39 „ информационных входов, элемент ИЛИ

40;, выход 41;, группу элементов

ИЛИ 42;,-42, р, выходы 43,,-43„р.

Узел 33; умножения (i-=l, m) блока 9 вычисления функционала страте35 гий (фиг. 8) содержит группу 12,— р

ll2 установочных входов, первый управляющий вход 18, второй управляющий вход 41;, информационные входы

43;,-43;, первый регистр 44;, умно житель 45,, второй регистр 46,", элемент 47, задержки, сумматор 48,, выходы 49;,-49; .

Узел 35 суммирования блока 9 вы 1 4 числения функционала стратегий (фиг. 9) содержит выходы I3 -13Р, группу 41 †41 > управляющих входов, информационные входы 49„-49» группы элементов И 50« 50 группу элементов ИЛИ 51< -51», сумматор 52.

Элементы устройства оценки стратегий взаимосвязаны следующим образом.

Группа 11 -1», управляющих входов задания воздействий соединена с пе1 выми входами блока 2 формирования переходных вероятностей и первыми управляющими входами первого 3 и

3 1251 второго 4 коммутаторов, первая rpyntn па установочных входов 5« — 5„„устройства соединена с вторыми входами блока 2 формирования переходных вероятностей, выходы которого соединены 5 с установочными входами блока 6 задания законов распределений, первые информационные входы которого соединены с выходами второго коммутатора

4, выходы соединены с информацион- 10 ными входами первого коммутатора 3, а вторые информационные входы соединены с выходами блока 7 генерации случайного кода, вход которого соединен с выходом генератора 8 тактовых<5 импульсов, вторыми управляющими входами первого 3 и второго 4 коммутаторов и управляющим входом блока 9 вычисления функционала стратегий, группы выходов первого коммутатора 3 20 соединены с входами блоков 10„-10щ памяти, выходы которых соединены соответственно с группами информаци— онных входов второго коммутатора 4 и с группами информационных входов 25 блока 9 вычисления функционала стратегий, первые и вторые группы установочных входов которого соединены соответственно с вторыми ll,-l „ и

1Р ! р, третьими 12,-12 установочными вхо— дами устройства, а выходы соединены с выходными шинами 13„ -13 устройства.

В блоке 2 формирования переходных вероятностей первые входы 1„ -1,„ сое- д5 динены с первыми входами коммутатора 14, вторые группы входов которого соединены с соответству1ощими выходами узлов 15<-15„, памяти, а выходы

16 -16„„ являются выходами блока - 40 к

« формирования матриц переходных вероятностей, группы вторых входов ко< ,торого 5«-5„„ соединены с входами узлов 15<-15„, памяти соответственно. 45

В первом коммутаторе 3 управляющие входы 1, (i 1, m) соединены с первыми входами групп элементов

И 17„.,-17„ „ (i=1, тп), вторые входы которых соединены с тактовым входом 50

18 первого коммутатора 3, третьи входы элементов И 17, — 17; { i=1, n) соединены соответственно с выходами элементов ИЛИ 19, (i=1, n), а выходы групп элементов И 17„,-11„„ (=

=1, m) соединены с группами выходов 20;<-20; (i 1, m) первого ком— мутатора 3, информационные входы

096 4

21, -21„; (i=1, и) которого соединены соответственно с входами элементов

ИЛИ 19; (i=1, и) .

Во втором коммутаторе 4 управляющие входы 1, (i†=, m) соединены соответственно с первыми входами групп элементов И »; 22„„ (i=1, m), вторые входы которых объединены с тактовым входом 18 коммутатора 4, г третьи. входы соединены с группами информационных входов 23;,-23,„ (i 1, m) соответственно, выходы элементов И 22„ — 22 m„ соединены соответственно с входами первых элементов ИЛИ 24, — 24„, выходы которых соединены с единичными входами триггеров 25, -25„, нулевые входы которых соединены с выходами соответствующих вторых элементов ИЛИ 26<-26, а единичные выходы соединены с выходами 27, -27« второго коммутатора 4 и с соответствующими входами соответствующих элементов ИЛИ 26<-26».

В блоке 6 задания законов распреде-

< х лений установочные входы 16,,-16;, (i=1 n) соединены соответственно с первыми входами сумматоров 28; (i=T, n) и первыми входат<и первых

К элементов И 29; -29;, (i=1 n) а управляющие входы 16;;-16; (i=1, n), j=2, n) соединены с вторыми входами соответствующих .сумматоров 28, ;, (i=1, n, j=2, и), первые входы сумматоров 28 (i=1 n, j=2, и-1) соединены с выходами сумматоров 28;„ ; и первыми входами первых элементов

И 29; -29; (i=1, n, j=2, n-<), вторые информационные входы 30, -30 „ блока 6 соединены с первыми входами узлов 31«-31 сравнения, вторые входы которых соединены с выходами соотl ветствующих первых элементов И 29«

29„„, вторые входы которых соединены с соответствующими первыми информационными входами 27, -27 6, выходы 21;, (i=1, n) которого соединены с выходами соответствующих узлов

31,, сравнения (i=1 и) и первыми входами вторых элементов И 32;;32, < (i=1 n). Выходы 21; блока 6 соединены с входами вторых элементов

И 32, < (i=1, n, j=2, n), выходы узлов 31< j сравнения(1.=1, и, 1=2, п) соединены с соответствующими j ìè входами соответствующих вторых элементов И 32; < (i=1, и, j=2, n).

В блоке 9 вычисления функционала стратегий вход 18 соединен с первыми

l 25 l 096

В узле 33, умножения (i = l, m) блока 9 вычисления функционала стратегий первая группа установочных

1 Р входов 12,-12, соединены с входами первого регистра 44,, выходы которого соединены с первыми входами умножителя 45;, вторые входы которого соединены с выходами второго ре гистра 46,, входы которого соединены с информационными входами

43„, -43;, третий вход умножителя соединен с выходом элемента 47, 50 управляющими входами узлов 33,-33 умножения, вторые управляющие входы которых соединены соответственно с первыми выходами соответствующих узлов 34 -34,„ формирования оценок и управляющими входами узла 35 суммирования, выходы которого соединены с выходами 131 — 13 р блока 9, группы

1 P первых 11„— 11 è вторых 12, — 12 установочных входов которого соединены соответственно с установочными входами узлов 34,-34,„ формирования оценок и узлов 33 -33 умножения, а группы иттформационньтх входов 23„,—

23 „ (i=1, п) соединены соответственно с входами формирователей

36«-36,„„ импульсов (i=1, m}, выходы которых соединены с информационными входами узлов 34; формирования оценок (i=1 m) вторые выходы которых соединены соответственно с информационными входами узлов 33, умножения (i=1, m), выходы которых соединены с группами информационных 25 входов узла 35 суммирования.

В узле 34; формирования оценок (i=T, m) блока 9 вычисления функционала стратегий группа установочных

Р входов 11;, -ll;„ соединена с пер- Зо выми входами регистров 37;т -37„ т1 (i=l, n) соответственно, выходы которых соединены с первыми входами групп элементов H 38„ -38,„ (i=l, п} соответственно, вторые входы которых соединены с соответствующими информационными входами 39;< -39„ и с входами элемента ИЛИ 401, выход которого соединен с первым вьгходом

41, узла 34; формирования оценок, 40 ( а выходы групп элементов И 38

Р

lf

38;„ соединены соответственно с входами группы элементов ИЛИ 42;,—

42;, выходы которых соединены с вторыми выходами 43,„-43;О (i=7, m) узла 3 ., формирования оценок. задержки, вход которого соединен с управляющим входом 41; узла 33„ умножения, а выходы умножителя 45; соединены с первыми входами сумма" тора 48„, второй вход которого соединен с первым управляющим входом

l8 узла 33, умножения, а третий вход соединен с выходом элемента 47, задержки и с третьим входом умножителя 45;, выходы 49;,-49; сумматора

48; соединены с выходами узла 33» умножения.

В узле 35 суммирования блока 9 вьттисления функционала стратегий информационные входы 49, - 49тт, (i=p} соединены соответственно с первыми входами групп элементов

И 50„,-50, вторые входы которых соединены с управляющими входами 41; соответственно, а выходы элементов Я соединены с соответствующими входами группы элементов ИЛИ 51т -51т, выходы которых соединены с входами умматора 52, выходы 13<-!3 которого соединены с выходами узла 35 суммирования блока 9 вычисления функционала стратегий.

Устройство для моделирования стохастических объектов работает следующим образом.

На группу входов задания управляющих воздействий (управляющие входы) 14 -lтп (фиг. 1) блока 2 формирования переходных вероятностей подаются входные сигналы, причем на управляющий вход 1 подается входной управляющий сигнал х 6 Х (i=1, m).

По группе установочных входов 5>-5r,„ блока 2 вводятся коды матрицы переходных вероятностей, которая имеет вид для каждото сигнала

1 з Ры у а

Рто

° °

Рпп с

Р, Р = Р, Рн1

Р" где, вероятность перехода уст1 ройства, оценивающего стратегию положения из i-го состояния в 1 — ое при подаче на вход 1 управляющего сигнала х .

Управляющие сигналы подаются в блоке 2.на первые входы коммутатора

14 (фиг. 2) . По приходу входного сигнала х на первый вход 1 комму..! татора 14 коды подаются с выходов

16,„ -16„„ блока 2 на установочные

Х входы 1 ба -16„„блока 6 задания законов распределений.

1251096

При подаче управляющего сигнала х; на вход 1; открываются также элементы И 17;,-17, первого коммутатора, 3 (фиг. 3) и тем самым коммутируются выходы 21 блока 6 задания законов распределений на входы 20;, -20;

i-ro блока 10; памяти . Кроме того, во втором коммутаторе 4 (фиг. 4) открываются элементы И 22,,-22; и . тем самым осуществляется коммутация 10 выходов 23„, -23;> блока 10;памяти на первые информационные входы 27, блока 6 задания законов распределений. Таким образом,,из памяти выбирается то состояние 2 (k=1, n), в котором пребывало устройство при подаче предшествующего сигнала х,„ в процессе предыстории функционирования устройства. Причем при выборе нового состояния Z". (j=l, n) в блоке 2б задания законов распределений будет анализироваться k -я строка матрицы

Ф М

Р, Матрица Р; будет сформирована из матрицы Р; по следующему правилу

5

Р„+Р, «,P„+P,z + ° .. + Р„„

1 рц э р, р1

° °

° ° + р., Ф Ф

Ъ р„

1.. р! +pl

П1 nZ

Непосредственно коды вероятностей ЗО матрицы Р; будут поданы на установочные входы 16 блока б с выходов !б блока 2 °

Смена состояний устройства происходит в дискретные моменты време35 ни, задаваемые последовательностью импульсов, подаваемьгл через промежутки времени gt генератором 8 тактовых импульсов на вход блока 7 генерации случайного кода и вторые уп40 равляющие входы первого 3 и второго 4 коммутаторов. В соответствии с кодом случайного числа, равномерно распределенного в интервале от нуля до единицы, который генерируется блоком 7, происходит выбор очередного ,состояния 7. на основе анализа . k-й строки матрицы Р; . Сигнал выбора состояния Z через первый коммута5 тор 3 поступает в блок 10; памяти, где фиксируется новое состояние.

На вторые у становочные входы 11 подаются коды чисел C, — стоимостей пребывания устройства в состояниях Z причем код числа с пода1

1 Р ется на группу входов 11>, -11 блока 9 вычисления функционала стратегий, на вторые установочные входы

12 которого от третьих установочных

Р входов 12, — 2,„устройства, оценки стратегий подаются коды М; (i- =l, п) коэффициентов нормировачия, причем

P код подается íà входы 12; — 12; блока 9.

В процессе функционирования устройства с выходов 13 снимается код величины критерия Г, который оценивает численно стратегию поведения моделируемого объекта, в соответствии с последовательностями подаваемых сигналов управления по входам 1 по формуле

Г=(.С.С g ) }» zt

В соответствии с изложенным алгоритмом работы устройства рассмотрим более подробно работу устройства по блокам.

Пусть до подачи сигнала х„ в уст1 ройс-.ве был зафиксирован кортеж (Zр, г 1

ssI ф Zn °° °" ф, Z„s ° s Zls) выходах 13 устройства имеется код оценки р функционирования устройства до момента подачи сигнала х

При подаче сигнала х, в виде потенциала на управляющий вход 1; устройства потенциал подается на первые управляющие входы 1 первого

3 и второго 4 коммутаторов.

В первом коммутаторе 3 (фиг. 3) потенциал подается на первые входы элементов И 17;,-l7;„. Во втором коммутаторе 4 (фиг. 4) потенциал подается на первые входы элементов

И 22;,-22;„, на вторые входы которых подается код состояния Z хранящийся в блоке 10, памяти, а именно потенциал подается на информационный вход 23;„. С приходом импульса от генератора 8 тактовых импульсов на второй управляющий вход 18 второго коммутатора 4 открыт элемент И 22;„ и потенциал с его выхода через элемент ИЛИ 24„поступает на единичный вход триггера 25 . Последний перебрасывается в единичное состояние и устанавливает на выходе

27 коммутатора 4 потенциал, а через элементы ИЛИ 26< -26„, s 26«>—

26 подает потенциал на нулевые входы остальных триггеров 25 -25 25

25„. к-1 Ks1

С появлением импульса генератора 8 тактовьы импульсов на вход блока 7 генерации случайного кода пода1251096

1О ется потенциал и на его выходах формируется код числа, равномерно распределенного в интервале от нуля до единицы.

Код равномерно распределенного числа Ь с выходов блока 7 подается на вторые информационные входы 30 —

30к блока 6 задания распределений.

В блоке 6 осуществляется выбор последующего состояния Z в соответствии

3 с распределением вероятностей перехода в k -й строке матрицы P следующим

1 образом.

На первом информационном входе 27, блока 6 имеется потенциал с выхода

27 второго коммутатора 4. Следовак

1 К тельно, открыты элементы И 29„, -29»„ .

На установочных входах 16», -16„, и на выходах сумматоров 28„-28„„, формируется следующий ряд кодов:

Данный ряд кодов подается через

» элементы И 29„, -29»„ на вторые входы узлов 31„,-31»„ ñðàâíåíèÿ, на вторые входы которых от вторых информационных входов 30 -30 к блока 6 подан код о . Узел 31» сравнения срабатывает, если код числа о меньше либо равен коду

Р»п °

»1

Считается что следующее состояние устройства Z.

Так как на выходах узлов 31»,-31» сравнения. — нулевой потенциал, а на выходах узлов 31, -31» сравнения — З« единичный потенциал, то соответствен— но элементы И 32», 32», 32„ —

32„„, заперты, а открыт только элемент И 32„,, .

Таким образом, потенциал есть на выходе 21»! блока 6 задания законов распределений.

Данный потенциал поступает на информационный вход 21» первого коммутатора 3, затем через элемент

ИЛИ 19„ и открытый элемент ИЛИ 17,"— на выход 20, первого коммутатора 3.

C выхода 20 коммутатора 3 потенциjJ ал поступает на вход 20; блока 10 ,памяти. «О

Потенциалы с выходов блоков 10 —

10 памяти подаются на соответствующие группы информационных входов 23 (см. фиг. 6) блока 9 вычисления функционала стратегий, который «« работает следующим образом.

При изменении состояний выходов блоков 10 памяти срабатывают соответствующие формирователи сигналов, которые выделяют передний фронт импульса.

Для рассматриваемого случая потенциал изменения состояния с выхода

23 " блока 10 памяти поступает на

hj вход 23„ блока 9. Формирователь 36 сигнала 43 выделяет передний фронт

1) потенциала и подает импульс на информационный вход 39 узла 34 формирования оценок (см. фиг. 7). Данный потенциал через элемент ИЛИ 40 поступает на первый выход 41 узла 34

Открыты элементы И 38 — 38,и код числа С! из регистра 37 подает1 ся через элементь1 ИЛИ 42; -42; на выходы 43;, -43,, узла 341 формирования оценок.

Данный код числа С подается с выходов 43 узла 34, на информаци— онные входы 43;,— 43; узла 33 умножения (см. фиг. 8), который работает следующим образом. При появпении сигнала на входе 41; через элемент

47 задержки времени сбрасываются умножитель 45; и сумматор 48, в нулевое состояние. Код числа С с информационных входов 43„, --43, подается в регистр 46, и на вторйе входы умножителя 45,, на первые входы которого подается из регистра

44 код числа ;, которь|й был записан с третьих установочных входов

Р

121 -12, устройства. В умножителе

45, формируется произведение двух кодов С c(;, которое подается в

J сумматор.

Если в следующем такте вновь подается сигнал х, и устройство вновь остается в состоянии Z. то с импульсов по входу 18 содержимое сумматора

48, удваивается, т.е. на выходах сумматора сформируется величина

С, 2 264

Величины произведений С ° a", (i=

=1, m, j=I, п) с выходов узлов 33, (i=1, m) умножения подаются на группы информационных входов 490—

49 „< узла 35 суммирования. В узле

35 суммирования код произведения

С1 Ф; подается на входы 49;Z — 49; °

При переходе блока 10; памяти в очередное состояние появляется потенциал на входе 41,. Открываются элементы И 50;, -50„ <, и код числа

С; <, подается через элементы

ИЛИ 51, — 51> в сумматор 52, в котором формируется в процессе функционирования устройства сумма

)?5!096!

Формула изобретения

Устройство для моделирования стохастических объектов, содержащее блок формирования переходных вероятностей, группа входов задания управляющих воздействий и группа установочных входов которого являются соответственно первыми группами одноименных входов устройства, первый коммутатор, первый блок памяти, генератор тактовых импульсон и блок задания законов распределения, группа установочных входов которого соединена с группой выходов блока фор-. мирования переходных вероятностей, первая группа информационных входов блока задания законов распределения соединена с группой выходов блока генерации случайного кода, а группа выходов — с группой информационных входов первого коммутатора, первая группа выходов которого соединена с группой входов первого блока памяти, выход генератора тактовых импульсов соединен с вход« блока генерации 3О случайного кода и тактовым входом первого коммутатора, о т л и ч а ю— щ е е с я тем, что, с целью расши— рения класса моделируемых объектов, в него введены m-1 блоков памяти, второй коммутатор и блок вычисления функционала стратегий, содержащий т групп формирователей импульсов, m узлов формирования оценок, m узлов умножения и узел суммирования, группа выходов которого является группой выходов устройства, группа входов задания управляющих воздействий которого подключена к группам управляющих входов соответственно первого и второго коммутаторов, группа выходов последнего из которых соединена соответственно с второй группой информационньгх входов блока задания законов распределения, m-1 дополнительных групп выходов первого коммутатора соединены с соответствующими группами входов m блоков памяти, ! группы выходов которых соединены с соответствующими группами информационных входон второго коммутатора и формирователей импульсов, m rpynn блока вычисления функционала стра— тегий, выходы формирователей им- * пульсов каждой группы соединены с группой информационных входов соответствующего. узла формирования оценок, группа информационных выходов которого соединена с первой группой. информационных входов соответствую щего узла умножения, группа выходов каждого из которых соединена с соответствующей группой информационных ! входов узла суммирования, выход генератора тактовых импульсов соединен с тактовым входом второго коммутатора и первым тактовым входом узлов умножения блоков вычисления функционала стратегий, вторые тактовые входы которых и тактовый вход узла суммирования объединены и подключены к тактовым выходам узла формирования оценок, группы установочных входов узлов формирования оценок и узлов умножения являются соответственно второй и третьей группами установочньгх входов устройства, при этом узел формировании оценок блока вычисления функционала стратегий содержит группу регистров, !! групп элементов И, элемент ИЛИ и группу элементов ИЛИ, выходы которых являются группой информационных выходов узла, первые входы элементов И каждой группы объединены с соответствующим входом элемента ИЛИ и являются соответствующим информационным входом группы информационных входов узла, вторые входы элементов И каждой группы соединены с соответствующими выходами соответствующего регистра, выход элемента ИЛИ является тактовым выходом узла, ньгходы элементов И каждой группы соединены с соответствующими входами соответствующего элемента ИЛИ группы, а входы регистров образуют группу установочных входов узла.

1251096

I 25 1 096

Мп Мд Вот Фуйрр Ill

125 096

Pfgg

1251096 л9г1

11С1

11/i

%п

Puz 7

11, t

11Р1

11 с

111с с т

71ggg с

+ п

УУ j с Ж /7

45lt 43i2 43ip 41<

1251096

Составитель Э. Сечина

Техред N.Ходанич Корректор М. Самборская

Редактор И. Рыбченко

Заказ 4413/47

Тираж б71 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Л(-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r Ужгород, ул. Проектная, 4