Сигнатурный анализатор (его варианты)
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных устройств, преимущественно в случаях, когда требуется повышенная надежность контролирукщего оборудования . Отличительной особенностью анализатора является то, что он позволяет обеспечить автоматический самоконтроль непосредственно в процессе работы, т.е. при снятии сигнатур произвольных контролируемых последовательностей. Целью изобретения является расггирение функциональных возможностей за счет обеспечен11я самоконтроля в процессе работы . Поставленная цель достнгается за счет введения счетчика, двух триггеров , трех элементов И, элемента НЕ, элемента коммутации н блока умножения . 3 с.п.ф-лы, 5 ип, 3 табл. г (/)
СОЮЗ СОВЕТСНИХ
СОЦ МЛИСТИЧЕСНИХ
РЕСПУБЛИН
„.SU„„
15п 4 G 06 F Ii/16
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ф ..- ° . . ъ а
OllHCAHHE ИЗОБРЕТЕНИЯ 13
К А ВТОРСКОМУ СВИ4ЕТЕЛЬСТВУ
ЙН!ЛМI> > f, з ь (21) 381 7085/24-24 (22) 27. I I . 84 (46) 23. 08. 86. Бюл. Ф 31 (71) Всесоюзный научно-исследовательский институт электромеханики (72) Г.Х.Новик, С.И.Старчихин, . М.В.Шацкий и В.И.Кудряшов (53) 681.3 (088.8) (56) Электроника, 11ир, 1977, Ф 5, с.23-33.
6Al0.733.0.05ТО, с.37. (54) СИГНАТУРН11Й АНАЛИЗАТОР (ЕГО
BAPHAHThl) (57) Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных устройств, преимущественно в случаях, когда требуется повышенная надежность контролирунзцего оборудования ° Отличительной особенностью анализатора является то, что он позволяет обеспечить автоматический самоконтроль непосредственно в процессе работы, т.е. при снятии сигнатур произвольных контролируемых последовательностей. Целью изобретения является расширение функцио" нальных возможностей эа счет обеспечения самоконтроля в процессе работы. Поставленная цель достигается эа счет введения счетчика, двух триггерон, трех элементов И, элемента
HF.„ элемента коммутации и блока умножения. 3 с.п.ф-лы, 5 кл, 3 табл.
1252784
Формирователь сигнатур содержит ре гистр 55 сдвига, многонходовой сумматор 56 по модулю дна, информационные входы 57 и 58, синхронход
59, упранлялций вход 60, вход 61
Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных устройств, преимущественно в случаях, когда требуется повышенная надежность контролирующего оборудования.
11ель изобретения — расширение функциональных воэможностей за счет обеспечения самоконтроля в процессе работы. 1О
На фиг. 1 приведена функциональная схема сигнатурного анализатора, первый вариант; на фиг.2 — то же, второй вариант; на фиг.3 то же, третий вариант, на фиг.4 — функцио- 15 нальная схема формирователя сигнатур; на фиг.5 — функциональная схема блока умножения.
Сигнатурный анализатор по первому варианту (фиг.1) содержит форми- 20 ронатель 1 сигHатур, регистр 2 индикации, блок 3 сравнения, блоки 4 и S индикации, распределитель 6 импульсон, счетчик 7, триггеры 8 и 9, элементы И 10-12, элемент HE 13, эле- 25 мент 14 коммутации, блок 15 умножения, синхровход 16, управляющий вход 17 задания окна измерения, информационный вход 18.
По второму варианту сигнатурный анализатор (*иг.2) содержит формирователь 19 сигнатур, регистр 20 индикации, блок 21 сравнения, блоки
22 и 23 индикации, распределитель
24 импульсов, счетчик 25, триггеры
26 и 27, элементы И 28 — 30, элемент HF. 31, элемент 32 коммутации, блок 33 постоянной памяти, синхровход 34, управляющий вход 35 задания окна измерения, информационный вход
36.
Сигнатурный анализатор по третьему варианту фиг.3) содержит формирователь 37 сигнатур, регистр 38 индикации, блок 39 сравнения, блоки 40 45 и 41 индикации, распределитель 42 импульсов, счетчик 43, триггеры 44 н 45, элементы И 46 и 47, элемент
IIF HЛИ 49, элемент 50 коммутации, однанибратор 51, синхровход 52, управляющий вход 53 задания окна иэмерения, информационный вход
54. сброса, группу информационных выходов 62.
Блок 15 умножения содержит D -триггеры 63.1-63.4, днухвходовые сумматоры 64.1 и 64.2 по .модулю два, информационный вход 65, синхронход
66, выход 67.
Блок 15 умножения реализует последовательное потактоное умножение входной информационной последовательности на постоянный полином, в качестве кото ого выбирается полином, инверсный по отношению к характеристическому полиному сдвигового регистра формирователя сигнатур. На фиг.5 приведен пример функциональной схемы блока умножения, реализующего функцию умножения на полином (Х) = Х +
Ф
+Х+1.
Сигнатурный анализатор работает следующим образом.
В исходном состоянии 1цепи установки исходного состояния не показаны) н формирователь 1 сигнатур, регистр 2 индикации и в блок 15 умножения записывается нулевая информация, триггер 8 устананливается в нулевое состояние, состояние триггера 9 безразлично (при дальнейшем рассмотрении будем для определенности полагать, что он первоначально устанавливается в единичное состояние). Синхросигналы с входа 16 поступают постоянно на синхронходы счетчика 7, блока 15 умножения, формирователя
l сигнатур и распределителя 6 импульсов. При этом работа счетчика 7 запрещена нулевым потенциалом с выхода элемента И 11, в блоке 15 умножения по синхроимпульсам осуществляется потактовое умножение на постоянный полином нулевой информации с выхода элемента И 10, т.е. его состояние не изменяется, работа формирователя 1 сигнатур запрещена нулевым потенциалом с выхода триггера 8, работа распределителя 6 нмпчльсон 6 разрешена на три такта и он по первым трем импульсам поочередно выдает на трех своих выходах управляющие сигналы, которые обеспечивают последовательную реализацию следующих функций: сравнение н блоке 3 сравнения содержимого формирователя 1 сигнатур и регистра 2 индикации; запись н регистр 2 индикации содержимого формирователя I сигнатур;
3 1252 обнуление формирователя 1 сигна10
lo заднему фронту управляющего сигнала задания окна измерения (закрытие окна измерения) на управ- 50 лякнций вход формирователя 1 сигнатур продолжает поступать разрешающий сигнал с выхода триггера 8. С выхода элемента И 10 при этом на второй информационный вход формировате-55 ля 1 сигнатур поступает нулевая информация. Нулевой потенциал с входа 17, инвертируясь элементом НЕ 13, тур.
Так как в исходном состоянии в. формирователь I сигнатур и в регистр
2 индикации записана нулевая информация, то функционирование распределителя 6 импульсов не изменяет состояния указанных блоков. На второй и первый информационные входы
Формирователя I сигнатур подается нулевая информация соответственно с выхода элемента И 10 и с выхода элемента И 12, на второй вход которого подается нулевой потенциал с выхода блока 15 умножения. 15
По переднему фронту управляющего сигнала задания окна измерения, поступающего на вход 17, триггер 8 устанавливается в единичное состояние, разрешая работу формирователя 20
1 сигнатур и запрещая работу распределителя 6 импульсов. Одновременно на информационный вход 18 анализатора начинает поступать контролируемая информация. Она через элемент
И 10 поступает на второй информационный вход формирователя I сигнатур и по синхроимпульсам с входа 16 сворачивается по закону полинома, образукнцего регистр сдвига с обратными связями формирователя 1 сигнатур.
Одновременно контролируемая информация с выхода элемента И 10 поступает на информационный вход блока 15 умножения. Результата умножения входной информации на постоянный полином, инверсный по отношению к образующему регистру сдвига формирователя I сигнатур, поступает на второй вход элемента И 12. Однако по перед4С нему фронту сигнала с входа 17 триг— гер 9 установился в нулевое состояние и элемент И 12 закрыт нулевым потенциалом на первом входе. Таким образом, на первый информационный
45 вход формирователя 1 сигнатур поступает нулевая информация.
784 открывает элемент И ll и разрешает работу счетчика 7 с коэффициентом пересчета, где ь — разрядность сдвигового регистра, на базе которого реализован формирователь I сигнатур. По приходу H -го синхроимпульса после закрытия окна измерения сигналом с выхода переполнения счетчик 7 устанавливает триггер 8 в пулевое состояние. При этом запрещается работа формирователя I сигнатур и разрешается работа распределителя 6 импульсов, который осуществляет поочередную выдачу трех управляющих сигналов в блок 3 сравнения, регистр
2 индикации и формирователь 1 сигнатур, в результате чего предыдущее ." состояние формирователя сигнатур сравнивается с текущим состоянием, в случае их несовпадения с помощью блока 5 индикации индицируется ошиб" ка, текущее состояние формирователя сигнатур переписывается в регистр 2 индикации и индицируется блоком 4 индикации, а формирователь ) сигнатур обнуляется.
Работа рассмотренной схемы основана на том, что контролируемые последовательности являются, как правило, циклически повторяющимися, что и позволяет не только формировать сигнатуры этих последовательностей, но и сравнивать между собой две следующие друг за другом сигнатуры, обнаруживая так называемую "нестабильность сигнатур.
llo описанного момента работа анализатора не отличается от рабо гы известного устройства.
Перед приходом следующего переднего фронта сигнала с входа 17 сос,тояния элементов схемы следующие: триггер 8 находится в нулевом состоянии, формирователь 1 сигнатур обнулен, в регистре 2 индикации записано предыдущее состояние формирователя 1 сигнатур, счетчик 7 заперт, триггер 9 находится в нулевом состоянии. По приходу переднего фронта сигнала с входа 17 триггер 9 устанавливается в единичное состояние, и устройство работает аналогично с той разницей, что в данном случае элемент И 12 открыт и информация с его выхода поступает на первый информационный вход формировате ля I сигнатур. При этом осуществляется ее сложение по модулю два с
S 1252784 информацией, поступающей на второй и«формационньп вход формирователя I
А = х х,...x,OO...O
« гne x x, ...х — входная контролируемая последовательность длиной ;
« — разрядность сдвигоного регистра.
Как известно, регистр сдвига с обратными связями через сумматор по модулю два производит операцию вычисления остатка от деления многочлена входной последовательности на многочлен, инверсный по . тношению к обt0 разующему регистр сдвига.
Так,если сднигоный регистр образован многочленом
I5 а„е(0!,К=О,п1 и инверсный многочлен имеет вид
P„(x) = х "< Р,(-), то
В данном случае н качестве последовательности В выбирается последовательность
Тогда имеем
S(ÀÌ В) = S(AßА g (х)) — S(A) Ж S(A - )<. „(х) ) - S(A), так как многочлен последовательности
В / А (<,>„ (х) делится на < <„(х) без остатка и, следовательно, сигнатура зтой последовательности равна нулю.
Если н сигнатурном анализаторе появится неисправность, такая, как например, обрын, константные нНоль < няи "Единица" в формирователе сигнатур и т.д., то это приведет к тому, что соотношения нарушатся и следующие одна за другой сигнатуры не будут
-онпадать.
В табл.1 приведен пример формирования сигнатур нходной последовательности Л = )00)1)0)110001110000 формирователем сигнатур, реализованном на полиноме Р (х)=x + х + 1.
Первый столбец табл.I показывает процесс формиронания сигнатуры исходной последовательности. Сигнатура ранна 0101. Во втором столбце показано <«ормиро«ание сигнатуры произведения A << x) 55 сигнатур.
После окончания окна измерения
«а форм«ронатель 1 сигнатур,как и н первом случае, дополнительно пройдут в гинхроимпульсов. При этом по нторому информационному входу поступает нулевая информация, а по первому — последних бит произведения входной информации на постоянный полином. После окончания свертки данной суммарной" информации получившаяся сигнатура сравнивается с предыдущей, и н случае их несовпадения на блоке 5 индикации индицируется о<яибка. Далее работа аналиэатора повторяется.
При исправной схеме анализатора полученные сигнатуры будут совпадать, и, н то же время, значительный класс неисправностей анализатора будет приводить к несовпадению сиг— натур. Для оператора данное несовпадение индицируется блоком 5 индика- 25 ции как нестебильность сигнатуры.
Контролируемая последовательность может иметь временную нестабильность, что также будет приводить к индикации нестабильности сигнатуры.
Для того, чтобы отличить эти два случая, анализатор содержит элемент
14 коммутации, при переключении которого элемент И 12 закрывается и схема самоконтроля отключается. Если при этом продолжает индицироваться нестабильность, то она обуслонлена нестабильностью контролируемой последовательности, н протинном же случае н анализаторе присутствует 40 неисправность.
Принцип работы предлагаемого сигнатурного анализатора основан на том, что регистр сдвига с обратными сняэями через сумматор по модулю два,45 являю«гийся основой формирователя сигнатур, является линейной системой и для него справедлив принцип супер- позиции, т.е.
s(Аров)=В(А)Ж(в), где S (А), S (В) и S (А< <В) — сигнатуры о < m последовательностей А = а а ...а — Ь Ь,...h,„ А О Б) — (а <01< ),а (<) ", )... (а„,ЯЬ,„) (<) — знак сло....ения по модулю два.
В данном clIv Iàå в качестне по<ледовательности используется последовательность
7„(х) = х + а„,х +...ао, « л<
А,„(х ) = К (х ) !) „(х) + я „(х) 1
В = А !),„(х), где А = х„х,. х,, 52784
7 12
1 4 1 где (((х) х f (-) х (-4+ — + I ) х +х + 1.
4 ях.
А ((х) = 11011010111110001111
Сигнатура этой последовательности равна 0000.
В третьем столбце вычислена сигнатура суммарной последовательности
А®А g (х) . АЮА p (х) OI 000111001111 l 1 l I I 1. Ее сигнатура равна 0101, т.е. совпадает с сигнатурой последовательности А.
Пусть появилась какая-либо конкретная неисправность сигнатурного анализатора, например обрыв обратной связи со старшего разряда сдвигового регистра. Четвертый столбец таблицы показывает формирование сигнатуры последовательности А, а
1 пятый — последовательности АИА у(х)
Их сигнатуры равны соответственно
0000 и 0101, т.е. не совпадают, что и указывает на наличие неисправности в схеме.
Блок 33 постоянной памяти по второму варианту представляет собой постоянное запоминающее устройство с организацией (и+1) х 1 бит. Информация, записанная в нем, последовательно снимается с его выхода при подаче на адресные входы с выхода счетчика 25 последовательности чисел от О до (и+1) и представляет собой (и+1)-разрядный вектор, сигнатура которого равна нулю.
Работа анализатора аналогична описанной для анализатора по первому варианту.
Самопроверка в данном случае основывается на следующих соотношени5 I 0
I5
2S
40 формирователя сигнатур окно измерения удлиняется не на и тактов, а на (и+1) такт. В следующем окне измерения на первый информационный вход формирователя сигнатур из блока постоянной памяти подается до закрытия окна нулевая информация, а после закрытия — в течение (n+I) такта счета счетчика 25 постоянная кодовая последовательная комбинация имеющая нулевую сигнатуру. Эта комбинация зависит лишь от вида характеристического полинома сдвигового регистра формирователя сигнатур и является постоянной для данного сигнатурного анализатора.
В случае наличия какой-либо неисправности последовательные сигнатуры, как и в первом варианте, различаются между собой.
В табл.2 приведены примеры формирования сигнатур для той же входной последовательности и той же неисправности, что и в табл.1. В табл.2 столбец 1 показывает сигнатуру IOIO входной последовательности.
Столбец 2 — сигнатура постоянной кодовой последовательности 11001, которая для полинома Д
Сигнатурный анализатор по третьему варианту работает следующим образом.
Если А = х х1...х ОО...О, а
В =ЬЬ,...ЬМ и S/Â/ = О, то можно записать
S(АЯ4) = S(х,х,...х(bob Ь„„)
Я(А)Ю S(B) = S(A) .
Устройство работает следующим образом.
В первом окне измерения работа устройства аналогична описанному выше. Отличием является то, что для
По переднему фронту сигнала с входа 53 задания окна измерения триггер 44 устанавливается в единичное состояние, разрешая работу формирователя 37 сигнатур. Задним фронтом сигнала с входа 53 устанавливается в единичное состояние триггер
45, положительный перепад напряже ния на выходе которого вызывает срабатывание одновибратора 51. Импульс с выхода одновибратора 51, пройдя через элемент ИЛИ 49, устанавливает триггер 44 в нулевое состояние, прекращая тем самым форми1252784
1О
1О
Таким образом, для самопроверки в данном варианте используется то, что сдвигоный регистр формирователя сигнатур при подаче на его вход во З5 втором окне измерения последователь— ности нулей работает в режиме генератора псевдослучайной последовательности, при этом он циклически перебирает нсе возможные состояния 40 ,и и при подаче подряд»,2 — 1) нулей возвращается в исходное состояние.
Ряд неиспраннос гей сигнатурного анализатора нарушает это свойство и последовательные но времени сигнатуры в этом случае не совпадают между собой, что видно из табл.3, в которой для той же исходной контролируемой последовательности, что 50 и в табл.1 и 2, дань»: первый столбец — сигнатура входной последовательности 1110; второй столбец — сигнатура входной последовательности, к которой до- 55 банлено 2 — 1 = 15 нулей — 1110, ранна сигнатуре исходной последовательности; рование сигнатуры, Таким образом, длительность управляющего сигнала, поступакщего на управляющий вход фор.мирователя 37 сигнатур для первого окна измерения, совпадает с длительностью сигнала с входа 53 задания окна измерения.
По следующему переднему фронту сигнала с входа 53 схема работает аналогично, при приходе заднего
Фронта данного сигнала триггер 45 устанавливается в нулевое состояние, выработки сигналя однонибратором
5) не происходит и триггер 44 продолжает оставаться в единичном состоянии. При этом элемент И 46 заперт нулевым потенциалом с входа 53 и на информационный нход формирователя
37 сигнатур поступает нулевая информация. На обоих входах элемента 20
И 47 появляются единичные потенциалы и сигнал с его выхода разрешает работу счетчика 43. Счетчик подсчитывает синхроимпульсы, поступающие по входу 52, и при поступлении 25 л (2 — 1) импульсов выдает сигнал переполнения, который чере з элемент
ИЛИ 49 опрокидывает триггер 44, устанавливая его н нулевое состояние и прекращая тем самым формирование »0 сигнатуры. третий и четверть»й столбцы — то ж», что первый и второй, но при наличии той же неисправности — обрыва обратной связи со старшего разряда.
Сигнатуры равны c оотнетстненно
О101 и ОООО, т.е. не равны между собой, что указывает на наличие неисправности. формула изобретения
1.Сигнатурный а»»,1.»изатор, содержащий формирователь сигнатур, регистр индика»,ии, блок сравнения, первый и второй блоки индикации и распределитель импульсов, первый, нторой и третий выходы которого соединены соответственно с управляющим входом блока сравнения, с входом разрешения записи регистра индикации и входом сброса формирователя сигнатур, группа информационных ныходов которого соединена с группой информационных входов регистра индикации и с первой группой информационных входов блока сравнения, вторая группа информационных входон которого соединена с группой выходов регистра индикации и с группой информационных нходон первого блока индикации, причем выход блока сравнения соединен с входом второго блока индикации, а синхронход формирователя сигнатур соединен с синхровходом распределителя импульсон и является синхровходом сигнатурного анализатора, отличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения самоконтроля н процессе работы, и него введены счетчик с коэФФициентом пересчета г», где — разрядность формирователя сигна»ур, два триггера, три элемента И, элемент НЕ, элемент коммутации и блок умножения, причем управляющий вход задания окна измерения анализатора соединен с единичным входом первого триггера, со счетным входом второго триггера, первым входом первого элемента И и с входом элемента
HF., выход которого соединен с первым нходом второго элемента И, второй вход которого соединен с выходом первого триггера с управляющим нхоУ дом формирователя сигнатур и с разрешаюц»им входом распределителя г»м»»ульсов, выход второго эл» мента И соединен с ра» ре»я а»»г»»им вколола! с ч е т чик а °
1252784 выход переполнения которого соединен с нулевым входом первого триггера, выход второго триггера соединен с первым входом третьего элемента И, второй вход которого соединен с выходом блока умножения, третий вход третьего элемента И соединен с подвижным контактом элемента коммутации, размыкающий и замыкающий контакты которого соединены соотнетстненно с шинами единичного и нулевого потенциалов сигнатурного анализатора, выход третьего элемента И соединен с первым информационным входом формирователя сигнатур, второй информационный вход которого соединен с выходом первого элемента И и с информационным входом блока умножения, второй вход первого элемента И является информационным входом сигнатурного анализатора, счетный вход счетчика и синхровход блока умножения объединены и являются синхрояходами сигнатурного анализатора.
55
2. Сигнатурный анализатор, содержащий формирователь сигнатур, регистр индикации, блок сравнения, первый и второй блоки индикации и распределитель импульсов, первый, второй и третий вьжоды которого соединены соответственно с управляющим входом блока сравнения, с управляющим входом регистра индикации и входом сброса формирователя сигнатур, группы выходов которого соединены с группой информационных входон регистра индикации и с первой группой информационных нходов блока сравнения, вторая группа информационных входов которого соединена с группой выходов регистра индикации и с группой информационньж нходов первого блока индикации, причем выход блока сравнения соединен с входом второго блока индикации, а синхровход формирователя сигнатур соединен с синхровходом распределителя импульсов и является синхровходом сигнатурного анализатора, отличающий с ятем,что, с целью расширения функциональных воэможностей за счет обеспечения самоконтроля в процессе работы, в него введены счетчик с коэффициентом пересчета (п+!), где a - разрядность формирователя сигнатур, два триггера, три элемента И, элемент HF., элемент коммутации и блок
35 э постоянной памяти, причем управляющий вход задания окна измерения анализатора соединен с единичным входом первого триггера, счетным входом второго триггера, первым входом первого элемента И, с входом элемента ", ., выход которого соединен с первым входом второго элемента И, второй вход которого соеди нен с выходом первого триггера, с управляющим входом формирователя сигнатур и с разрешающим входом распределителя импульсов, вьиод второго элемента И соединен с разрешающим входом счетчика, вьжод переполнения которого соединен с нулевьм входом первого триггера, группа информационных выходов счетчика соединена с группой адресньж входов блока постоянной памяти, выход второго триггера соединен с первым вхо" дом третьего элемента И, второй вход которого соединен с вьжодом блока постоянной памяти, третий вход третьего элемента И соединен с подвижным контактом элемента коммутации, размыкающий и замыкающий контакты которого соединейы соотнетстненно с шинами единичного и нулевого потенциалов, выход третьего элемента И соединен с первым информационныч входом формирователя сигнатур, втоРой информационный вход которого соединен с выходом первого элемента
И, второй вход первого элемента И является информационным входом сигнатурного анализатора, счетный вход счетчика соединен с синхровходом сигнатурного анализатора.
3 . Сигнатурный анализатор, содержащий формирователь сигнатур, регистр индикации, блок сравнения, первый и второй блоки индикации и распределитель импульсон, первый, второй и третий ныходы которого соединены соответственно с управляющим входом блока сравнения, с управляющим входом регистра индикации и входом сброса формирователя сигнатур, группа информационных выходов которого соединена с группой информационных нходон регистра индикации и с первой группой информационных входов блока сравнения, вторая группа информационных входов которого соединена с группой выходов регистра индикации и с группой информационньж входов первого блока индикации, выход блока
2784
)25!
4 элемента И, второй вход которого соединен с выходом первого триггера, с управляющим входом формирователя сигнатур и с разрешающим входом распределителя импульсов, выход второго элемента И соединен с разрешающим входом счетчика, выход переполнения которого соединен с первым входом элемента ИЛИ, выход второго триггера
)О через последовательно соединенные размыкающий и подвижный контакты элемента коммутации и одновибратор соединен с вторым входом элемента
ИЛИ, выход которого соединен с ну)5 левым входом первого триггера, второй вход первого элемента И является информационным входом сигнатурного анализатора, выход первого элемента И соединен с информа
20 ционным входом формирователя сигнатур, синхровход счетчика соединен с синхровходом аналиэато ра. сравнения соединен с входом второго блока индикации, синхровход формиро-, вателя сигнатур соединен с синхро входом распределителя импульсов и является синхровходом сигнатурного анализатора, о т л и ч а ю щ и и с я тем, что, с целью расширения функциональных воэможностей эа счет обеспечения самоконтроля в процессе ра,оты, в него введены счетчик с коэффициентом пересчета (2 — 1), где
ll
)) — разрядность формирователя сигнатур, два триггера, два элемента И, элемент НЕ, элемент ИЛИ, элемент коммутации и одновибратор, причем управляющий вход задания окна измерения анализатора соединен с единичным входом первого триггера, со счетным входом второго триггера, с первым входом первого элемента И, с замыкающим контактом элемента коммутации и с входом элемента НЕ, выход которого соединен с первым входом второго Таблица l, I
3 4 J 5
110001100000000
11000
I О 1 О О
О I l О О
0 1 I 1 0 О 0 О 1 0 0 1 I 0 0
1 1 I О 0 О 1 I 1 1
1 0 1 1 I
10011
1 0001 0 1 1 1 0 1...11 1 1
1 1 l I 1
1 I I 1 1
110 1 011101001 I
1)1100)011
1010)
0 1 0 I О
0 l I 0 1
I 1 0 I
1 ) 1 I 0
I О I 1 1
0 1 1 1
1 001 1
1 1 0 1 1
010001001
)11010110010001 !
11100111010000
0100010111
010001011
0011010001
1 1 000 0 0000
О I 1 1 0 О 1 1 0 0
1 1 О 1 1 0 I 1 I 1
I 0101 I 0111
0001011011
I 100110101
1 01 00 О 00) 0
1 1 01 0 О 0001
01110)0100
1 0 1 1 1 1 О 1 0 1
l 10111)0 I 0
1010110101
1252784
Продолжение табл.l.
01)1110111110000001011010
I 001 I
1 000) 00113
010 1 1
0010110000101010000010101
Таблица 2
l 1 I!000000
0 I 1 I 1
О О 1 I I
010 1 1
0 0101
01010
l 1000
I 01 00
О 001 О
О 0001
1 0000
I l 000
0 1 1 0 О
l О 1 I 1
10011
I 0001
О 1 000
10100 ! О 1 О
10101
0 I 1 О 1
О 0 1 I О
I 10)1
11101
О 0000
О 0000
О 0000
О 0000
О 0000
О 0000
О 0000
О 0000
О 0000
О 0000
0 0000
0 0000
О 0000
О 0000
О 0000
01000000110101
1)0100000011010
) 1 000 I I 000 1 1 000
О 1 1 1 О О 1 1 1 О О ) 1 I О
01! I )011))011!
1 001 1 1 1 О I 1 1 01 I
3 0001 1 O I 01 I 0) 01
10100110011)00
1101010100)0100
l 01011010) l 0)0
010!00))0101)01
О 1 1 О 1 О I 1 О О 1 ) 1 0
О О l 1 О О I 1 I 1 О I I ) I
1!01110)1110111
) 1 ) О 1 1 1 О ) 1 ) 1 О 1 1
l 1110 l 0101101 Ol ! О 1 I 1 О О О 1 0 I I 0 ) 0
I 00110000)0 I l 01
00)000000010111
1)01011011
1252784
1 0 I 1 1
1 001 I
1 000) 10)11
1 001 1
1 0001
1101011010
I 0 I 01
10101
0 ) 1 0 1
011)0
0 I 1 I 1
1 0 1 1 )
I l 011
1 010
1 101 1
11101
11011
) 1 1 О 1
110001)000
0111001110
010000)000
1 01 00 l 01 00
1 1010 1 1010
0 I 0 I 0 0 I 0 1 0
0110)01101
0011000110
111101))10
0 1 ) 1 I
0 0 1 1 1
0 1 0 1 1
00101
0)010
0 1 I 0 1
0 0 1 I 0
0 001 l
01001.00100
000)0
I 1000
0 ) 100
10) I l
11011
1 01 01
0 001 0
11001
1 0100
Таблица 3
1 000
0 1 I 00
1 0 I I I
I l 0 1 1
1 01 01
11001
I О I 00
0 I 1 0 1
0 1 1 I 1
10))1
11011
1 О I О)
0 00 I 0
0 000!
0 0000
0 0000
0 0000
0 0000
0 0000
0 000
0 0000
0 0000
0 0000
1252784
Продлн)!е табл 3
0 0001
0 1 000
0 1 1 0 0
0 1 I 1 0
0 0000
0 0000
0 0000 !
00000!
252784
Фиг 3
Фиг Х
Составитель Н. Торопова
Редактор В. Петраш Техред В. Кадар Корректор А. Обручар
Заказ 4621/49 Тираж 671 Годписное
ВНИИПИ Государственного комитета СССР по делаи изобретений и открьгтий
113035, Москва, Ж-35, Раушская наб., д.4/5
Пюоичволственно-полиграфическое предприятие, г.Ужгород, ул. Проектная, 4