Устройство для защиты тиристорного инвертора напряжения
Иллюстрации
Показать всеРеферат
Изобретение относится к электротехнике и может быть использовано при защите вторичных источников питания . Цель изобретения - расширение функдаональных возможностей для защиты. Устр-во содержит блок импульсно-фазового управления (БИФУ) 1 вентилями 2-7 инвертора БИФУ 8 коммутирующими вентилями 9-16,блок управления (БУ) 17 тиристором (Т) 18, БУ 19 гасяощм Т 20, БУ 23 Т 24 перезаряда, элементы задержки 25 и 28, триггеры 29, 32 и 33, элемент суммирования команд на включение. Введенная цепь обратной связи подключена через диод 35 к коллектору транзистора формирователя-усилителя БУ 19 и базе транзистора формирователя-усилителя БУ 23. В случае непредусмотренного одновременного отпирания транзисторов в БУ 19 и 23, например,вследствие снижения уровней напряжения питания системы управления транзистор в БУ 23 не открывается и развитие тока короткого замыкания в последовательно соединенных с источником тиристорах невозможно . 2 ил. О W Гйм Сием, го
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (19) (И) (51) 4 Н 02 Н 7/122
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPGHOMV СВИДЕТЕЛЬСТВУ ба
Си
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
; (61) 936198 (21) 3831545/24-07 (22) 25.12.84 (46) 23.08.86. Бюл. В 31 (71) Отделение Всесоюзного научноисследовательского института электромеханики (72) Н.И.Канашев (53) 621.316.945.4(088.8) (56) Авторское свидетельство СССР, У 936198, кл. Н 02 Н 7/122, 1980. (54) УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ТИРИСТОРНОГО ИНВЕРТОРА НАПРЯЖЕНИЯ (57) Изобретение относится к электротехнике и может быть использовано при защите вторичных источников питания.Цель изобретения — расширение функциональных возможностей устр-ва для защиты. Устр-во содержит блок импульсно-фазового управления (БИФУ) 1 вентилями 2-7 инвертора> БИФУ 8 коммутирующими вентилями 9-16,блок управления (БУ) 17 тиристором (Т)
18, БУ 19 гасящим Т 20, БУ 23 Т 24 перезаряда, элементы задержки 25 и
28, триггеры 29, 32 и 33, элемент суммирования команд на включение, Введенная цепь обратной связи подключена через диод 35 к коллектору транзистора формирователя-усилителя БУ 19 и базе транзистора формирователя-усилителя,БУ 23. В случае непредусмотренного одновременного отпирания транзисторов в БУ 19 и
23, например, вследствие снижения уровней напряжения питания системы управления транзистор в БУ 23 не открывается и развитие тока короткого замыкания в последовательно соединенных с источником тиристорах невозможно ° 2 ил.
1 12528
Изобретение относится к электротехнике и может найти применение при разработке систем защиты тиристорных преобразователей, преимущественно предназначено для системы защиты автономного инвертора в установке гарантированного питания, связанной с системой жизнеобеспечения и является усовершенствованием известного устройства по 1О авт. св. Ф 936 198.
Целью изобретения является ðàñширение функциональных возможностей устройства для защиты путем предотвращения возникновения аварийного 15 процесса в случае непредусмотренного алгоритмом управления тиристорами одновременного включения тиристоров инвертора и устройства защиту.
На фиг. 1 представлена функцио- ?0 нальная схема устройства; на фиг. 2— блоки управления гасящим тиристором и тиристором перезаряда и подключение к ним цепи обратной связи.
?5
Схема содержит блок импульсно-фазового управления 1 вентилями инвертора, выходами подключенный соответственно к управляющим электродам вентилей 2-7 инвертора, бпок импульснофазового управления 8 коммутирующими
30 вентилями, выходами подключенный соответственно к управляющим электродам коммутирующих вентилей 9-16, блок управления 17 тиристорным ключом 18, блок управления 19 гасящим гиристо- 35 ром 20, конденсатор 21, дроссель 22,. блок управления 23 тиристором перезаряда 24. Вход блока управления 23 через первый элемент задержки 25 подключен к входу блока автоматичес — 40 кого повторного включения (AIIB) 26 и одному входу элемента суммирования команд на отключение 27, выходом подключенного к входу второго элемента задержки 28 и к одному входу триг- <5 гера 29, выход которого подключен к одному входу элемента И-НЕ 30, другой вход которого подключен к одному входу элемента И-НЕ 31, другим входом подключенного к выходу триг- 50 гера 32, один вход триггера 32 подключен к одному входу триггера 33 и к выходу элемента 34 суммирования команд на включение инвертора. Другой вход триггера 33 подключен к выходу 55 второго элемента задержки 28, а выход — к входу блока 8, соответствующий выход которого подключен к соединенным вместе входам элементов
30 и 31. Выход элемента 30 подключен к другому входу триггера 32.
Вход блока управления 1 подключен кс входу блока 17 управления ключевым тиристором и выходу триггера 29, Выход блока АПВ 26 подключен к одному входу элемента 34 суммирования команд на включение, другой вход которого предназначен для ввода сигнала на включение инвертора.Вход блока управления 19 соединен с одним входом элемента суммирования на отключение 27 и входом блока 26.Кроме того, схема содержит дополнительную цепь обратной связи, включенную между выходными транзисторными формирователями — усилителями управляющих импульсов в блоках управления
19 и 23, осуществленную через диод 35, который соединен катодом с цепью коллектора выходного транзисторного формирователя — усилителя блока управления 19, а анодом — e базовой цепью выходного транзисторного формирователя-усилителя блока управления 23.
Устройство работает следующим образом.
При нормальной работе инвертора дополнительная цепь обратной связи не оказывает никакого влияния на работу устройства, хотя при каждом включении гасящего тиристора 20 (при работе защиты) к базовой цепи выходного транзисторного формирователя-усилителя управляющих импульсов в блоке 23 для тиристора перезаряда 24 прикладывается через диод
35 низкий потенциал (нулевой) с коллекторной цепи выходного транзисторного формирователя-усилителя управляющих импульсов (в блоке 19) для гасящего тиристора, запрещающий отпирание транзистора выходного каскада формирователя-усилителя управ- ляющих импульсов для тиристора пере- заряда.
В случае непредусмотренного алгоритмом управления одновременного воздействия импульсов на отпирание транзисторов в блоках 19 и 23, а также и в блоке 8 и в блоке 1,которое может произойти, например, вследствие недопустимого снижения уровней напряжения пи тания системы управления, транзистор выходного каскада в блоке 23 не может открыться вследствие эапрещающепроцесса является возможным.
Сигн
ЛЩ
Фиг.2
Составитель О.Мещерякова
Техред М. Ходанич Корректор Е. Сирохман
Редактор П. Коссей
Заказ 4627/53 Тираж 612 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, K-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
3 1252 го влияния дополнительной цепи обрат ной связи и,следовательно, не может быть передан управляющий импульс для тиристора переэаряда 24 и не может возникнуть аварийный процесс, поскольку окажется невозможным одновременное включение последовательно соединенных с источником тиристоров
20 и: 24 либо тиристоров 15 и 16> либо 5 и 2, или 7 и 4,.или 3 и 6, че- 10 реэ которые мог бы возникнуть ток короткого замыкания источника постоянного тока, При отсутствии этой дополнительной цепи обратной связи между выходными каскадами блоков
19 и 23 возникновение аварийного
Формула. изобретения
20 . Устройство для защиты тиристорно го инвертора напряжения по авт.св.
865 4
11- 936198, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных воэможностей устройства для защиты путем предотвращения возникновения аварийного процесса в случае непредусмотренного алгоритмом управления тиристорами одновременного включения тиристоров инвертора и тири торов устройства защиты, в него введена цепь обратной связи, выполненная на диоде,а блоки управления гасящим тиристором и тиристором переэаряда включают в себя выходные транзисторные формирователи-усилители,причем диод цепи обратной связи анодом подключен к базовой цепи выходного транзисторного формирователяусилителя блока управления тиристором перезаряда, а катодом — к цепи коллектора выходного транзисторного формирователя-усилителя блока управления гасящим тиристором,