Устройство для автоматического контроля качества цифрового канала

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике передачи информации. Цель изобретения - повышение достоверности при одновременном уменьшении времени контроля. Устройство содержит входной блок 1, элемент ИЛИ 2, задающий генератор 3, делитель 4 частоты, регистр 5, блок 6 фазирования циклов, блок 7 элементов сравнения, счет (Л С

союз советских

СОЦИАЛИСТИЧЕСНИХ

РЕСПУ БЛИН

1д1) 1 Н 04 B 3/46

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Ц, К ASTOPCHOMV СВИДЕТЕЛЬСТВУ

БИЛА „ (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО

КОНТРОЛЯ КАЧЕСТВА ЦИФРОВОГО КАНАЛА (57) Изобретение относится к технике передачи информации. Цель изобретения — повышение достоверности при одновременном уменьшении времени контроля. Устройство содержит входной блок 1, элемент ИЛИ 2, задающий генератор 3, делитель 4 частоты, регистр 5, блок 6 фазирования циклов, блок 7 элементов сравнения, счетВандал загщлт"- " сРододен"

Яя йк

OCYQAPCTBEHHbM HOMME T CCCP

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТИЙ (2l) 3878238/24-09 (22) 27.03 ° 85 (46) 23.08.86. Бюл. 11 31 (72) И.Д. Линник, Н.А. Гура н А.M.Mè— хайлов (53) 621.394.66(088,8) (5e) Авторское свидетельство СССР

9 447852, кл. Н 04 В 3/46, 1972.

Гуров В.С. и др. Передача дискретной информации и телеграфня. — N.:

Связь, 1974, с. 286-287, рис. 9.14.

„„Я0„„1252957 A 1

1252957 чик 8, блок 9 считывания результатов измерений 9, блок памяти, блок 11 подключений, блок 12 отображения, формирователь 13 пороговых значений, ключи 14 и 15, блок 16 опроса, блок 17 сканирования, анализатор 18 сигнала, формирователь 19 сканирующих импульсов. Если в процессе сеанса измерений поступит сигнал занятия измеряемого цифрового канала для передачи и информации (например, сигнал Вызов"), то анализатор 18 сформирует сигнал лКанал занятп, под воздейстИзобретение относится к технике передачи информации по цифровым каналам и может использоваться для оперативного автоматического контроля качества цифровых каналов.

Цель изобретения — повышение достоверности при одновременном уменьшении времени контроля.

На чертеже представлена структурная электрическая схема предложенного устройства.

Устройство для автоматического контроля качества цифрового канала содержит входной блок 1, элемент

ИЛИ 2, задающий генератор 3, делитель 4 частоты, регистр 5, блок 6 фазирования циклов, блок 7 элементов сравнения, счетчик 8, блок 9 считывания результатов измерений, блок 10 памяти, блок ll подключений, блок 12 отображения, формирователь 13 пороговых значений, первый 14 и второй 15 ключи, блок 16 опроса, блок 17 сканирования, анализатор 18 сигнала, формирователь 19 сканирующих импуль" . сов.

Устройство работает следующим образом.

Блок 17 сканирования осуществляет последовательный опрос занятости каналов с помощью блока 16 опроса. Если.опрашиваемИ канал.занят, то формирователем 19 сканирующих имнульсов формируется импульс продвижения и блок 17 сканирования переключается для опроса занятости очередного канала, а если какал свободен (нали5 !

О IS

35 вием которого устройство отключается от измеряемого канала. При этом блок б обнаружит сбой цикловой синхронизации и сформирует соответствующий сигнал, например, "Нет фазы, по которому заблокируется счетчик ошибок счетчиком 8 и прекратит работу делитель 4. Формирователем 19 сформируется импульс продвижения и блок 17 переключится для onроса занятости и подключения для измерений очередного канала. 1 ил. чие в канале сигнала КК), то он подключается для измерений с помощью входного блока 1.

Последовательность кодовых комбинаций сигнала КК из цифрового.канала, подключенного для измерений, поступает на первые информационные входы блока 6 фазирования циклов и блока 7 элементов сравнения, а через первый ключ 14 и элемент ИЛИ 2 поступает на вход регистра 5. С выхода регистра 5 последовательность КК поступает на вторые входы блоков 6 и 7. Когда в регистр 5 правильно (безошибочно) записывается кодовая комбинация (КК) и осуществляется ее цикловое фазирование, по сигналу управления с выхода блока б регистр 5 замыкается через второй ключ 15 "в кольцо" и начинает работать автономно в качестве эталонного датчика КК.

Кроме того, по сигналу управления с выхода блока 6 разблокируется и устанавливается в исходное состояние счетчик 8 и запускается делитель 4 частоты, который начинает отсчет времени сеанса измерений путем деления сигнала с выхода задающего генератора 3 °

После окончания сеанса измерений сигналом управления с выхода делителя 4 блокируется счетчик ошибок счетчиком 8, считывается результат измерений из счетчика 8 в блок 10 памяти соответствующего канального комплекта через блок 9 н формируется формирователем 19 импульс продвижения, 1252957 под воздействием которого блок 17 сканирования переключается для опро са занятости очередного канала. В блоке 10 памяти задаются соответствующие пороговые значения сигналом с выхода формирователя 13 пороговых значений.

15

25

Формула изобретения

Устройство для автоматического контроля качества цифрового канала, содержащее последовательно соединенные входной блок, блок элементов сравнения и счетчик, первый ключ, информационный вход которого соединен с выходом входного блока, блок фазирования циклов, первый вход которого соединен с выходом входного блока, блок отображения, последоваму входу блока считывания результатов измерений, управляющие входы которого соединены с выходами блока опроса, соответствующие входы фор40 мирователя сканирующих импульсов и входного блока соединены с выходами блока сканирования и выходами блока опроса, управляющий вход блока памяти соединен с выходом формирователя

45 пороговых значений.

Составитель Е. Голуб

Редактор А. Козориз Техред И.Верес Корректор Л. Патай

Заказ 4632/58 Тираж 624 Подпис ное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Если в процессе сеанса измерений поступит сигнал занятия измеряемого цифрового канала для пер 1ачи информации (например, сигнал "Вызов" ), то анализатор 18 сигнала сформирует сигнал "KaH занят", под воздействием которого устройство отключится от измеряемого канала. При этом блок 6 обнаружит сбой цикловой синхронизации и сформирует соответствующий сигнал, например, "Нет фазы", по которому заблокируется счетчик ошибок счетчиком 8, и прекратит работу (заблокируется) делитель 4, Формирователем 19 сформируется импульс продвижения и блок 17 переключится для опроса занятости и подключения для измерений очередного канала. После подключения очередного канала для измерений повторяется алгоритм фазирования, ведения анализа качества канала и считывания результатов эа сеанс измерения в блок 10 памяти, а из него через блок 11 — в блок 12 отображения. тельно соединенные зацающий генератор, делитель частоты и формирователь сканирующих импульсов, о т л ич а ю щ е е с я тем, что, с целью повышения достоверности при одновременном уменьшении времени контроля, в него введены формирователь пороговых значений, анализатор сигнала, вход которого соединен с выходом входного блока, последовательно соединенные блок сканирования, вход которого соединен с выходом формирователя сканирующих импульсов, и блок опроса, управляющий вход которого соединен с выходом анализатора сигнала, последовательно соединенные блок считывания результатов измерений, тактовый вход которого соединен с выходом делителя частоты, блок памяти и блок подключений, выход которого подключен к входу блока отображения, последовательно соединенные второй ключ, элемент ИЛИ, второй вход которого соединен с выходом первого ключа, и регистр, второй вход и выход которого соединены соответственно с выходом задающего генератора и объединенными вторыми входами блока фазирования циклов и блока элементов сравнения, выход блока фазирования циклов подключен к управляющим входам первого и второго ключей, счетчика и делителя частоты, выход которого подключен к входу сброса счетчика, выход которого подключен к информационно