Устройство для корреляционного приема фазоманипулированных псевдослучайных сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике и может использоваться в системах передачи дискретной информации . Цель изобретения - сокращение времени приема фазоманипулированных псевдослучайных сигналов. Устройство содержит смеситель 1, широкополосшлй усилитель 2 промежуточной частоты , фазовый демодулятор 3, узкополосный усилитель 4 промежуточной частоты , фазовый детектор 5, опорный гетеродин 6, фильтр 7 нижних часют, управляющий элемент 8, управляемый генератор 9, сумматор 10, ЦАП 11, амплитудный детектор 12, ключ 13,компаратор 4, блок 15 управления, дешифратор 16, блок 17 слежения за задержкой. Дается выполнение блока управления и блока слежения за задержкой. Цель изобретения достигается за счет введения дешифратора 16, амплитудного детектора 12, ключа 13, компаратора.14, блока 15 управления , ЦАП 11 и сумматора 10. 2 з.п.ф-лы. 2 иЛ, о (Л Ч5
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК д1) 4 Н 04 1- 27/22 7/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ И
Н A BTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3824945/24-09 (22) 15.11.84 (46) 23.08.86. Бюл. Ф 31 (71) Всесоюзный заочный электротехнический институт связи (72) Л.Е.Варакин и А.Ю.Гончаренко (53) 621.394.62 (088.8) (56) Спилкер Дж. Цифровая спутниковая связь. Перев. с англ./Под ред.
В.В.Маркова. М.: Связь, 1979, с.592.
Авторское свидетельство СССР
Ф 710008, кл. Q 01 $ 7/46, !976 ° (54) УСТРОЙСТВО ДЛЯ КОРРЕЛЯЦИОННОГО
ПРИЕМА ФАЗОМАНИПУЛИРОВАННЦХ ПСЕВДОСЛУЧАЙНЫХ СИГНАЛОВ (57) Изобретение относится к радиотехнике и может использоваться в системах передачи дискретной информации. Цель изобретения — сокращение
„„SU„,, 1252964 А 1
t времени приема фазоманипулированных псевдослучайных сигналов. Устройство содержит смеситель l широкополосный усилитель 2 промежуточной частоты, фазовый демодулятор 3, узкополосный усилитель 4 промежуточной частоты, фазовый детектор 5, опорный гетеродин 6, фильтр 7 нижних частот, управляющий элемент 8, управляемый генератор 9, сумматор 10, ЦАП 11, амплитудный детектор 12 ключ 13,компаратор 14, блок !5 управления, дешифратор 16, блок 17 слежения за задержкой. Дается выполнение блока управления и блока слежения за задержкой. Цель изобретения достигается за счет введения дешифратора б, амплитудного детектора 12, ключа 13, компаратора 14, блока 15 управления, ЦАП 11 и сумматора 10.
2 з.п.ф-лы. 2 ил, 1252964
15
35
55
Изобретение относится к радиотехнике и может быть ислользовано в радиосистемах передачи дискретной информации, а также в совмещенных измерительно-информационных системах, использующих фаэоманипулированные псевдослучайные радиосигналы.
Цель изобретения — сокращение времени приема фазоманипулированных псевдослучайных сигналов.
На фиг. 1 приведена структурноэлектрическая схема устройства для корреляционного приема фазоманинулированных псевдослучайных сигналов; на фиг. 2 — структурно-электрическая схема блока управления.
Устройство для корреляционного приема фазоманипулированных псевдослучайных сигналов содержит смеситель 1, широкополосный усилитель 2 промежуточной частоты (ШУПЧ), фазовый демодулятор 3, узкополосный усилитель 4 промежуточной частоты (УПЧ)., фазовый детектор 5, опорный гетеродин 6, фильтр 7 нижних частот (ФНЧ), управляющий элемент 8, управляемый генератор 9,сумматор IO, цифроаналоговый преобразователь (ЦАП) ll, амплитудный детектор 12, ключ 13, компаратор 14 блок l5 управления, дешифратор 16. Блок 17 слежения за задержкой содержит регистр 18 сдвига, тактовый генератор 19, первый 20 и второй 21 перемножители, узкополосные
УПЧ 22 и 23, амплитудные детекторы
24 и 25, блок 26 вычитания, фильтр 27 нижних частот (ФНЧ). Блок 15 управления состоит из RS-триггера 28, элемента И 29 и счетчика 30.
Устройство для корреляционного приема фазоманипулированных псевдослучайных сигналов работает следующим образом.
Перед началом работы на четвертый вход блока 15 с пульта управления системы поступает импульс (для этого оператор нажимает кнопку на пульте), устанавливающий RS-триггер 28 блока
15 в состояние "1" и обнуляющий счетчик 30. На управляющий вход компаратора 14 подается постоянное пороговое напряжение, величина которого определяется допустимой вероятностью ложной синхрониэапии и уровнем сигнала на выходе амплитудного детектора 25 в режиме синхронизма и моменты, когда открывается ключ 13, На входе устройства осуществляется перенос входного сигнала на промежуточную частоту в смесителе 1, далее через
ШУПЧ 2 сигнал поступает на входы первого 20 и второго 21 перемножителей, на другие входы которых с выходов (п+1)-ro и (п-1)-го разрядов регистра 18 подаются модулирующие псевдослучайные последовательности, сдвинутые один относительно другого на 2,, где о — длительность-одного элемента псевдослучайной последовательности. Если одна из опорных псевдослучайных последовательностей совпадает по задержке с входным сигналом в большей степени, чем другая, то в соответствующем перемножителе 20 или
21 произойдет более полное восстановление несущей входного сигнала, а на выходе соответствующего амплитудного детектора 24 или 25 появится напряжение, превышающее напряжение на выходе другого канала. Разность этих напряжений с выхода блока 26 через
ФНЧ 27 поступает на вход тактового генератора 19 и осуществляет подстройку его частоты. После устаковления синхронизма по задержке с выхода
n-ro разряда. регистра 18 синхронная опорная псевдослучайная последовательность поступает на вход фазового демодулятора 3, на другой вход которого поступает входной фазоманипули.рованный сигнал с выхода ЩУПЧ 2. В фазовом демодуляторе 3 происходит сжатие входного сигнала по спектру, I и восстановленная несущая с выхода . фазового демодулятора 3 через узкополосный УПЧ 4 поступает на вход амплитудного детектора 25, с выхода которого сигнал через ключ 13, открываемый импульсами, поступающими с выхода дешифратора 16 в моменты окончания формируемой на выходе п-ro разряда регистра 18 сдвига опорной псевдослучайной последовательности, подается на вход компаратора 14. Выход компаратора 14 подключен к первому входу блока 15. В режиме захвата по частоте каждый раз в момент окончания очередной опорной псевдослучайной последовательности выходное напряжение амплитудного детектора 25 сравнивается с пороговым уровнем компаратора 14 ° Если имеется частотная расстройка, сигнал на выходе компаратора 14 отсутствует, RS-триггер 28 блока 15 находится в состоянии "1" и импульсы с выхода дешифратора 16, 3 12529 поступающие на второй вход блока 15, которым является второй вход элемента И 29 блока 15, проходят через элемент И 29 на счетный вход счетчика
30 блока 15, так как на первый вход элемента И 29 подана логическая "1" с выхода RS-триггера 28 блока 15 К старших разрядов счетчика 30 являются выходом блока 15 и подключены к входу ЦАП 11. Выходное напряжение 10
ЦАП ll через сумматор 10. на другом входе которого до момента захвата по частоте управляющее напряжение отсутствует, поступает на управляющий элемент 8 и устанавливает значение >5 частоты управляемого генератора 9,соответствующее определенному частотному интервалу полосы захвата. Частота управляемого генератора 9 остается неизменной в течение времени, от- 20 веденного на захват частоты сигнала в каждом частотном интервале и определяемого числом поступивших с выхода дешифратора 16 импульсов. При изменении содержимого, младшего из К 25 задействованных разрядов счетчика 30, меняется управляющее напряжение на выходе ЦАП ll и управляемый генератор 9 скачком переключается на новую частоту, соответствующую соседнему 30 частотному интервалу полосы захвата, и так до тех пор, пока в одном из частотных интервалов произойдет зах"ват частоты. В этот момент выходной сигнал амплитудного детектора 25, З5 поступающий через ключ !3 на компаратор 14, превышает пороговый уровень, На первый вход блока 15 поступает импульс, переключающий RS-триггер 28 блока 15 в состояние "0", при этом 4р элемент И 29 блокируется, а содержимое счетчика 30 и выходное напряжение ЦАП 11 фиксируется. Управляющее напряжение подается на вход управляющего элемента 8 с выхода сумматора 41
10 и представляет собой сумму постоянной составляющей, которая поступает на первый вход сумматора 10 с выхода ЦАП 11, и переменной составляющей, которая поступает на второй вход сумматора 10 с выхода ФНЧ 7.
В режиме сиихронизма формируемая на выходе и-го разряда регистра 18 псев- дослучайная последовательность и когерентный сигнал иа выходе управляе- мого геиерато1.а 9 могут быть использованы для корреляционного приема информации. Задержк псевдослучайбч 4 ной последовательности, снимаемой с и-го разряда регистра 18, относительно излучаемой передатчиком может быть использована для измерения расстояния до объекта управления, а частота сигнала с выхода управляемого генератора 9 — для измерения скорости объекта. формула изобретения
1. Устройство для корреляционного приема фазоманипулированных псевдослучайных сигналов, содержащее последовательно соединенные смеситель, IDHpoKoIIoJIocHblA усилитель промежуточной частоты (ИУПЧ) фазовый демодулятор, узкополосный усилитель промежуточной частоты (УПЧ), фазовый детектор и фильтр нижних частот .(ФНЧ), а также управляющий элемент, выход которого через управляемый генератор подключен к первому входу смесителя, опорный гетеродин, выход которого подключен к другому входу фазоsего детектора, и блок слежения за задержкой, к входу которого подключен выход ИУПЧ, а выход блока слежения за задержкой подключен к другому входу фазового демодулятора, причем второй вход смесителя являешься входом, а выходы управляемого генератора и блока слежения за задержкой— соответственно выходами устройства, отличающееся тем, что, с целью сокращения времени приема фазоманипулированиых псевдослучайных сигналов, введены дешифратор и последовательно соединенные амплитудный детектор, ключ, компаратор, блок управления, цифроаналоговый преобразователь (ЦАП) и сумматор, при этом (n+1) дополнительных выходов блока слежения за задержкой через дешифратор подключенны . к объединенным второму входу ключа и второму входу блока управления, к третьему входу которого подключен {и+2)-й дополнительный выход блока слежения за задержкой, а четвертый вход блока управления является входом сигнала установки нуля, выход узкополосного УПЧ подключен к входу амплитудного детектора, а выход ФНЧ через сумматор — к входу управлякицего элемента.
2. Устройство по п.l, о т л и— ч а ю щ е е с я тем, что блок управления содержит последовательно сое1 252964
Составитель О. Константинова
Техред И.Верес
Редактор А.Козориз
Корректор В.Бутяга
Подписное
Заказ 4632/58
Тираж 624
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раувская наб., д.4/5
Производственно-полиграфическое предприятие, r.Óæãîðoä, ул.Проектная, 4 диненные RS-триггер, элемент И и счетчик, при этом R-вход RS-триггера, другой вход элемента И и тактовый вход счетчика являются первым, вторым и третьим входами блока управления, четвертым входом которого является S-вход КБ«триггера, объединенный с входом установки нуля счетчика, выходы которого являются выходами блока управления.
3 ° Устройство по п.1, о т л и— ч а ю щ е е с я тем, что блок слежения за задержкой содержит два идентичных канала, каждый из которых состоит из последовательно соединенных перемножителей, узкополосного УПЧ и амплитудного детектора, причем выходы амплитудного детекторов первого и второго каналов через последовательно соединенные блок вычитания, ФНЧ и такХовый генератор подключены к входу (n+1)-разрядного регистра сдвига, выходы (n+I)-го и (n-I)-го разрядов
IÎ которого подключены соответственно к первым входам перемножителей первого и второго каналов, вторые входы которых объединены и являются входом, а выходы (n+1)-х разрядов и
15 выход тактового генератора являются (и+2)-ми дополнительными выходами блока слежения за задержкой.