Устройство для редактирования алфавитно-цифровой информации на экране видеоконтрольного блока
Иллюстрации
Показать всеРеферат
Изобретение относится к области автоматики и бычислительной техники и может быть использовано в устройствах для редактирования алфавитноцифровой информации на экране видеоконтрольных блоков. Цель изобретенияповышение быстродействия и упрощение устройства, которая достигается введением третьего, четвертого, пятого , шестого и седьмого элементов И, элемента ИЛИ-НЕ, трех блоков постоянной памяти, второго и третьего блоков оперативной памяти, третьего элемента ИЛИ, дешифратора номера такта редактирования, второго и третьего триггеров, регистра текущего такта редактирования, шифратора и второго элемента И-НЕ и функциональных связей. 2 ил. с е (Л N3 СП 4 О)
СОЮЗ СОВЕТСКИХ . СОЯ4АЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) А1 (б11 4 .G 06 Р 3/153
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3645631/24-24 (22) 03.08.83 (46) 30.08. 86. Бюл. Р 32 (71) Ордена Ленина институт кибернетики им. В.M. Глушкова (72) П.Л. Абысов, В.Я. Голубчик и П.М. Сиверский (53) 621.327.11(088.8) (56) Патент США У 3810107, . кл.3401725, опублик. 1974.
Телевизионные методы и устройства отображения информации. Под ред.
М.И. Кривошеева, N. Сов.радио, 1975, с. 124-132, рис.5. (54) УСТРОЙСТВО ДЛЯ РЕДАКТИРОВАНИЯ
АЛФАВИТНО-ЦИФРОВОЙ ИНФОРМАЦИИ НА
ЭКРАНЕ ВИДЕОКОНТРОЛЬНОГО БЛОКА (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано в устройствах для редактирования алфавитноцифровой информации на экране видеоконтрольных блоков. Цель изобретенияповышение быстродействия и упрощение устройства, которая достигается введением третьего, четвертого, пятого, шестого и седьмого элементов
И, элемента ИЛИ-НЕ, трех блоков постоянной памяти, второго и третьего блоков оперативной памяти, третьего элемента ИЛИ, дешифратора номера такта редактирования, второго и третьего триггеров, регистра текущего такта редактирования, шифратора и второго элемента И-НЕ и функциональных связей. 2 ил.
1254460, Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах для редактирования алфавитно-цифровой информации на экране видеоконтрольных блоков.
Целью изобретения является повышение быстродействия и упрощение устройства.
На фиг.1 представлена блок-схема устройства для редактирования алфавитно-цифровой информации на экране видеоконтрольного блока на фиг.2 - временная диаграмма тактовых импульсов последовательностей устройства.
Устройство для редактирования алфавитно-цифровой информации на экране видеоконтрольного блока 1 содержит генератор 2 синхроимпульсов, первый элемент И 3, регистр 4 кода режима редактирования; коммутатор 5 направлений записи, регистр
6 кода символа, дешифратор 7 кода символа, первый блок 8 оперативной памяти, первый элемент ИЛИ 9, второй элемент И 10, второй элемент ИЛИ 11, первый триггер 12 (фиксации начала цикла редактирования), счетчик 13 адреса символа, дешифратор 14 адреса символа, блок 15 сравнения, счетчик
16 адреса метки, первый элемент И-НЕ
17, с третьего по седьмой элементы
И 18-22, элемент ИЛИ-НЕ 23, с перво" го по третий блоки 24-26 постоянной памяти, второй и третий блоки 27,28 оперативной памяти, третий элемент
ИЛИ 29, дешифратор 30 номера такта редактирования, второй триггер 31 (подготовительного такта цикла редактирования), третий триггер 32 (циклов редактирования), регистр 33 текущего такта редактирования, шифратор 34, второй элемент И-НЕ 35, третий выход 36 третьего блока 26 постоянной памяти, первый выход 37 генератора 2 синхроимпульсов, четвертый выход 38 генератора 2 синхроимпульсов, шестой выход 39 третьего блока 26 постоянной памяти, выход
40 седьмого элемента И 22, выход
41 шестого элемента И 21 выход 42 первого элемента И 3, выход 43 первого блока 8 оперативной памяти, вход 44 первой группы входов устройства, вход 45 второй группы входов устройства, выход 46 триггера 31, выход 47 первого элемента ИЛИ 9, вход!
О
Генератор 2 представляет собой последовательно соединенные генера50 тор импульсов, счетчик импульсов и шифратор серий синхроимпульсов.
Серией синхроимпульсов с, (см. фиг.2) производится синхронизация занесения в регистры 4,6 информации, приходящей с выхода 43 блока
8 на вход коммутатора 5, а также от клавиатуры через вход 44 на второй вход коммутатора 5 и от ЭВМ через
48 первой группы входов устройства, вход 49 второй группы входов устройства, вход 50 первой группы входов устройства, второй выход 51 регистра
33, выход 52 второго элемента И 11, пятый выход 53 генератора 2 синхроимпульсов, выход 54 блока 15 сравнения, второй выход 55 триггера 32, выход 56 коммутатора 5, выход 57 коммутатора 5, выход 58 второго элемента И 10, выход 59 триггера 12, выход 60 второго элемента К-НЕ 35, выходы 61 регистра 6, выход 62 регистра 4, первый выход 63 регистра
33, выход 64 второго блока 27 оперативной памяти, выход 64 вт орого блока 27 оперативной памяти, выход 65 шифратора 34, выход 66 первого блока 24 постоянной памяти, первый выход 67, второй выход 68 второго блока 25 постоянной памяти, выход 69 дешифратора 30, выход 70 третьего элемента ИЛИ 29, первый выход 71 третьего блока 26 постоянной памяти, третий выход 72 регистра 33, выход
73 первого элемента И-HE 17, выход
74 счетчика 13 постоянной памяти, четвертый выход 75 третьего блока
26 постоянной памяти, пятый выход
76 третьего блока 26 постоянной памяти, второй выход 77 генератора 2 синхроимпульсов, выход 78 счетчика
16, выход 79 дешифратора 14, четвертый выход 80 третьего блока 28 оперативной памяти, выход 81 дешифратора 7, третий выход 82 третьего блока 28 оперативной памяти, второй выход 83 третьего блока 28 оперативной памяти, выход 84 пятого элемента
И 20, первый выход 85 блока 28 оперативной памяти, выход 86 четвертого элемента И 19, выход 87 третьего элемента И 18, третий выход 88 генератора 2 синхроимпульсов, второй выход
89 третьего блока 26 постоянной памя .ти, первый выход 90 триггера 32, выход 91 элемента ИЛИ-НЕ 23.
1254 .вход 45 »а вход коммутатора 5. Серией синхроимпульсов производится синхронизация сигналов изменения состояния счетчика 13, а также синхронизация занесения кода пробела в регистр 6. Серией си»хроимпульсов ь производится синхронизация изме5 нения тактов редактирования, т.е. синхронизируется изменение состояния регистра 33 (с выхода 53 сигнал 1Р проходит на третий вход регистра 33), а также синхронизируется занесение информации в триггер 31 (см. первый вход элемента 35 и третий вход триггера 31). Серией си»хроимпульсов 7 <5 поступающей с выхода 77, производится синхронизация работы блока 8.
Коммутатор 5 предназначен для подключения к входам параллельного занесения регистра 4 и 6 информации N с четырех направлений: с выхода 43 блока 8 от клавиатуры, от ЭВМ и кода пробела. Код пробела жестко запаян на входах одного из четырех направлений, на фиг.2 это направление не показано. Управление коммутатором 5 осуществляется сигналами, поступившими с выхода 46 триггера
31 и с выхода 47 элемента ИЛИ 9.
На экран видеоконтроль»ого блока 30
1 кроме сигнала метки выводится содержимое блока 8. При этом информация из блока 8 оперативной памяти поступает в регистр 6. С выхода 61 регистра 6 эта информация поступает на первый вход блока 1. Код информации, поступивший на первый вход блока 1, попадает на вход генератора символов (содержится в видеоконтрольном блоке 1), который преобразует 4р параллельный код на входе генератора
2 символов в импульсную кодовую последовательность модулирующих импульсов, засвечивающих разворачиваемый на экране блока 1 в соответствии 45 с телевизионным стандартом растр.
Блок 8 оперативной памяти содержит коды символов, отображаемые на экране видеоконтрольного блока 1.
Счетчики 13 и 16 являются ревер- 5р сивными и строятся на элементах типа К155ИЕ7. Количество цепей управления счетчиками, т.е. количество разрядов выхода 73 (оно равно количеству логических элементов в эле- 55 менте И-НЕ 17)и выхода 74 бпределяется количеством необходимых сигналов управления этими счетчиками.
460 4
Блок 15 сравнения строится»а элементах поразрядного сравнения, 1 прои»вертирован»ые выходы которых объединены по И. Выход»ой сигнал узла 15 используется в качестве одного из признаков перехода (поступает на второй вход Ълемента И 18),, в качестве одного из сигналов запуска подготовительного такта редактирования (поступает на второй вход элемента И-HE 35), а также в блок 1 для формирования на экране изображения метки (сигнал поступает на второй вход видеоконтрольного блока
1).
Блок 24 постоянной памяти представляет собой ПЗУ кодов номеров микрооперацйй редактирования, блок
25 постоянной памяти — ПЗУ кодов номеров переходов, блок 26 — ПЗУ кодов микроопераций редактирования.
Информационным входом триггера
31 является его второй вход, а входом синхронизации — третий вход.
Сбрасываются триггеры 31 и 12 сигналом с выхода 51 регистра 33.
Первым выходом регистра 33 является выход первого разряда этого регистра.
Регистр 33 является сдвиговым регистром с возможностью параллельного занесения информации. Входом параллельного занесения является первый вход регистра 33, входом сдвига в первый разряд является второй вход регистра 33, входом синхронизирующих сигналов является третий вход регистра 33 и четвертый вход регистра 33 является управляющим входом.
Выход 36 блока 26 постоянной памяти предназначен для сигнала занесения кода пробела в регистр 6; выход 37 — для серии синхроимпульсов,, выход 38 — для серии синхроимпульсов с, выход 39 — для сигнала занесения кода из блока 8 в регистр 6; выход 40 — для сигнала занесения кода с выхода коммутатора
5 в регистр 6 при выполнении команды занесения кода с выхода блоков 8 в регистр 6, выход 41 — для сигнала занесения кода с выхода коммутатора
5 в регистр 6 при выполнении команды занесения кода пробела в регистр 6, выход 42 — для сигнала занесения кода с выхода коммутатора 5 в регистр
6 и регистр 4 при выполнении подгото1254460 вительного такта редактирования; выход 43 представляет собой семиразрядную шину, по которой сигналы из блока 8 подаются на вход коммутатора 5 вход 44 — семиразрядную шину кода, подключенную к клавиатуре клавиш, по которой сигнал поступает с клавиатуры на вход коммутатора 5; выход
45 — семиразрядиую шину кода режима редактирования, по которой сигналы 10 поступают из электронной вычислительной машины на вход коммутатора 5; выход 46 предназначен для сигнала подготовительного такта редактирования, выход 47 — для сигнала управления 15 коммутатором 5 вход 48 — для сигнала признака наличия кода режима ре-. дактирования на выходе 44; вход 49— для сигнала запуска устройства редактирования из электронной вычисли- 20 тельной машины (ЭВМ) вход 50 — для сигнала запуска устройства редактирования с клавиатуры выход 51 — для сигнала сброса триггеров 12 и 13, выход 52 — для сигнала установки триггера 12, выход 53 — для серии синхроимпульсов 7, (см.фиг.2), выход
У
54 — для сигнала признака равенства кодов в счетчиках 13 и 16, выход 55 для сигнала блокировки запуска подго — 30 товительного такта редактирования
Во время прохождения цикла редактирования выход 56 — для сигнала синхронизации занесения информации с выхода коммутатора 5 в регистр 6 выходы
56,57 представляют собой семиразрядную шину с выхода коммутатора 5, выход 58 предназначен для сигнала с выхода элемента 10, выход 59 — для сигнала запуска цикла редактирования; ) выход 60 — для сигнала синхронизации запуска цикла редактирования; выход
61 представляет собой семиразрядную выходную шину регистра 6, выход 62 семиразрядную выходную шину регистра 45
4, выход 63 предназначен для сигнала сброса триггера 32, выход 64 пред- ставляет собой четырехразрядную выходную шину блока 27 адресов входных точек; выход 65 — трехразрядную g0 выходную шину шифратора 34; выход
66 — пятиразрядную выходную шину кодов номеров микроопераций редактирования; выход 67 — четырехразрядную шину кода номера перехода, выход 55
68 — трехразрядную шину кода номера такта редактирования, в котором происходит переход, выход 69 — восьмиразрядную выходную шину тактов переходов, выход 70 предназначен для сигнала управления параллельным занесением кода выхода 69 в регистр
33; выход 71 представляет собой шину для сигналов управления счетчиком
13, выход 72 — восьмиразрядную выходную шину регистра 33, выход 73 шину для сигналов управления счетчиком 13 (просинхронизированных серий ); выход 74 — одиннадцатиразрядную шину кода адреса блока 8, выход 75 предназначен для сигнала управления чтением /записью из блока 8; выход 76 представляет собой шину управления счетчиком 16", выход 77 предназначен дл." сигнала синхронизации блока 8 ("м.фиг.2), выход 78 представляет собой одиннадцатиразрядную выходную шину счетчика
16; выход 79 — шестиразрядную выходную шину дешифратора 14, выход
80 — шестиразрядную шину сигналов условных переходов по состоянию счетчика 13, выход 81 — пятиразрядную выходную шину дешифратора 7, выход 82 — пятиразрядную шину сигналов условных переходов по состоянию прочитанного из блока 8 кода, выход 83 предназначен для сигнала условного перехода по признаку равенства счетчиков 13 и 16; выход 84 представляет собой шестиразрядную шину сигналов перехода при наличии положительного значения одного из признаков состояния счетчика 13 и соответствующего значения сигнала условного перехода по этому признаку, вь|ход 85 предназначен для сигнала безусловного перехода, выход
86 представляет собой пятиразрядную шину сигналов перехода при наличии положительного значения одного из признаков состояния прочитанного из блока 8 кода и соответствующего значения сигнала условного перехода по этому признаку, выход 87 предназначен для сигнала перехода при наличии положительного значения признака равенств счетчиков 13 и 16 и положительного значения сигнала условного перехода по этому признаку, выход 88 представляет собой шину сигналов синхронизации для формирования изображения на экране видеоконтрольного блока 1 (цепи кадровой, строчной и символьной синхронизации), выход 89 предназначен для сигнала
1254,признака Наличия кода символа для ввода в 3ВМ на выходе 61, выход 90 для сигйала пРизнака наличия цикла редактирования, выход 91 — для сиг- нала занесения информации в ре- гистр 6 .
Устройство для редактирования алфавита цифровой информации на экране видеоконтрольного блока функционирует следующим образом. 10
Устройство для редактирования запускается сигналами, приходящими от клавиатуры по входу 50 и от ЭВМ по входу 49. Эти сигналы поступают на входы элемента 11 ° Сигналы с выхода элемента 11 устанавливают триггер 12 в состояние запоминания сигнала за45 пуска редактирования.
Сигнал с выхода триггера 12 поступает на второй вход триггера 31. На третий вход триггера 31 поступает с выхода элемента 35 сигнал занесения информации. На входы логического элемента 35 поступают сигналы с выхода 54 блока 15 сравнения, со второ- 25
ro выхода 55 триггера 32 и синхросерия ь с выхода 53 генератора 2. . Второй выход триггера 32 является инверсным по отношению к прямому первому выходу триггера 32. Таким образом, триггер 31 установится по заднему фронту (т.е. по переходу из высокого состояния в низкое) импульса < при отсутствии цикла редактирования и при равенстве содержимого 35 счетчиков 13 и 16. Необходимо сказать, что счетчик 13 и счетчик 16 используются также в режиме вывода информации на экран блока 1. На экран блока 1 выводится содержимое 40 блока 8. Поэтому содержимое счетчика 13 адреса блока 8 при отсутствии цикла редактирования постоянно изменяется по мере вывода содержимого блока 8 на экран. Участвуют в выводе информации на экран и некоторые другие элементы устройства редактирования (в частности коммутатор 5 и регистр 6), однако сигналы и элементы, которые управляют 50 выводом на экран на фиг.1 не представлены как не имеющие отношения к работе устройства редактирования.
Все эти сигналы (т.е. сигналы управления выводом информации на экран 55 видеоконтрольного блока 1) блокируют- ся при установке триггера 32 цикла редактирования.
460 8
Сигналом с выхода 46 триггера
31 устанавливается триггер 32, формируются соответствующие сигналы на четвертом и пятом управляющих входах коммутатора 5, подается сигнал на второй вход элемента И 3 для формирования сигнала занесения информации в регистры 6 и 4, а также подается сигнал на второй вход регистра 33. В следующем такте после подготовительного по заднему фронту импульса серии сигнал с второго входа регистра 33 сдвигается в первый разряд регистра 33, при этом сбрасываются триггер 12 и триггер
31. Эа время подготовительного такта в регистр 4 заносится код режима редактирования, а в регистр 6 за— носится код числа, которое необходимо занести в блок 8 для последующего вывода на экран блока 1. Информация в регистры 6 и 4 во время подготовительного такта редактирования поступает от клавиатуры по входу
44 или от ЭВМ по входу 45, необходимая для этого коммутация происходит под управлением двух сигналов . по входам 46 и 48. Эти сигналы по— средством элементов 10 и 9 формируют необходимые сигналы управления на четвертом и пятом входах коммутатора 5.
Далее работа устройства редактирования определяется кодом режима редактирования в регистре 4. Код ре— жима редактирования попадает с выхода 62 на вход блока 27 оперативной памяти. содержащего адреса точек вхождения в микропрограммы обработки режимов редактирования. Четыре разряда кода с выхода 64 блока 22 образуют старшую часть адреса микро— команд, входящих в микропрограмму обработки режима редактирования.
Мпадшая часть адреса микрскоманд пос-. тупает с шифратора 34, который преобразует унитарный код с выхода 72 регистра ЗЗ в двоично-восьмеричный код на выходе 65 шифратора 34. Каждый следующий такт редактирования получается в результате сдвига единицы в регистре 33 из младшего разряда в старший или путем параллельного занесения единицы с выхода 69 в один из разрядов регистра 33.
В конце цикла редактирования сигналов с выхода 63 регистра 33 сбрасывается триггер 32, Третьим выходом
1254
63 регистра 33 является выход из старшего восьмого. разряда регистра 33.
Микропрограммы обработки режимов . редактирования хранятся в блоках
24-26 постоянной памяти, состоящих из ПЗУ для хранения кодов микроопераций редактирования и ПЗУ для хранения кодов номеров типов переходов и адресов переходов. ПЗУ для хранения кодов микроопераций редактирова- !О ния состоит из последовательно соединенных блока 24 и блока 26.
Коды номеров типов переходов и адреса переходов хранятся в блоке 25 постоянной памяти. 15
Общее количество сигналов на выходах блоков 26 и 25 за один такт
Т, (см.фиг.2) соответствует одной микрокоманде. Каждый выход блока 26 соответствует элементарной операции, которую можно совершить за один такт, Общее же количество выходов блока
26 постоянной памяти, определяющее микрооперацию, определяется количест25 вом сигнальных выходов, необходимых для,формирования управляемых воздействий микропрограммы обработки режима редактирования на элементы устройства редактирования. В данном слу- О чае это счетчик 13, счетчик 16, блок
8, коммутатор 5 и т.д.
Использование дополнительно введенных блоков памяти, триггеров отли-З5 чает предложенное устройство для ре-. дактирования алфавитно-цифровой информации на экране видеоконтрольного блока от прототипа, так как уменьшаются аппаратурные затраты на редак-4О тирование алфавитно-цифровой информации,, причем аппаратурные затраты с увеличением числа режима редактирования растут медленнее, чем число режимов при одновременном увеличении 45 быстродействия процедур редактирования. Более высокое быстродействие обеспечивается за счет меньшего количества операций переходов при обработке режимов редактирования, Меньшее количество переходов получается потому, что режимы редактирования обрабатываются внутри одной микропрограммы, а не используются различные микропрограммы операций. Также 55 в предлагаемом устройстве не требуется специальный регистр номера операции и дешифратор номера операции.
460 10
Формула изобретения
Устройство для редактирования алфавитно-цифровой информации на экране видеоконтрольного блока, содержащее генератор синхроимпульсов, первый выход которого подключен к первому входу элемента И, выход которого подключен к управляющему входу регистра кода режима редактирования, информационный вход которого подключен к выходу коммутатора направлений записи, подключенному к информационному входу регистра кода символа, выход которого является первым выходом устройства, подключенным к первому входу видеоконтрольного блока, к входу дешифратора кода символов и к первому входу первого блока оперативной памяти, выход которого подключен к первому входу коммутатора направлений записи, второй вход которого является одним из входов первой группы входов устройства, третий вход коммутатора направлений записи является одним из входов второй группы входов устройства, четвертый вход коммутатора направлений записи подключен к выходу первого элемента ИЛИ, первый вход которого подключен к выходу второго элемента
И, первый вход которого является одним из входов первой группы входов устройства, одним из входов второй группы входов устройства является первый вход второго элемента ИЛИ, второй вход которого является одним из входов первой группы входов устройства, выход второго элемента
ИЛИ подключен к первому входу первого триггера, второй выход генератора синхроимпульсов подключен к второму входу первого блока оперативной памяти, третий вход которого подключен к выходу счетчика адреса символов, подключенному к входу дешифратора адреса символов, к первому входу блока сравнения, второй вход которого подключен к выходу счетчика адреса метки, выход блока сравнения подключен к второму входу видеоконтрольного блока, третий вход которого подключен к третьему выходу генератора синхроимпульсов, четвертый выход которого подключен к первому входу первого элемента И-НЕ, выход которого подключен к входу счетчика адреса символов, о т л и ч а ю— щ е е с я тем, что, с целью позы1254460 l2. шения быстродействия и упрощения устройства, оно содержит третий, четвертый, пятый, шестой и седьмой элементы И, элемент ИЛИ-НЕ, первый, второй, третий блоки постоянной памяти, второй и третий блоки оперативной памяти, третий элемент ИЛИ, дешифратор номера такта редактирования, второй и третий триггеры, регистр текущего такта редактирова- 1О ния, шифратор и второй элемент И-НЕ, первый вход которого подключен к пятому выходу генератора синхроимпульсов, соединенному с первым входом регистра текущего такта редактиро- 35 вания, выход второго элемента И-НЕ подключен к первому входу второго триггера, второй вход которого подключен к выходу первого триггера, выход второго триггера подключен к 20 пятому входу коммутатора направлений записи, к вторым входам первого и второго элементов И, к второму входу регистра текущего такта редактирования и к первому входу третье- 25 го триггера, первый выход которого является вторым выходом устройства, второй выход третьего триггера подключен к второму входу второго элемента И-НЕ, второй вход третьего триггера подключен к первому выходу регистра текущего такта редактирования, второй выход которого подключен к второму входу первого триггера и к третьему входу второго триг- 35 гера, третий выход регистра текущего такта редактирования подключен к входу шифратора, третий вход регистра текущего такта редактирования подключен к выкоду третьего эле40 мента ИЛИ, первый, второй и третий входы которого подключены соответственно к выходам третьего, четвертого и пятого элементов И, четвертый вход
45 третьего элемента ИЛИ подключен к первому выходу третьего блока оперативной памяти, первый вход третьего элемента И подключен к выходу блока сравнения, соединенному с третьим входом второго элемента И-НЕ,-первый вход четвертого элемента И подклю-чен к выходу дешифратора кода симво- лов, первый вход пятого элемента И подключен к выходу дешифратора адреса символов, вторые входы третьего, четвертого и пятого элементов И подключены соответственно к второму, третьему и четвертому выходам третьего блока оперативной памяти, вход которого подключен к первому выходу второго блока постоянной памяти, второй выход которого подключен к входу дешифратора номера такта редактирования, выход которого подключен к четвертому входу регистра текущего такта редактирования, первый вход второго блока постоянной памяти подключен к выходу шифратора, соединенному с первым входом первого блока постоянной памяти, вторые входы первого и второго блоков постоянной памяти подключены к выходу второго блока оперативной памяти, вход второго блока оперативной памяти подключен к выходу регистра кода режимов редактирования, выход первого блока постоянной памяти подключен к входу третьего блока постоянной памяти, первый выход которого подключен к входу первого элемента И-НЕ, второй выход третьего блока постоянной памяти является третьим выходом устройства, третий выход третьего блока постоянной памяти подключен к второму входу первого элемента ИЛИ и к первому входу шестого элемента И, четвертый выход третьего блока постоянной памяти подключен к четвертому входу первого блока оперативной памяти, выход третьего блока постоянной памяти подключен к входу счетчика адреса метки, шестой выход третьего блока постоянной памяти подключен к первому входу седьмого элемента И вторые входы шестого и седьмого элементов И подключены соответственно к четвертому и первому выходам генератора синхроимпульсов, выходы шес" того и седьмого элементов И подключены соответственно к первому и второму входам элементов ИЛИ-НЕ, третий вход которого подключен к выходу первого элемента И, выход элемента
KIN-НЕ подключен к управляющему входу регистра кода символа.
1254460
Рис. 1
Редактор Н. Слободяник
Заказ 4721/52 Тираж 671
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подпис ное
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
М,Of, 5anm юсиа ауры
45, Ю от Э
Составитель Л. Абросимов
Техред Л.Сердюкова Корректор Л. Патай