Устройство для автоматического измерения динамических характеристик быстродействующих аналого-цифровых преобразователей

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области электроизмерительной и вычислительной техники и может быть использовано для поверки аналого-цифровых преобразователей. Изобретение позволяет повысить надежность работы устройства, содержащего блок цифровой уставки, преобразователь код - напряжение, блок обработки кодов, поверяемый аналого-цифровой преобразователь, блок регистрации, перваК я второй злементы сравнения, блок задания зоны, формирователь, зленент совпадения за счет введения сумматора по модулю два и инвертора. Изобретение - дополнительное к авт. св. 892705. § to to

СОЮЗ СОжТСНИХ

РЕСПУБЛИК (1% <И) А2

4594НОЗ М г !О

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н *STOPCHOMV CBNIIETHlbCTEV м

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬП ЬФ (61) 892705 (21) 3874958/24-24. (22) 25.03.85 (46) 30.08.86. Бвл. У 32 (71) Пензенский филиал Всесоюзного научно-исследовательского техноло" гического института приборостроения (72) Ю.П.Прозоров, Е.А.Ломтев, В.П.Умнов и Н.Н.Алешин (53) 681.325(088.8) (56) Авторское свидетельство СССР

У 892705, кл. Н 03 К 13/17, 1983. (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО

ИЗМЕРЕНИЯ ДИНАМИЧЕСКИХ XAPAKTEPHCTHK

БЫСТРОДЕЙСТВУЮЩИХ АНАЛОГО-ЦИФРОВЫХ

ПРЕОБРАЗОВАТЕЛЕЙ (57) Изобретение относится к области электроизмерительной и вычислительной техники и мохет быть исполь эовано для поверки аналого-цифровых преобразователей. Изобретение позволяет повысить надеяяость работы устройства, содержащего блок цифровой уставкя, преобразователь код — напряжение, блок обработки кодов, поверяемый аналого-цифровой преобразователь, блок регистрация, первый и второй элементы сравнения, блок задания эоны, формирователь, элемент совпадения эа счет введения сумматора по модулю два и инвертора, Изобретение — дополнительное к авт. св. В 892705.

1254580

Изобретение относится к электроизмерительной и вычислительной технике, может бьггь использовано для поверки аналого-цифровых преобразователей (АЦП} в режиме изменяюще гося входного сигнала и является усовершенствованием известного устройства по основному авт. св.

Р 892705.

Цель изобретения — повышение надежности .работы устройства.

На чертеже представлена структурная схема предлагаемого устройства.

Устройство содержит блок 1 цифровой уставки, преобразователь 2 коднапряжение, блок 3 обработки кодов, контролируемый аналого-цифровой преобразователь 4, блок 5 регистрации, первый 6 и второй 7 элементы сравне-: ния, блок 8 выбора режимов работы, блок 9 задания зоны, формирователь

10 элемент 11 совпадения, инвертор

12, сумматор 13 по модулю два.

Устройство работает следующим образом.

По команде "Пуск" в блоке цифровой уставки 1 устанавливается код, соответствующий точке диапазона входного сигнала, s которой производится измерение. На выходе преобразователя 2 код-напряжение формируется опорное напряжение 7, которое через блок 9 задания эоны поступаА на входы элементов 6 и 7 сравнения. При этом на входе элемента

6 сравнения действует напряжение

Б + Ь И, а на входе элемента 7 сравнения — Ц вЂ” ЬП. Значение ЬЦ соизмеримо со статической погрешностью контролируемого аналого-цифрового преобразователя, т.е. очень мало.

На вторые входы элементов 6 и 7 сравнения и на вход контролируемого аналого-цифрового преобразователя 4 подаетсй входной сигнал (детерминированнъ1й или случайный). Необходимо, чтобы этот сигнал многократно проходил через заданную зону для того, чтобы получить требуемое число отсчетов. Для совмещения момента опроса элементов 6 и 7 сравнения с моментом отсчета аналого-цифрового преобразователя 4 путем задержки сигнала преобразования с выхода аналого-цифрового преобразователя на заданное время используется формирователь 10. Контролируемый аналогоцифровой преобразователь 4 производит непрерывное преобразование входного сигнала в цифровые коды. В моменты времени, когда входной сигнал попадает в зону значений от V — 6V

5 до U + ьЦ, на выходах элементов 6 и 7 сравнения появляются логические которые поступают на входы сумматора 13 по модулю два, суммируются го модулю два, и через инвертор

12 логическая "1" поступает на вход элемента 11 совпадения, который по сигналу "Конец преобразования" с выхода аналого-цифрового преобразователя 4 и по сигналу логическая "1" с выхода блока 8 выбора режима разрешает отсчет цифрового кода с выхода аналого-цифрового преобразователя

4 в блок 3 обработки кодов. В блоке

3 обработки кодов иэ цифрового кода с выхода аналого-цифрового преобразователя 4 вычитается код цифровой уставки U+, поступающий с выхода блока 1 цифровой уставки. Разность кодов представляет собой погрешность аналого-цифрового преобразователя 4 в динамическом режиме. Измерения производятся многократно, а разности кодов в блоке 3 обработки кодов усредняются путем суммирования разности требуемое количество раз. B результате этого получают среднее значение погрешности контролируемого аналого-цифрового преобразователя 4, которое фиксируется в блоке 5 регист35 рации, после чего устРойство переходит к следующему значению Uo и повторяет измерения и т.д.

При определении динамических характеристик аналого-цифровых преобразователей бывает необходимо определение характеристики порознь при положительных и отрицательных скоростях изменения входного сигнала.

Для обеспечения этого служит блок 8

43 выбора режимов работы, содержащий последовательно соединенные диффереицирующую цепь и нуль-орган. Если в момент отсчета скорость изменения сигнала имеет нужный знак, то логик» ческая "1" с выхода блока 8 выбора режимов работы разрешает работу элемента 11 совпадения.

Если за счет, например, дрейфа нуля элемента 6 сравнения реальный порог сравнения элемента 6 ниже реального порога сравнения элемента

7, а входной сигнал попадает в зону между порогами сравнения, на выхоСоставитель И.Романова

Техред В.Кадар

Корректор С.Черни

Редактор М.Петрова

Подписное

Тираж 816

ВБИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 4729/58

Производственно-полиграфическое предприятие, r.Ужгород, ул.Проектная, нан 4 дах элементов 6 и 7 сравнения появляются логические "0"1, которые поступают на входы сумматора 13 по модулю два, суммируются по модулю два, 11 II и ч ер е э инвертор 1 2 логическая 1 поступает на вход элемента 1 совладения, котрый по сигналу "Коне ц преобра эов анин " с выхода аналого-цифрового преобразователя 4 и по сигналу логическая " 1 " с выхода блока 8 выбора режимов работы разрешает отсчет цифрово го кода с выхода аналого-цифрового пр еобразователя 4 в блок 3 обработки кодов .

Таким образом, введение сумматора по модулю два и инвертор а позволяет производить отсчет кодов с выхода аналого-цифрового преобразователя и измерение погрешности в динамичес254580 4 ком режиме независимо от дрейфа элементов сравнения и, следовательно, повышает надежность устройства, Формула изобрет ения

Устройство для автоматического измерения динамических характеристик быстродействующих аналого-цифровых преобразователей по авт. св.

У 892705, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности работы, введены инвертор и сумматор go модулю два, первый и второй

>5 входы которого соединены с выходами первого и второго элементов сравнения соответственно, а выход через инвертор подключен к третьему входу элемента совпадения.