Устройство для контроля последовательности чередования импульсных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение может быть использовано в автоматике и вычислительной технике для контроля импульсных последовательностей. Цель изобретения - расширение функциональных возможностей устройства. Устройство содержит элемент И 1, счетчик 2 и многоканальный коммутатор 3. Введение инвертора 5 и элемента ИЛИ 6 с образованием новых функциональных связей позволяет контролировать последовательности чередования как синхронизированных, так и асинхронных импульсных сигналов. 1 ил. (Л 1С сл О5 00 4i

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„„Я1.1„„1256184 А ) 511 4 Н 03 К 5/19

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ф(":; г. -.,г e q

ОПИСАНИЕ ИЗОБРЕТЕНИЯ I 3

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3861819/24-2! (22) 04.03.85 (46) 07.09.86. Бюл. № 33 (72) В. А. Ойкин, E. А. Евсеев и С. М. Еременко (53) 621.373.3 (088.8) (56) Авторское свидетельство СССР № 993463, кл. Н 03 К 5/19, 1983.

Авторское свидетельство СССР № 930632, кл. Н 03 К 5/19, 1982. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ ЧЕРЕДОВАНИЯ

ИМПУЛЬСНЫХ СИГНАЛОВ (57) Изобретение может быть использовано в автоматике и вычислительной технике для контроля импульсных последовательностей.

Цель изобретения — расширение функциональных возможностей устройства. Устройство содержит элемент И 1, счетчик 2 и многоканальный коммутатор 3. Введение инвертора 5 и элемента ИЛИ 6 с образованием новых функциональных связей позволяет контролировать последовательности чередования как синхронизированных, так и асинхронных импульсных сигналов. 1 ил.

1256184

Зо

35

Формула изобретения

55

Изобретение относится к импульсной технике и может быть использовано в автоматике и вычислительной технике для контроля импульсных последовательностей.

Цель изобретения — расширение функциональных возможностей за счет контроля последовательности чередования как синхронизированных, так и асинхронных импульсных сигналов.

На чертеже представлена электрическая принципиальная схема устройства.

Устройство для контроля последовательности чередования импульсных сигналов содержит элемент И 1, счетчик 2 импульсов, многоканальный коммутатор 3, первая группа входов которого подключена к входным шинам (4 — 1) — (4 — n), а вторая управляющая группа входов соединена с выходами счетчика 2 импульсов, инвертор 5 и элемент

ИЛИ 6, выход многоканального коммутатора 3 подключен к входу счетчика 2 и через инвертор 5 к первому входу элемента И 1, второй вход которого соединен с выходом элемента ИЛИ 6, входы которого соединены с входными шинами (4 — 1)— (4 — и), выход элемента И 1 подключен к выходной шине 7.

Устройство работает следующим образом.

Перед началом работы счетчик 2 устанавливается в нулевое состояние любым известным способом (цепи сброса не показаны). Выходы счетчика 2, подключенные к второй управляющей группе входов коммутатора 3, задают номер опрашиваемой входной шины. При установке счетчика 2 в нулевое состояние к выходу коммутатора 3 подключается первая входная шина. Сигнал, поступивший на первый вход коммутатора 3, проходит на его выход и вход счетчика 2. По окончании входного сигнала счетчик 2 изменяет свое состояние на последующее и тем самым к выходу коммутатора 3 подключается следующая, т. е. вторая входная шина. При правильном чередовании входных сигналов процесс повторяется. Каждый из поступающих на входные шины (4 — 1) — (4 — п) сигналов также поступает на вход элемента ИЛИ 6 и с его выхода на второй вход элемента И 1. Элемент И 1 первым входом подключен к выходу коммутатора 3 через инвертор 5 и поэтому при отсутствии сигнала на выходе коммутатора 3 элемент И 1 открывается по первому входу и наоборот при наличии сигнала на выходе коммутатора 3 элемент И 1 закрывается по первому входу. При правильном чередовании сигналов на входных шинах (4 в 1) — (4 — и) устройства элемент И 1 открывается по второму входу и закрывается по первому, т. е. на выходе элемента

И 1 и на выходной шине 7 сигнал отсутствует.

При нарушении порядка чередования сигналов на входных шинах (4 — 1) — (4 — n), например после прихода сигнала на входную шину 4 — 1, поступает сигнал на входнук шину 4 — 3, на выход коммутатора 3 сигнал не проходит, так как код на второй управляющей группе входов коммутатора 3 подключает к его выходу входную шину 4 — 2, Отсутствие сигнала на выходе коммутатора

3 открывает по первому входу элемент И 1 и сигнал с входной шины 4 — 3 через элемент ИЛИ 6 проходит через элемент И 1 на выходную шину 7. Наличие сигнала на выходной шине 7 свидетельствует о нарушении порядка чередования входных импульсов

При поступлении на любой из входов двух импульсов вместо одного устройство формирует на выходной шине 7 сигнал нарушения порядка чередования следующим образом.

По окончании входного сигнала счетчик 2 устанавливается в его следующее положение и подключает к выходу коммутатора 3 следующую входную шину. Сигнал, поступивший вторично на ту же входную шину, не поступает на выход коммутатора 3 и не закрывает по первому входу элемент

И 1, но проходит через элемент ИЛИ 6 на второй вход элемента И 1. Так как элемент И 1 оказывается открыт по двум входам, то на его выходе и выходной шине 7 появляется сигнал нарушения порядка чередования.

При наличии на контролируемой входной шине постоянного сигнала счетчик 2 не изменяет своего состояния, так как он работает по заднему фронту входного сигнала и, следовательно, не подключает к выходу коммутатора 3 следующую входную шину. Поступление сигнала на следующую входную шину приводит к формированию сигнала нарушения порядка чередования входных сигналов аналогично. Устройство не связывает время поступления сигналов с какой-либо тактовой частотой, т. е. работоспособно при контроле асинхронных сигналов.

Таким образом, предлагаемое устройство контролирует порядок чередования асинхронных сигналов и формирует сигнал сбоя как в случае нарушения порядка поступления асинхронных сигналов на входные шины, так и при поступлении нескольких сигналов вместо одного (прерывающийся сигнал), а также при наличии на входных шинах постоянного сигнала.

Устройство для контроля последовательности чередования импульсных сигналов, содержащее элемент И, счетчик импульсов и многоканальный коммутатор, первая группа входов которого подключена к соответствующим входным шинам, а вторая управляющая группа входов соединена с соответствующими выходами счетчика импульсов, отли1256184

Составитель В. Чижиков

Редактор И. Шулла Техред И. Верес Корректор М. Демчнк

3а каз 4835/56 Тираж 816 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений н открытий

113035, Москва, )К вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 чаюи ееся тем, что, с целью расширения функциональных возможностей, в него введены инвертор и элемент ИЛИ, причем выход многоканального коммутатора подключен к входу счетчика и через инвертор к первому входу элемента И, второй вход которого соединен с выходом элемента ИЛИ, входы которого соединены с соответствующими входными шинами, а выход элемента И подключен к выходной шине.