Демодулятор цифровых сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи и может быть использовано в системах передачи данных и телемеханики . Целью изобретения является повьшение помехоустойчивости в условиях /f/ iдействия импульсных помех. Демодулятор содержит частотные каналы -1.1- 1.N, каждый из которых состоит из первых перемножителя (П) 2, интегратора 3, сумматора (С) 4 и вторых П 5, интегратора 6, С 7, генератор 8 сигналов заданной формы, решающий блок 9, П 10 и 13, интеграторы 11 и 14, блок 12 выделения фазы сигнала и блок 15 выделения модуля сигнала. Каждый частотный канал включает также усилитель 16, функциональные преобразователи 17 и 19, П 18 и 20. Присутствующая во входном сигнале аддитивная импульсная помеха вызывает на входах С 4 и 7 появление метающих напряжений и и U-J. В каждом частотном канале на вьпсодах П 18 и 20 образуются сигналы, равные и противофазные на- (П yi /. k
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1 (19) (11) (51) 4 Н 04 Ь 27/14
ВГФ"" .- щ
1
ЦI
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
% бл М ..Д(,п !
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3830200/24-09 (22) 25.12,84 (46) 07.09.86. Бюл. Р 33 (71) Научно-исследовательский институт автоматизированных систем планирования и управления в строительстве (72) Й.Л.Цыбулевский, А.В.Гирнык, В.М.Вьппняков и А.M.Êóïðèåíêî (53) 621.394.62(088.8) (56) Авторское свидетельство СССР
У 1104680. кл. Н 04 Ь 27/14, 1982.
Патент Великобритании - 1537664, кл. Н 04 Ь 27/00, 1979.
I (54) ДЕМОДУЛЯТОР ЦИФРОВЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи и может быть использовано в системах передачи данных и телемеханики. Целью изобретения является повьпнение помехоустойчивости в условиях
Ф! действия импульсных помех. Демодулятор содержит частотные каналы.1.11.N, каждый из которых состоит из первых перемножителя (TT) 2, интегратора 3, сумматора (С) 4 и вторых П 5, интегратора 6, С 7, генератор 8 сигналов заданной формы, решающий блок
9, П 10 и 13, интеграторы 11 и 14, блок 12 выделения фазы сигнала и блок
15 выделения модуля сигнала. Каждый частотный канал включает также усилитель 16, функциональные преобразователи 17 и 19, П 18 и 20. Присутствующая .во входном сигнале аддитивная импульсная помеха вызывает на входах С
4 и 7 появление мешающих напряжений
U< и U . В каждом частотном канале на выходах П 18 и 20 образуются сигналы, равные и противофазные на1256236 пряжениям Учи U .. В результате на выходах С 4 и 7 появляются сигналы„ в которых компенсируется воздействис
Изобретение относится к электросвя. .зи и может использоваться в системах передачи данных и телемеханики.
Цель изобретения — повышение помехоустойчивости в условиях действия импульсных помех. .На чертеже представлена структурная электрическая схема демодулятора цифровых сигналов.
Демодулятор цифровых сигналов содержит частотные каналы 1.1 — .N каждый из которых состоит из первых перемножителя 2, интегратора 3 и сумматора 4 и вторых перемножителя 5, интегратора 6 и сумматора 7, генератора 8 сигналов заданной формы и ре,шающий блок 9, а также содержит пер,вый перемножитель 10, первый интегра тор 11, блок 12 выделения фазы сигнала, второй перемножитель I3, второй интегратор 14 и блок 15 вьделения моцуля сиГнала, а каждый частотный канал включает также усилитель 16, первый функциональный преобразователь 17 сигналов, третий перемножитель 18, второй функционагьный преобразователь
19 сигналов и четвертый перемножитель
20.
Демодулятор цифровых сигналов работает следующим образом.
Входной многочастотный сигнал по ступает на сигнальные входы первых и вторых перемножителей ? и 5 частотных каналов 1.1 — 1.N. На опорные входы этих перемножителей поступают синфазные и квадратурные сигналы с частотами, соответствующими рабочим частотам каналов 1.1 — 1.N, с выходов генератора 8 сигналов заданной формы.
Сигналы с „выходов первого и второго перемножителей 2 и 5 частотных каналов через интеграторы 3 и 6 и сумматоры 4 и 7 поступают на входы решающего блока 9, в котором выделяются дискретные сигналы, передаваемые в каждом из частотных каналов 1.1
1.N. импульсных помех, что приводит к йовышению помехоустойчивости передачи диСкретной информации, 1 ил.
Присутствующая во входном сигнале аддитивная импульсная помеха вызывает на входах первого и второго сумматоров 4 и 7 появление дополнительных мешающих напряжений."
= k А з пу;с,,"
Н = 1с-А сов ы;т, где A — амплитуда импульсной помехи, Q, — частота соответствующего ка- нала, л — момент возникновения импульсной помехи относительно начала единичного элемента сигнала;
15 k †коэффицие пропорциональности.
Для устранения мешающих напряжений на опорные вхоцы первого и второго пеперемножителей 10 и 13 с дополнитель2О ных выходов генератора 8 сигналов заданной формы поступают соответственно синусоидальная и косинусоидальная составляющие частоты, отсутствующие во входном многочастотном сигнале.
2 Импульсная помеха, проходя через первые и вторые перемножители 10 и 13 и интеграторы 11 и 14, вызывает на выходе последних появление напряжений, определяемых из выражений
30 Ur(k° А sin (я, );
Ut4 k А cos (о "> 9 гце Я вЂ” частота, отсутствующая вс входном многочастотном сигнале.
В блоке 12 вьделения фазы сигнала
1 появляется сигнал, пропорциональный л„ -, а в блоке 15 вьдаления модуля сигнала — сигнал, пропорциональный амплитуде импульсной помехи k А, Сигнал с выхода блока 12 вьделения фазы ,,О сигнала через первые дополнительные входы поступает на входы усилителей
16 частотных каналов, имеющих коэффициент передачи (а;/4) и затем на входы первого и второго функциональ ных преобразователей 17 и 19 сигналов, на выходах которых формируются сигналы, равные соответственно
Формула и з обретения
Составитель В. Зенкин
Техред М.Ходанич Корректор Т.Колб
Редактор Н. Данкулич
Заказ 4838/59
Тираж 624 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4
3 1256
sin (И; u ) и cos (M,, ) . .Эти сигналы поступают на первые входы третьего и четвертого перемножителей 18 и 20 частотных каналов, на вторые входы которых через вторые дополнительные входы частотных каналов поступают сигналы с блока 15 выделения модуля сигнала.
Таким образом в каждом частотном канале на выходах третьего и четвертого перемножителей 18 и 20 образуются сигналы, равные и противофазные упоминавшимся выше мешающим напряжениям П и U В результате этого на выходах сумматоров 4 и 7 появляются сигналы, в которых компенсируется воздействие импульсных помех, что приводит к повышению помехоустойчивости передачи дискретной информации.
Демодулятор цифровых сигналов, содержащий частотные каналы, каждый из которых состоит из последовательно соединенных первых перемножителя, интегратора и сумматора и последователь. но соединенных вторых перемножителя, интегратора и сумматора, причем объе- О диненные сигнальные входы первых и вторых перемножителей частотных каналов являются входом демодулятора, а опорные входы первых и вторых перемножителей частотных каналов подключены к соответствующим выходам генератора сигналов заданной формы, при
I .этом выходы первого и второго сумматоров частотных каналов соединены с
236 4 входами решающего блока, выходы которого являются выходами демодулятора, отличающийся тем, что, с целью повышения помехоустойчивости, в условиях действия импульсных помех,I в него введены последовательно соединенные первый перемножитель, первый интегратор и блок выделения фазы сигнала, последовательно соединенные второй перемножитель, второй интегратор и блок выделения модуля сигнала, а в каждый частотный канал введены последовательно соединенные усилитель, первый. функциональный преобразователь сигналов и третий перемножитель и последовательно соединенные второй функциональный преобразователь сигналов и четвертый перемножитель, причем выходы третьего и четвертого перемно-. жителей соединены с вторыми входами первого и второго сумматоров соответственно, вход второго функционального преобразователя сигналов подключен к выходу усилителя, при этом опорные входы первого и второго перемножителей соединены с дополнительными выходами генератора сигналов заданной
I формы, вторые входы блока выделения модуля сигнала и блока выделения фазы сигнала подключены к выходам первого и второго интеграторов соответственно, сигнальные входы первого и второго перемножителей объединены с входом демодулятора, а вход усилителя и объединенные опорные входы третьего и четвертого перемножителей соединены соответственно с выходом блока выделения фазы сигнала и выходом блока выделения модуля сигнала.