Цифровое устройство для управления ведомым сетью преобразователем
Иллюстрации
Показать всеРеферат
Изоб ретение относится к системам управлеиия тиристорными преобразователями , а аненно преобразователями , ведонш«и сеть н регулируемыми источниками постоянного и переменного тока. Цель изобретения расширение функциональных возможностей . Рабочий цикл составляют такты генератора 4 тактовых импульсов, определяемые последовательностью iw- пульсов на выходе счетчика 6 номера тиристорного блока. В первом такте оперативное запоминающее устройство (ОЗУ) 10 включается в режим записи, число, записанное в счетчике 13 текучего значения, увеличивается на единицу, коммутатор 11 на его выходе активизируется, подключая выход счетчика 13 к адресной шине ОЗУ 10, при этом в ячейку ОЗУ 10 по адресу этого числа производится запись синхронизирующего импульса, если в данном цикле он поступрш на информагщонный вход ОЗУ 10. Во втором такте происходит увеличение числа, записанного в счетчике 14, и активи (Л
СООЭ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИ!1
РЕСПУБЛИК
gg} (!!1
gag 4 Н 02 М 7/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ.
К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
Ф %
° Ю с
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3878396/24-07 (22) 21.0!.85 (46) 23.09.86. Бюл. В 35 (71) Уфимский ордена Ленина авиационный институт ю .Серго Орджоникидзе (72) А.В.Никитин, В.В.Карпов, О.Л.Рьакиков и В.И.Шарабыров (53) 62!.316.727(088.8) (56) Авторское свидетельство СССР
Ф 875582, кл. Н 02 М 13/24, 1979.
Авторское свидетельство СССР
В 1t84060, кл. Н 02 М 7/00, 1984. (54) ЦИФРОВОЕ УСТРОЙСТВО Для УПРАВЛЕНИЯ ВЕДОМЫМ СЕТЬЮ. НРЕОБРАЗОВАТЕЛЕМ (57) Изобретение относитея к систе" мам управления тиристорными преобразователями, а именно преобразователями, ведомыми сетью и регулируеюии источниками постоянного и переменного тока. Цель изобретения— расширение функциональных возможностей. Рабочий цикл составляют такты генератора 4 тактовых импульсов, определяемые последовательностью импульсов на выходе счетчика 6 номера тнристорного блока. В первом такте оперативное запоминающее устройство (ОЗУ) 10 включается в резнм записи, число, записанное в счетчике 13 те-. куцего значения, увеличивается на единицу, коммутатор 1! на его выходе активизируется, подключая выход счетчика 13 к адресной вине ОЗУ 10 ° при этом в ячейку ОЗУ tO по адресу этого числа производится запись синхрониэирувщего импульса, если в дан- g ном цикле он поступил на информационный вход ОЗУ 10. Во втором такте происходит увеличение числа, записанного в счетчике 14, и активи1259440
Э5
40 зация коммутатора 12. Распределение импульсов по тиристорам происходит с помощью счетчика 17. Регулировка угла управления осуществляется сдвигом счетчика 14, в который записываются числа, поступающие от источФ
Изобретение относится к электротехнике, а ю4енно к системам управления тиристорными преобразователями, и может найти применение в качестве блока управления преобразователей, ведомых сетью, и регулируемых-источников постоянного и переменного тока.
Цель изобретения — расширение функциональных возможностей устройства..
На чертеже представлена структурная схема цифрового устройства.
Предлагаемое устройство содержит входные фильтры 1,,-1, нуль-органы
2,-? счетчик 3 номера эквивалент4 my ной фазы, генератор 4 такторых импульсов, мультиплексор 5, счетчик 6 номера тиристорного блока, сдвиговый регистр 7 .шифрация, ждущий мультивибратор 8,, элемент ИЛИ 9, оперативное запоминающее устройство (ОЗУ) 10, коммутаторы 11, 12,,-1",„, счетчик 13 текущего значения, счетчики 14,-14„ импульсов, ключи 15, -15„, сдвиговые регистры 16, -16„ дешифрации, счетчики 17, -17„ номера тиристора, элементы И 18,-18„, формирователи 19,—
-19„ cgsoeHHMx импульсов..
Фильтры 1,-1„ подключаются к а-фазной сети, к их выходам подключаются нуль-органы 2 -2„, выходы которых подключаются к мультиплексору 5. Выход последнего через ждущий мультивибратор 8 и счетчик 3 номера фазы подключается на входы управления мультиплексора. Генератор 4 тактовых импульсов соединен со счетчиком 6 номера тиристорного блока и входами выборки ОЗУ 10, информационный вход которого через элемент
КИИ 9 и сдвиговый регистр 7 шифрации подключается к выходу первого нульоргана. Первый выход счетчика 6 номера тиристорного блока соединяется ников кодов фазового сдвига по импульсу, приходящему в момент обнуления счетчика 13. При этом ячейки, в которых записаны синхрониэирующие импульсы, опрашиваются с одинаковой задержкой. 1 ил. с входом управления записью ОЗУ 10 с входом управления коммутатора 11 и счетным входом счетчика 13 текущего значения. Информационный вход
5 коммутатора 11 подключается к выходу счетчика текущего значения, выход переноса из старшего разряда. счетчика 13 подключается к входам установки счетчиков 14„ -14„ импуль10 сов, к счетным входам которых подключаются соответствующие выходы счетчика номера тиристорного блока, входы управления ключей 15 — 15„ и коммутаторов 12,-12 выходы которых
15 вместе с выходом коммутатора 11 подключаются к шине адресных данных
ОЗУ. Информационные входы коммутаторов 12, — 12„ подключены к выходам счетчиков 14,-14„ импульсов. Выход
20 ОЗУ соединен с информационными входами ключей 15, -15„, выходы которых соединяются с соответствующими сдвиговыми регистрами 16< -16„ дешифрации элементами И 18 -18 и счетЬ
25 чиками 17„-17„. Выходы сдвиговых реристров 16, -16„через вторые входы элементов И 18,-18„ подключены к входам управления счетчиков 17 17 номера тиристора. Выход счетчика ноЭп,мерa тиристора подключен к формирователю сдвоенных импульсов.
Усвройство работает следующим образом.
Напряжения, соответствующие фазам преобразователя, нодаются на входные фильтры 1„-.1, а затем на нуль-органы 2 -?„, фиксирующие положительньв и импульсами на своих выходах момент перехода нуль напряжения в соответствующей фазе. Эти импульсы поступают в определенной последовательности на информационные входы мультиплексора 5, а на управляющие его входы поступает с выхода счетчика 3 номера фазы код, обеспечивающий под-.
1259440 4 потенциала в момент прихода сдвоенного импульса, которым зашифрован управляющий импульс тиристора в первой эквивалентной фазе преобразова-.
3 ключение одного из информационных входов через выход мультиплексора 5 к ждущему мультивибратору 9 с време" нем задержки Т . Импульс с выхода ждущего мультивибратора переключает через время счетчик 3, при этом мультиплексор переключается на ожидание импульса со следующего по по.рядку нуль-органа, после чего процесс повторяется. l0
Таким образом, на одном из входов элемента ИЛИ 9 формируется одноканальная последовательность синхронизирующих импульсов. Импульс с выхода первого нуль-органа 2 задерживается f5 .сдвиговым регистром 7 на один такт и поступает на второй вход элемента
ИЛИ 9, при этом на выходе в одноканальной последовательности импульсов первый из группы является сдво- 20 ение, что необходимо в дальнейшем для определения к какой из фаз принадлежит каждый импульс.
Рабочий цикл устройства состоит из и + 1 тактов тактового генератора 25
4, определяемых последовательностью положительных импульсов на выходе счетчика 6 номера тиристорного блока (и — число управляемых тиристорных блоков).
В первом такте ОЗУ 10 включается в режим записи, число, записанное в счетчике 13 текущего значения, увеличивается на единицу и активизируется коммутатор 11, подключая выход счет- з5 чика 13 к адресной шине ОЗУ 1О, при этом в ячейку ОЗУ 10 по адресу этого числа производится запись синхронизирующего импульса (логической единицей,(если в данном цикле он пос- 40 тупил на информационный вход ОЗУ 10.
Во втором такте происходит увели- . чение числа,. записанного в счетчике
14, и активизация коммутатора 12
1 ячейки, подключающей его к адресной 4> шине ОЗУ 10. При этом, если в ячейке по адресу этого числа записана логическая единица, на информационном входе ключа 15 появляется положительный HMnym c одновременно с импульсом на его управляющем входе.
Распределение импульсов но. тиристо- .. рам происходит с помощью счетчика
17 с.коэффициентом т, на счетный
1 вход которого поступают импульсы с выхода ключа 15„.
Установка счетчика 17, осуществляется подачей на его вход сброса теля.
Каждый приходящий на вход счетчика 17„ импульс задерживается на такт сдвиговым регистром 161 и пос- . тупает на вход элемента И 18, поэ.— тому, пфи приходе сдвоенного импульса на выходе элемента И 18 формируется положительный потенциал, подаваемый на вход сброса счетчика 17„, осуществляя таким образом дешифрацию.
Импульсы, формируемые на выходе счетчика 17 в формирователе 19
1 1 поступают на управляющие входы первого тиристорного блока. В следующих тактах цикла аналогичная последовательность операций повторяется по отношению к импульсам управления остальных тиристорных блоков. Регулировка угла управления тиристорами в каждом из блоков осуществляется сдвигом соответствующего счетчика 14 импульсов, производящего считывание, относительно счетчика 13 текущего значения, производящего запись. В счетчики 14 -14 импульсов записы1 11 ваются числа, поступающие от источников кодов фазового сдвига, по импульсу, приходящему в момент обнуления счетчика 13 (по сигналу переноса иэ старшего разряда). При этом ячейки, в которых записаны синхронизиру" ющие импульсы, опрашиваются все с е одинаковой задержкой, чем и реализуется принцип фазового управления.
Формула изобретения
Цифровое устройство для управления ведомым сетью преобразователем, содержащее фильтр по числу фаз питающей сети, входы которых предназначены для подключения к фазам питаю:щей сети, нуль-органы по числу фаз преобразователя, счетчик текущего значения и счетчики импульсов по числу управляемых тиристорных блоков, подключенных через соответствующий коммутатор к адресной шине оперативного запоминающего устройства, формирователи сдвоенных импульсов и генератор тактовых импульсов, о тл и ч а ю щ е е с я тем, что, с целью расширения функциональных воз.можностей, оно снабжено счетчиком
Составитель В. Бунаков
Редактор А. ПЬиикииа Техред Л.Сердюкова Корректор И. Шарохин
Заказ 5135/55
Тираж 631
Поднисн ое
ВНИИПИ Государственного комитета СССР по делам изобретений н открытий
113Î35, Москва, Ж-35, Рауаская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
В 1 номера фазы, ключами, мультиплексором импульсов управления, счетчиком номера тиристорного блока, сдвиговми регистром юифрации, щцущим мультивибратором, элементом
ИЛИ, элементом И, сдвиговьи регистрром дешифрации, счетчиком номера тиристора, причем выходы нуль-органов подключены к информационньм входам мультиплексора, на входы уп-. равления мультиплексора подключен счетчик номера эквивалентной фазы, выход мультиплексора через ждущий мульФивибратор подключен к входу счетчика фазы, к выходу мультиплексора одним входам подключен элемент
ИЛИ, на другой вход которого через сдвиговый регистр вифрации подключен куль-орган первой фазы, а выход элемента 8НН включен на информационный вход оперативного запоминающего устройства, на вход управления записью
259440 б которого подключен один выход счетчика номера тиристорного блока, вход которого соединен с генератором тактовых ю пульсов и входом выборки
5 оперативного запоминающего устройства, к другим выходам счетчика номера тирнсторного блока подключен входом управления коммутатор, счетчик импульсов и ключ соответствую1в щего тиристориого блока, информационный вход которого подклочен к выходу оперативного запоминающего уст- . ройства, а выход соединен со счетчиком номера тиристора, сдвиговым
1 регистром дешифрации и первым входом элемента И, второй вход которого подключен к выходу сдвигового регистра, выход элемента И включен на вход сброса счетчика номера тиристора, р управляющего формирователем сдвоенных импульсов.