Устройство для индикации
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и предназначено для вьшода информации в цифровой аппаратуре. Целью изобретения является повышение точности устройства . Поставленная цель достигается за счет введения в устройство группы элементов ИЛИ, элемегта ИЛИ, трех триггеров, элементов И, ИЛИ-НЕ, И-НЕ и ключей третьей группы. Введенная совокупность элементов делает возможные гашение незначащих нулей в отсчете при индикации чисел с гстественной запятой, что позволяет повысить точность при индикации. 2 ил.
СО1ОЭ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСРЧХ
РЕСПУБЛИК
А1
„„SU, 12 42 (su 4 G 09 G 3/04
1 !
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ! я„.
ОПИСАНИЕ ИЗОБРЕТЕНИЯ /
Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3806262/24-24 (22) 25.10.84 (46) 15.10.86. Бюл. 11 - 38 (72) А.Л.Березин и В.Н.Бершаков (53) 681.327(088.8) (56) Авторское свидетельство СССР
Р 1057982, кл. С 09 G 3/04, 1981.
Авторское свидетельство СССР
1022211, кл. С 09 G 3/10, 1982. (54) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ (57) Изобретение относится к автоматике и вычислительной технике и предназначено для вывода информации в цифровой аппаратуре. Целью изобретения является повышение точности устройства. Поставленная цель достигаета ся за счет введения в устройство группы элементов ИЛИ, элемегта ИЛИ, трех триггеров, элементов И, ИЛИ-НЕ, И-НЕ и ключей третьей группы. Введенная совокупность элементов делает возможным гашение незначащих нулей в отсчете при индикации чисел с естественной запятой, что позволяет повысить точность при индикации. 2 ил.
1 12, Устройство относится к автоматике и вычислительной технике и предназначено для вывода информации в цифровой аппаратуре.
Целью изобретения является повышение точности устройства.
На фиг.1 представлена схема устройства для индикации; на фиг.2— схема дешнфратора.
Устройство для индикации содержит регистры 1, элементы И 2 первой группы, дешифратор 3, ключи 4 первой группы, индикаторы 5, ключи 6 второй группы, элементы И 7 второй группы, элементы 2И-ИЛИ 8 второй группы, коммутатор 9, третий триггер 10, элемент
KIH-НЕ 11, второй триггер 12, элемент
И 13, шина питания !4, выход 15 коммутатора 9, элемент ИЛИ 16, группа элементов ИЛИ 17, первый триггер 18, элементы 2И-ИЛИ 19 первой группы, элемент И-НЕ 20, ключи 21 третьей группы, дешифратор, содержащий элементы И-НЕ 22-36 и элементы И 37-42, осуществляющие декодирование двоичнодесятичного кода в семисегментный.
Устройство для цифровой индикации работает следующим образом.
Информация о целой части числа, запятой и дробной части числа записы-. вается в регистры 1, причем запятой соответствует кодовая комбинация, отличная от кодовых комбинаций цифр, например 1100 в коде 8-4-2-1. При отсутствии запятой на выходе элемента И 7 второй группы присутствует уровень "0" и сигнал "1" при наличии запятой.
Сигналы с выхода коммутатора 9 поступают на входы элементов И 2 первой группы, разрешая поочередно прохождение сигналов с выходов регистров 1 через элементы ИЛИ 17 на вход дешифратора 3. Сигналы с выхода дешифратора 3 через ключи 4 поступают на информационные электроды индикаторов 5, и при условии наличия сиг-: нала на их управляющих электродах с выхода коммутатора 9 через элементы
2И-ИЛИ 19 первой группы и ключи 6. происходит последовательная во времечи индикация содержимого регистров 1.
Рассмотрим работу устройства прн индикации пятираэрядного отсчета.
В регистрах 1 записано число
00,10. В исходном состоянии (при включении питания) второй триггер 12 через элемент ИЛИ 16 устанавливается.
64234 2
5
50 в нулевое состояние и третий триггер1О устанавливается в единичное состояние импульсом, сформированным на шине 14, а сигналом с выхода 15 коммутатора 9 обнуляется первый триггер 18.
При появлении импульса опроса на первом выходе коммутатора 9 на входе элемента ИЛИ-НЕ 11 присутствуют сигналы "0" с выхода первого триггера
18, с выхода элемента И 2 первой группы (кодовая комбинация первого регистра 1-0000) и с выхода элемента
2И-ИЛИ 8 второй группы, так как с выхода элемента И 7 второй группы, подключенной к выходам второго .регистра 1, поступает сигнал "0" (запятая отсутствует) и подтверждается нулевое состояние второго триггера 12 через элемент ИЛИ 16.
Сигнал "1" с выхода элемента
ИЛИ-HE 11 приводит к появлению кода
1100 на входе дешифратора 3, воспринимаемого им как запрет, Поэтому нуль в старшем разряде индицироваться не будет. При появлении импульсов опроса на втором выходе коммутатора
9 единичный сигнал с выхода элемента И 7 второй группы, подключенного к выходу третьего регистра 1 (запятая присутствует), через элемент
2И-ИЛИ. 8 второй группы приводит к появлению сигнала "0" на выходе элемента ИЛИ-НЕ 11 и установке первого триггера 18 в единичное состояние.
Следовательно, на выходе элемента ИЛИ-НЕ 11 присутствует сигнал
"0" и разрешена индикация нуля во втором разряде.
Сигнал с выхода элемента 2И-ИЛИ
8 второй группы, воздействуя на вход коммутатора 9, приводит к тому, что следующий сигнал появляется не не с третьем выходе группы коммутатора,9, а на выходе 15 (осуществляется реверс коммутатора 9). Одновременно сигнал с выхода элемента 2И-ИЛИ 8 второй группы приводит к установке второго триггера 12 в единичное состояние.
С появлением единичного сигнала на управляющем выходе коммутатора 9 происходит установка первого триггера 18 и третьего триггера 10 через элемент И 13 в нулевое состояние, Следующей единичный сигнал появляется на пятом выходе группы коммутатора. При опросе пятого регистра 1 на
1264234 выходе элемента lUIH-НЕ l! появляется сигнал 1", так как с выхода элемента И второй группы 7, подключенной к выходам четвертого регистра l поступает сигнал "0", первый триггер 18 установлен в нулевое состояние и в пятом регистре 1 записана кодовая комбинация 0000, что приводит к появлению кодовой комбинации 1100 на входе дешифратора 3 и к гашению нуля в младшем разряде, а также осуществляется установка второго триггера 12 в нулевое состояние сигналом с пятого выхода коммутатора 9 через элемент
ИЛИ !6. 15
При опросе регистра 1 сигналом с четвертого выхода группы коммутатора 9 на выходе элемента ИЛИ-НЕ 11 присутствует сигнал 0, так как кодовая комбинация четвертого регистра 20
1 отлична от нулевой и с выхода элемента 2И-ИЛИ 8 второй группы, входными сигналами которого являются единичные сигналы с четвертого выхода группы коммутатора 9, элемента И 7 25 второй группы, подключенного к третьему регистру 1, с инверсного выхода третьего триггера 10 поступает единичный сигнал и разрешена индикация цифры 1. Сигнал логического нуля Зр с выхода элемента ИЛИ-НЕ 11 устанавливает первый триггер 18 в единнчное состояние, что приводит к наличию сигнала "О" на выходе элемента ИЛИ-HE
11 независимо от его других входных сигналов. Одновременно сигнал с выхода элемента 2И-ИЛИ 8 второй группы, воздействуя на вход коммутатора 9, приводит к тому, что следующий сигнал появляется не на третьем выходе 4р коммутатора 9, а на выходе 15 (осуществляется реверс коммутатора 9) и к установке второго триггера 12 в единичное состояние. С появлением единичного сигнала на выходе 15 ком- 4 мутатора 9 происходит установка первого триггера 18 в нулевое состояние и изменение состояния третьего триггера 10 из нулевого в единичное через элемент И !3. 50
Следующий единичный сигнал появляется на первом выходе коммутатора
9 и устанавливает второй триггер 12 в нулевое состояние через элемент
ИЛИ 16. 55
До первого реверса коммутатора 9 третий триггер 10 находится в единичном состоянии, чтЬ приводит к поступлению на управляющие электроды индикаторов 5 через элементы 2И-ИЛИ первой группы 19 и ключи 6 сигналов с первого и второго выходов коммутатора 9. После реверса коммутатора 9 третий триггер 10 устанавливается в нулевое состояние, что приводит к поступлению на управляющий электрод четвертого индикатора 5 сигнала с пятого выхода коммутатора 9 через элемент 2И-ИЛИ первой группы 19 и ключ 6, на управляющий электрод третьего индикатора 5 с четвертого выхода коммутатора 9. Индикатор 5 пятого разряда погашен, так как до реверса коммутатора 9 на пятом выходе коммутатора 9 единичный сигнал не появляется, а после реверса коммутатора 9 на управляющий электрод индикатора
5 пятого разряда поступает нулевой сигнал с выхода элемента 2И-ИЛИ 19 первой группы через ключ 6.
Запятая индицируется на втором индикаторе 5, так как только с выхода элемента И 7 второй группы, подключенного к выходу третьего регистра 1, через третий ключ 21 поступ;.ет единичный сигнал на ее электрод-запятую.
В дальнейшем работа устройства для цифровой индикации повторяется и на индикацию выводится число 0,1 (второй и третий индикаторы). Лри индикации отсчета с естественной запятой, когда запятая записана в младшем регистре 1, реверса коммутатора
9 не происходит, третий триггер 10 находится в неизменном единичном состоянии, незначащие нули гасятся, так как на вход дешифратора поступает запрещенная кодовая комбинация 1100, пятый индикатор 5 погашен, так как с выхода элемента И 2 второй группы, подключенной к выходам первого регистра 1, поступает запрещенная кодовая комбинация 1100 для дешнфратора 3, значащие цифры отсчета выводятся на индикацию на соответствующих индикаторах 5, запятая не инднцируется.
При индикации отсчета с естественной запятой, когда запятая записана в старшем (отсчет ошибочный) регистре 1, сигнал "0" с выхода элемента И-НЕ 20 приводит к появлению сигналов "0" на выходах элементов 2ИИЛИ 19 первой группы и к гашению индикаторов 5.
234 а
Кодовая комбинация на входе дешифратора
Выходные сигналы дешифратора
a b c d e f g
0011
1 1 1 1 1 О
О I I ОООО
1 101 101
1 1 11001
01 1001!
1011011
1011!11
111 ОООО
1111111
1111011
0000
1000
0100
1100
0010
1010
0110
1110
0001
1001
5 1264
При индикации отсчета без естест-i венной запятой реверса коммутатора
9 не происходит, третий триггер 10 не изменяет свое единичное состояние, незначащие нули гасятся, так как на вход дешифратора 3 поступает запрещенная кодовая комбинация 1100, значащие цифры отсчета выводятся на индикацию на соответствующих индикаторах 5, !О
Преобразование двоично-десятичного кода в семисегментный дешифратором 3 осуществляется на двух уровнях. На элементах И-HE 22-35 собран преобразователь двоично-десятичного кода в десятичный, причем появление
"0" на выходах элементов И-НЕ 26-35 соответствует дешифрации кодовых комбинаций цифр 0-8 и запрещенной кодовой комбинации. На элементах И 37-42 и элементе И-НЕ 36 собран преобразователь десятичного кода в семисегментный. Появление сигналов "I" на выходах данных элементов приводит к индикЖ ии данных сегментов на инди- 2S каторах 5.
Соответствие выходных сигналов дешифратора 3 его входным сигналам отражено в таблице.
Из таблицы следует, что кодовая комбинация 1100 является запретом для дешифратора 3.
Применение группы элементов ИЛИ, трех триггеров, третьей группы ключей, элементов 2И-ИЛИ первой и второй групп, элемента И, элементов
И-НЕ, ИЛИ-НЕ, элемента ИЛИ, делает возможным гашение незначащих нулей в отсчете при индикации чисел с естественной запятой, что позволяет повысить точность при индикации.
Формула изобретения
Устройство для индикации, содержащее регистры, соединенные с входами элементов И первой группы, дешифратор, выходы которого соединены с входами ключей первой группы, выходы которых соединены с информационными электродами индикаторов, управляющие электроды которых соединены с выходами ключей второй группы, элементы
И второй группы, входи которых соединены с выходами двух старших разрядов регистров, кроме первого и последнего,и коммутатор, выходы группы которого соединены с входами элементов И первой группы, о т л и ч а ю— щ е е с я тем, что, с целью повышения точности устройства, в него вве- . дены группа элементов ИЛИ, элемент
ИЛИ, три триггера, элемент И, элемент ИЛИ-НЕ, элемент И-НЕ, ключи третьей группы, первая и вторая группы элементов 2И-ИЛИ, входы которых соединены с соответствующими выходами коммутатора, третьего триггера и с выходами элементов И второй группы, выходы элементов 2И-ИЛИ второй группы соединены с входом коммутатора, с первым входом элемента ИЛИ-НЕ и с четным входом второго триггера, прямой выход которого соединен с первым входом элемента И, второй вход которого соединен с выходом коммутатора, выход элемента И соединен со счетным входом трет! его триггера, установочный вход которого соединен с первым входом элемента ИЛИ и с шиной питания, второй и третий входы которого, соединены с соответствующими выходами группы коммутатора, а выход — с входом сброса второго триггера, инверсный выход которого и инверсный выход третьего триггера соединены с информационными входами, одни из
l l2б42 входов дешифратора соединены с выходами элементов И первой группы, другие входы которого соединены с выходамй элементов ИЛИ группы, первые входы которых соединены с установоч5 ным входом первого триггера и выходом элемента ИЛИ-НЕ, вторые входы— с выходами соответствующих элементов
И первой группы, выход первого триггера соединен с вторым входом элемента ИЛИ-НЕ, вход сброса первого триггера соединен с выходом коммутатора, 34 8 входы ключей второй группы соединены с выходами элементов 2И-ИЗТИ первой группы, входы которых соединены с соответствующими выходами группы коммутатора, с выходами третьего триггера и выходом элемента И-НЕ, входы ключей третьей группы соединены с выходами элементов И второй группы, а выходы — с соответствующими электродами индикаторов, входы группъ1 элемента ИЛИ-КЕ соединены с выходами- элементов И первой группы.
1264234
ВхйЬ/
Составит ель A . .Кулиев а
Техред И.Попович
Редактор М. Циткина
Корректор А.Тяско
Заказ 5567/52
Тираж 455 Подписное
3HHHTIH Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4