Коммутатор
Иллюстрации
Показать всеРеферат
Изобретение относится к электроизмерительной те.хпике и может быть использовано в коммутатора.х измерите.тыю-информационп1 1х систем. Цель - расширение фупкциональны.х возможностей коммутатора . Д.1я этого в многоканальный коммутатор по авт. св. № 1182658 дополнительно введен1 1 два блока сравнения, блок уставо| чис.ш измерений, счетчик, триггер, два y.ieMoiiTa ИЛИ, фор ировате.11 .1ьсов и о.чок .laнрета . В ycTpoiicTBC предусматривается возможность задапия скорости , .bi. времени задержки син.хроимглмьсо огносительно тактовых импу.пьсов .i.ui каж. кана.та индпвидуа,пьно с учетом его б1)1стро действия и в широком времепиом диапазоне. автоматическое и.х перек.иочеиие. Это дас возможность использования комм тато|1ных п.шт с раз.1ичными тинами у.1ектронн1)1х ключей, возможность нроизно.-ibHoio чис.1а измерений на замкнчтом Kana.ie с четом первого и пос,1едук)П1его ii3 Kpeiiiiii. 1Ч) обеспечивает мнснчжратпые измерения на капа.те с MaKcima.ihHoii скорост 1о опроса. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (s)) 4 И 03 K 17. 00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
- ФЭев»>»» фф > ю
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCKOMY СВИДЕТЕЛЬСТВУ (61) 1182658 (21) 3898982/24-21 (22) 22.05.85 (46) 23.10.86. Б!Ол. № 39 (71) Всесоюзн(!!1 научно-исслетовательский институт элсктроизчеритсльны. приооров (72) Л. А. Гтасенко (53) 621.382 (088.8) (56) Авторское свилетельство ГОГР
¹ 1182658, кл. 1) 03 К !7/00, 18.!0.84. (54) КОММУТАТОР (57) Изобретение относится к элсктроизчерительной технике и может быть использовано в KoммуTàторàx измерительнo-инфoрмационных систем. Цель -- расширение функционаг!ьны(возможностей коммутатоРа., 1,.1Я 3Tol о в f É Ko)1 (f>>T3To!) по авт. св, № 1182658 лополнительно ввелены
„„SU„„1265990 д 2.,âà блока сравнения, блок уст()ьч)к III<., I;1
ИЗМЕрсинй, С !СтЧИК. трИГГЕр, ЛВ;1 ЭЛ(Чс ll t;l
И, 1И, форчироватсль It Ill), .II>cов и Ог)ок 3;1I1!)ET3. 1> устройстве !1рс !> с >1 !! I !) II till(. 1 (я во <>10 Ж НОСТЬ З(1,131I Il H СКОРО(тll 0ll РО(Ч1, fill > .»1>t, вречени залсржки син. роимн г!! (()t; и! и<сительно тактовы); ичпульсов зля !аж Iof О ка на, а Ill!çè ни, 1% 3 >ьно с м lс) О>1 (го 0ь1с 1 ро . ,1cйствия и I3 н!проком врсч litt() 1 зи:!па)оно. автоматическое и. Ilcр(клю н нис.:)го л;1(г
ВОЗ \10 Ж НОСтв IIC IIO I I» О В!1 Н И и K() Ч \! > 1 !1 ГОР Н l>1 ( плат с различнычи тип!)м)и ).!ск) ропп),1 ключей, возможность произволы!Ог<) )н(.1(1 измерений fl;1 3!!чкнутсл1 K;lll;1.)с ) !<Ооч первого и посл(луfo! I(el.(»tзч< р< ни и..-) го обеспечивает чно!.Ократньк и tv(<<)(»It>t ка на:lс с >13 кси )1 аг! Ь нов (. коров! I>I() () ll!)<)(
1265990
Изобретение относится к электроизмерительной технике, в частности к коммутаторам измерительных информационных систем, и является усовершенствованием известного устройства по авт. св. № 1182658.
14ель изобретения — расширение функциональных возможностей за счет обеспечения произвольного числа измерений на замкнутом канале с учетом первого и последующего измерения.
На чертеже представлена функциональная схема коммутатора.
Коммутатор содержит P блоков 1.1 — 1.P коммутации, состоящих из М коммутаторных плат 2.1 — 2.М коммутации входных измерительных сигналов, посредством которых объединены по выходу группы из N каналов, триггер 3 разрешения работы, последовательно соединенные задающий высокочастотный генератор 4, делитель 5, переключающее устройство 6, последовательно соединенные счетчики 7 — 9, дешифратор 10 N каналов, дешифратор 11 М групп каналов, дешифратор 2.P блоков коммутации, выходы дешифраторов при этом соединены с управляющими входами соответствующих N каналов, М групп каналов, P блоков коммутации, М управляемых формирователей 13.1 — 13.М по числу P блоков коммутации, два счетчика 14 и 15, два блока 16 и 17 сравнения, три элемента ИЛИ 18 — 20, два триггера 21 и 22, блок 23 уставок порядка скорости опроса, блок 24 уставок порядка паузы, блок 25 уставок величины скорости опроса, блок 26 уставок . величины паузы, блок 27 уставок адреса параметров времени коммутации, два регистра 28 и 29, два дополнительных управляемых формирователя 30 и 31, блок 32 уставок времени задержки синхроимпульсов, инвертор 33, два элемента
И 34 и 35, шины «Пуск» 36 и «Сброс» 37, «Синхроимпульс» 38, «Фиксированная скорость» 39, шина 40 данных, шина 41 адреса, третий 42 и четвертый 43 блоки сравнения, блок 44 уставок числа измерений, третий счетчик 45, третий триггер 46, четвертый 47 и пятый 48 элементы ИЛИ, формирователь
49, блок 50 запрета, шины «Конец операции» 51, «Непрерывный опрос» 52.
При этом выход переключающего устройства 6 соединен со счетным входом первого счетчика 14, выход которого соединен с первыми входами первого блока 16 сравнения, вторые входы которого соединены с объединенными выходами блока 25 уставок величины скорости опроса и блока 26 уставок величины паузы, выход первого блока 16 сравнения соединен с первыми входами первого 18 и второго 19 элементов ИЛИ, вторые входы элементов ИЛИ 18 и 19 соединены с шинами «Пуск» 36 и «Сброс» 37 соответственно, выходы элементов ИЛИ 18 и 19 соединены со счетным входом первого триггера 21 и установочными входами делителей 5 и первого счетчика 14 соответственно, пря5
55 мой выход первого триггера 21 соединен со счетным входом счетчика 7 N каналов, стробирующими входами дешифраторов 10—
12 N каналов, М групп каналов, P блоков коммутации, со счетным входом второго триггера 22 и со .считывающими входами блока 23 уставок порядка скорости опроса и блока 25 уставок величины скорости опроса, инверсный выход первого триггера 21 соединен со считывающими входами блока 24 уставок порядка паузы и блока 26 уставок величины паузы, объединенные выходы блока 23 уставок порядка скорости опроса и блока 24 уставок порядка паузы соединены с адресными входами переключающего устройства 6, выходы счетчиков
7 — 9 N каналов, М групп каналов, P блоков коммутации соединены с адресными входами блока 32 уставок времени задержки синхроимпульсов и с адресными входами блока 27 уставок адреса параметров времени коммутации, выход которого соединен с выходами первого 28 и второго 29 регистров и с адресными, входами блоков уставок порядка 23 и величины скорости опроса 25, блоков уставок порядка 24 и величины паузы 26, считывающие входы блоков уста вок адреса параметров времени коммутации 27 и времени задержки синхроимпульсов 32 соединены с выходом триггера 3 разрешения работы и с установочным входом первого триггера 21, входы М управляемых формирователей 13.1 — 13.М в каждом блоке коммутации P соединены с выходами признака типа коммутаторной платы соответствующих М коммутаторных плат, управляющие входы— с выходами дешифратора 11 М групп каналов, а объединенные выходы — с управляющим входом первого дополнительного управляющего формирователя 30, входом инвертора 33, первым входом второго элемента
И 35, выход инвертора 33 соединен с первым входом первого элемента И 34 и управляющим входом второго дополнительного управляемого формирователя 31, объединенные вторые входы первого 34 и второго 35 элементов И соединены с шиной 39 «Фиксированная скорость», выход первого элемента
И 34 соединен с управляющим входом первого регистра 28, выход второго элемента
И 35 соединен с управляющим входом второго регистра 29, входы первого 30 и второго
31 дополнительных управляемых формирователей соединены с выходами делителей 5, а объединенные выходы — со счетным входом второго счетчика 15, выход которого соединен с первыми входами второго блока 17 сравнения, вторые входы которого соединены с выходом блока 32 уставок времени задержки синхроимпульсов, а выход— с установочным входом второго триггера 22 и вторым входом третьего элемента ИЛИ 20, первый вход которого соединен с шиной 37
«Сброс», а выход — с установочным входом второго счетчика 15, выход второго тригге1265990 з ра 22 соединен с шиной 38 «Синхроимпульс», входы данных шести блоков 23 — 27 и 32 уставок соединены с шиной 40 данных, алрссные входы двух регистров 28 и 29 соединены с шиной 41 адреса.
Кроме того, первые входы первого бло5 ка 16 сравнения и выход первого счетчика !4 соелинены с первыми вхолами третьего блоК3 42 Bxoлы которого соелинсны с вторыми входами первого î 10ка 16 сравнения и с об)ьелиненными Bhtxn- >и лами блока 26 уставок величины паузы и блока 25 уставок величины скорости опроса, считывающий вход последнего соединен со считывающим входом блока 23 порялка скорости опроса, счетным входом счетчика 7 А каналов, строоирующими входами лешифраторов !0 — 12 N кана10H, . )"1 групп кана IОВ, Р блоков коммутации, счетным входом второго триггера 22, прямым выходом первого триггера 21 и управляющим входом третьего блока 42 сравнения, выход которого соелинс и с вхолом формирователя 49 и со счетным входом третьего счетчика 45, выход которого соединен с вторыми вхолами четверто!о блока 43 сравнения, первые входы послслнег0 соединены с выходом блока 44 уставок числа измерений, алресныс вхолы которого соелинены с адресными входами блока 32 уставок времени задержки синхроимпульсов, блока 27 уставок алреса параметрÎв времени коммутации и выхолами счетчиков 7 — 9 Л каналов, М групп кана 10Н, Р блоков коммутации, а входы ланных — с шиной 40 данны;. 30 выхол четвертого блока 43 сравнения соелинсн с первым вхолом пятого элемента ИЛИ
48 и вторым установочным входом третьего триггера 46, первый установочный вход которого соединен с выходом второго триггера 22, шиной 38 «Синхроимпульс» и первым 35 вхолом четвертого элемента ИЛИ 47, второй вход которого соединен с выхоloм формирователя 49, а выхол --- с шиной 51 «Конец операции», выход третьего триггера 46 соединен с первым входом блока 50 запрета, второй вход которого соединен с шиной 52
«ÍåïðåðûBíûé 0прос», а выхол — с вторым установочным входом первого триггера 21. второй вход пятого элемента ИЛИ 48 соединен с шиной 37 «Сброс», а выхол — — с установочным входом третьего счетчика 45. 45
Ком мутатор работает следую щи м 00разом.
Перел началом работы дистанционно или от органов управления производится запись соответст!>ующих данных с шины 40 данных в блоки 23 — 27, 32 и 44. Установка подачей сигнала «Сброс» по шине 37 через элементы ИЛИ 19, 20 и 48 устанавливаются в нулевое состояние делители 5, счетчики 14, 15 и 45, триггер 22, а триггер 3 — в состояние, запрещающее работу коммутатора, т. с, блокируется работа триггера 21.
По сигналу «Пуск» Ilo шине 36 триггер 3 разрешения работы устанавливается в сосТояние, разрешающее прохождение тлкговы. импульсов на счетный вход счстчикл 7. Сиги Ä1 «Пуск» через элемент ИЛИ 18 уст;>нлвливает триггер 21 в состояние, при котo!)Oxt на прямом Bhlxo;>c его появляется импульс. передний фронт которого является псрслним фронтом первого тактового импульса, поступающего на счетный вхоl счстчикл 7, устанавливая тем самым счетчики 7 9 и состояние, соответству!ощсе первому каналу в цикле. С выхола счетчиков 7 — -9 кол !!oil(1);> первого канала поступает нл вхолы гцшиф— раторов 10 — 12, с выхода которых x ир;>13ляющие сигналы поступаюг нл вхолы (()OTветствующих Р блоков 1.! — 1.Р коммутлции, М коммутаторных плат 2.1 2.М и % каналов, и происходит замыкание первого клн;> 13.
Кол с выходов c÷ñò÷èêîâ 7 — 9 поступ;1 1 на алресныс входы блока 27 устлв<>к,;1 импульс с триггера 3 рлзрсlll3 T с fttòûf> lllll(< содержимого соответствующей яч(ики и!>х>51ти на выхол блока 27 уставок и Олноврсм i!f1<) на алрссныс вхоlt t блоков 23 26 > T я т (< м с а м ы . 3 триггера 21 р«>çðcøàë (I!Iтыв;> и!с содержимого ячеек;!лмяти 13 блок lx 23 и 25, ст;1 вон, KoTo!)Oc 0111)(<;>сляст пОря >Ок и H(x иlЧ!IНМ С КО!)OÑTИ 011!)OC 3 h3НЛ, 13 IIO 3 !Р(< М
О!11)c, jc.tßBмомх 13ыхОлохl бг>Îкл 7 "<. T;113()к.
Ко:> порялкл скорости опр()с:1 с выхол;1 блока 23 уставок поступает нл ллрсcный вхо l переключаю!цсго устройств; > 6, !);>.;1)(шая тем самым про. ожлснис нл счетный
f3 XOT Сч<
lllllx выколов делителей 5. которые лсл» г ичпмг!ьсы с высокоч >стотного гснср;перл
13 З3 133110(ЧИСГ>0 Р!>3. !ХОЛ С ВЬ!ХОЛЛ C3 О, 10к3 25 X CT3 13ОК. При < OH f13,TCI I li li KO, >Of> и Xl II X 0 f<( с выхода блока 16 сравнения через элем(!и
ИЛИ 18 поступает нл счетный вхол три>гера 21, устанавливая его в сocioBllli(. . при котором cèït3л с нулевого выxoла рлзрсttf >cf считывание содержимого ячеек и!>м5!!!I и блоках 24 и 26 уставок, которос опрс,!<,15!el порядок и величину паузы íî ллр(су, <)пр(леляемому выходом олокл 27 у«тлвок, и с>итыванис из блоков 23 и 25 хст;>в<)к злпр<ща ется.
Олноврсменно импульс с вы. о >л б 10К;1 16 сравнения через элемент 11Л11 19 уст;>it;ll>ливаст в нулевое состояние >слитсли 5 и сч(тч и к 1 4 . К О л п 0 р я л к я !! а у 3 ы с I> hl x o, l xo 1, пер(ключающего устройства 6, !);>;3!)(Itl;>a т. м
С3МЫМ f>POXO)KЛСН И(< f13 C С 14 посгупает на первые входы блока 16 сравненl>Я, на ВTОрь>X ВXОла. кОторого (. TОIIТ к0,1 величины паузы с выходя блока 26 усT3130к.
При сО!>палеfl li ll Ko, >of> !1м им>>ь<. с 1>ы." 0 !л
1265990
S блока 16 сравнения через элемент ИЛИ 18 поступает на счетный вход триггера 21, устанавливая его в состояние, при котором сигнал с прямого выхода разрешает считывание содержимого ячеек памяти в блоках 23 и 25 уставок, и передний фронт которого является,передним фронтом второго тактового импульса, поступающего на вход счетчика 7.
Одновременно импульс с выхода блока 16 сравнения через элемент ИЛИ 19 устанавливает в нулевое состояние делители 5 и счетчик 14.
Таким образом, происходит формирование первого тактового импульса, длительность которого состоит из величины скорости опроса первого канала и величины паузы между размыканием первого канала и замыканием второго. Передний фронт второго тактового импульса на счетном входе счетчика 7 изменяет его состояние на + 1, что приводит к замыканию следующего канала и изменению адреса ячейки памяти в блоке 27 уставок, тем самым на выходе блока 27 уставок появляется код адреса ячеек памяти блоков 23 — 26 уставок, в которых хранятся параметры времени коммутации следующего канала. Сформированные описанным способом тактовые импульсы с прямого выхода три ггера 21 поступают на стробирующие входы дешифраторов 10 — 12, обеспечивая замыкание каналов на время скорости опроса и размыкание предыдущего канала до замыкания следующего на время паузы.
Это позволяет избежать одновременного замыкания двух каналов, когда предыдущий еще не разомкнулся, а последующий уже замкнулся, что может привести к выходу из строя соответствующих датчиков на входах коммутируемых каналов.
Таким образом происходит коммутация каналов с индивидуальной скоростью опроса, что позволяет максимально использовать быстродействие каждого канала, автоматическое переключение скорости опроса и паузы для каждого канала, дает возможность одновременно использовать разные типы коммутаторных плат, например одновременно контактные и бесконтактные.
В случаях, когда требуется опрашивать все каналы с одинаковой скоростью или все каналы контактных плат с одной скоростью, а все каналы бесконтактных плат с другой, предусмотрен режим с «фиксированной скоростью», В коммутаторных платах 2.1 — 2.М задается специальный сигнал — признак типа коммутаторной платы, например для коммутаторных контактных плат это может быть сигнал логический «О», а для бесконтактных коммутаторных плат — сигнал логическая
«1». Этот сигнал с выхода коммутаторных плат поступает на соответствующие входы М управляемых формирователей 13.1 — 13.М в каждом из P блоков 1.1 — 1.P коммутации, 5
55 управляющие входы которых соединены с соответствующими выходами дешифратора 11, что позволяет сигналу «Признак коммутаторной платы» проходить на объединенный выход M управляемых формирователей 13.1 — 13.М во всех P блоках 1.1 — 1.P коммутации только в момент опроса данной коммутаторной платы. При наличии на объединенных входах элементов И 34 и 35 сигнала «Фиксированная скорость», поступающего с шины 39, в зависимости от сигнала
«Признак типа коммутаторной платы» проходит сигнал с входа или выхода инвертора 33 на управляющие входы первого или второго регистров 28 и 29, по которому на выходе соответствующего регистра формируется адрес ячейки памяти блоков 23 — 26 уставок, где хранятся параметры порядка и величины скорости опроса, порядка и величины паузы для контактной или бесконтактной платы коммутации соответственно.
Адреса этих ячеек памяти поступают на адресные входы регистров 28 и 29 с шины 41 адреса перед началом работы или могут быть установлены постоянными, например регистр 28 может хранить адрес нулевой ячейки блоков 23 — 26 уставок, а регистр 29— адрес первой ячейки.
Источником возникновения управляющих сигналов включения канала и формирования сигналов «Конец операции» или «Синхроимпульс» являются тактовые импульсы с перного триггера 21.
В зависимости от сигнала «Признак типа коммутаторной платы» на управляющих входах дополнительных управляемых формирователей 30 и 31, на счетном входе второ го счетчика !5 появляются импульсы с соответствующего выхода делителей 5. Код с выхода второго счетчика 15 поступает на первые входы блока 17 сравнения, на вторых входах которого присутствует код величины задержки синхроимпульсов относительно тактовых импульсов из ячейки памяти блока 32 уставок, адрес которой задается кодом с выхода счетчиков 7 — 9, т. е. для каждого канала по соответствующему адресу записан код величины задержки синхроимпульсов в блоке 32 уставок. На счетный вход второго триггера 22 поступают тактовые импульсы с выхода первого триггера 21, передний фронт которых устанавливает второй триггер 22 в состояние, запрещающее начинать измерение на скоммутированном канале до окончания в нем переходных процессов.
При совпадении кодов импульс с выхода второго блока 17 сравнения через элемент
ИЛИ 20 устанавливает второй счетчик 15 в нулевое состояние и по установочному входу переводит второй триггер 22 в состояние, разрешающее начинать измерение на скоммутированном канале через время. определяемое временем задержки, считанном нз блока 32 уставок. индивидуальное для каждого канала, т. е. сигналы «Синхроимпульс»
1265990
7 формируются с задержкой относительно тактовых импульсов с учетом быстродействия каждого канала и проходят на шину 38 и через элемент ИЛИ 47 — на шину 51.
Таким образом, в случае непрерывного опроса, сигнал «Конец операции» на шине 51 (или «Синхроимпульс» на шине 38) формируется с задержкой по отношению к переднему фронту тактовых импульсов и обеспечивается автоматическое изменение этой задержки, что дает возможность использо- 10 вать в одном коммутаторе коммутаторные платы с различными типами ключей.
Коммутатор в режиме с многократным опросом работает следующим образом.
Сигнал «Пуск» через элемент ИЛИ 18 устанавливает первый триггер 21 в состояние, при котором на прямом выходе его появляется импульс, передний фронт которого является передним фронтом первого тактового импульса, поступающего на счетный вход счетчика 7, устанавливая тем самым счетчики 7 — 9 в состояние, соответствующее адресу первого канала в цикле. С выхода счетчиков 7 — 9 код номера первого канала поступает на входы дешифраторов 10 — 12, с выхода которых управляющие сигналы поступают на входы соответствующих P 25 блоков 1.1 1.Р коммутации, М коммутаторных плат 2.1 — 2.М и N каналов, и происходит замыкание первого канала.
Импульс с прямого выхода первого триггера 21 разрешает считывание содержимого ячеек памяти в блоках 23 и 25 уставок, которое определяет порядок и величину скорости опроса первого канала по адресу, определяемому выходом блока 27 уставок. Дальше формирование первого тактового импульса, длительность которого состоит из величины скорости опроса и величины паузы на этапе формирования величины скорости опроса осуществляется аналогично описанному. Одновременно передний фронт первого тактового импульса с первого триггера 21 устаналивает второй триггер 22 в состояние, 4п запрещающее начинать измерение на скоммутированном канале до окончания в нем переходных про(ьессов. Через время, определяемое временем задержки, считанном из блока 32 уставок, второй триггер 22 устанавливается описанным способом в состоя- 45 ние, разрешающее начинать измерение на скоммутированном канале. Этот сигнал через элемент ИЛИ 47 появляется на шине 51, как сигнал первого измерения на скомму7IIpoI1aIII1o» канале. Одновременно сигнал с выхода второго триггера 22 поступает на установочный вход третьего триггера 46, сигнал с выхода которого через блок 50 запрета при отсутствии на его втором входе сигнала «Непрерывный опрос» поступает на IÑTÈIIÎÂo÷llbIÉ вход первого триггера 21, б7olvpyv его работу.
Таким образом, при совпадении кода с первого счетчика 14 и кода величины скорости опроса с выхода блока 25 устлвок, импульс с выхода первого блока 16 срлв>иния через элемент ИЛИ 18 не Ii(.p(.»op I IIIвает первый триггер 21 в состояние, при l((>тором сигнал с инверсного выхо >л lo p;I.Iрешает считывание содержимого я loек ll;1мяти в блоках 24 и 26 уставок, коп>рос определяет порядок и величину паузы (н> адресу, определяемому выходом блока "7 уставок. По-прежнему си(нал с прямого выхода первого триггера 21 разре(наст сч(1тывание содержимого из тех же ячеек и(1х1>1ти блоков 23 и 25 уставок и одновременш> разрешает работу третьего блок 1 42 срлвнения.
В момент совпадения кода первого (. I(. ãчика 14 и кода величины скорости olipo(.;I первого канала с выходов блока 25 у«тапок величины скорости опроса на выходе треп,— его блока 42 сравнения появляется импуль(, поступающий на формирователь 49, который по его переднему фронту формирует имн,>ь(, который через элемент ИЛИ 47 lincòóï;и г на шину 51 в виде второго импульса «1хо(и ll, операции», разрешая второе измерс н>и замкнутом канале.
Поскольку первый триггер 21 находится в прежнем состоянии, на выход тp(7.I>(. i блока 42 сравнения в моменты с(7I311(I,Iен>(я кода первого счетчика 14 и кодл величины скорости опроса появляется последовательность импульсов, поступающих 11;i 1пн (х 51 и определяющих последующие измор(ни>1 на том же канале. Одновременно sr;I последовательность импульсов с выхода трег!еlo блока 42 сравнения поступает нл сч Till lil вход третьего счетчика 45, код (выхо,lii которого поступает на вторые входы четвертого блока 43 сравнения. На первых вхо I,;Ii б 7ока 43 сТоНТ I(0,7 iI Ilc.7а из мереllllil ll;i I(I>lбранном канале с выхода (х7ок11 44 с7лвок, считанный из ячейки памяти по лдре(.у, о1(р(деляемому кодом счетчиков 7 — -9. Им пульi с выхода четвертого блока 43 (. p;Il>II(. »II>I, определяю(ций момент совпадения этих к(>дов и означающий, что на замкнутом клн:I.I( произведено заданное число нзх>среllllll, ирез элемент ИЛИ 48 сбрасывает третий очи гчик 45 в нулевое состояние н устлнлвлив;и 1 третий триггер 46 в состояние, при котором импульс с блока 50 запрета спим;ит б 1(>l(llровку с первого триггера 21, переворлчи(гля
ЕГО В СОСТОЯНИЕ. ПРИ КОТОРОМ СИГНаЛ С IIIIверснoго выxo7 I ра3решлет считыв;1ни((>держимогo ячеек памяти 13 блоклх 24 н 6 уставок, запрещает считывание нз блоков 2;3 и 25 уставок и запрещает работу трсгьoго блока 42 сравнения.
После формирования паузы первый триггер 21 устанавливается в состояние, при котором сигнал с его прямого выхода рлзрсшает считывание содержимого ячее>(II(I÷>ITè в блоках 23 и 25 уставок и работу гретьеl (> блока 42 сравнения. Одновременно передний фронт этого сип(алл является передних> фрон1265990
Формула изобретения том второго тактового импульса, поступающего на вход счетчика 7 и второго триггера 22, обеспечивая замыкание второго канала и формирование сигнала первого и последующих измерений на втором канале, аналогично описанному.
Таким образом, в коммутаторе расширены функциональные возможности за счет задания скорости опроса, паузы и времени задержки синхроимпульсов относительно тактовых импульсов для каждого канала индивидуально с учетом его быстродействия, возможности автоматического переключения скорости опроса, паузы и времени задержки синхроимпульсов, что дает возможность одновременно использовать в коммутаторе коммутаторные платы с различными типами ключей.
При возможности произвольного числа измерений на замкнутом канале с учетом первого и последующего измерений, что позволяет производить многократные измерения на канале с максимальной скоростью опроса.
Коммутатор по ав. св. Мо 1182658, отли кающийся тем, что, с целью расширения функциональных возможностей, в него введены два блока сравнения, блок уставок, числа измерений, счетчик, триггер, два элемента ИЛИ, формирователь, блок запрета, при этом первые входы первого блока сравнения и выход первого счетчика соединены с первыми входами третьего блока сравнения, вторые входы которого соединены с вторыми входами первого блока сравнения и
Зо
10 с объединенными выходами блока уставок величины паузы и блока уставок величины скорости опроса, считывающий вход последнего соединен со считывающим входом блока порядка скорости опроса, счетным входом счетчика N каналов, стробирующими входами дешифраторов N каналов, М групп каналов, P блоков коммутации, счетным входом второго триггера, прямым выходом первого триггера и управляющим входом третьего блока сравнения, выход которого соединен с входом формирователя и со счетным входом третьего счетчика, выход которого соединен с вторыми входами четвертого блока сравнения, первые входы последнего соединены с выходом блока уставок числа измерений, адресные входы которого соединены с адресными входами блока уставок времени задержки синхроимпульсов, блока уставок адреса параметров времени коммутации и выходами счетчиков N каналов, М групп каналов, P блоков коммутации, а входы данных — с шиной данных, выход четвертого блока сравнения соединен с первым входом пятого элемента ИЛИ и вторым установочным входом третьего триггера, первый установочный вход которого соединен с выходом второго триггера, шиной
«Синхроимпульс» и первым входом четвертого элемента ИЛИ, второй вход которого соединен с выходом формирователя, а выход — с шиной «Конец операции». выход третьего триггера соединен с первым входом блока запрета, второй вход которого соединен с шиной «Непрерывный опрос», а выxofl — с вторым установочным входом первого триггера, второй вход пятого элемента
ИЛИ соединен с шиной «Сброс», а выход— с установочным входом третьего счетчика.!
265990
Составитель С. Куст
Редактор М. Бланар Техред И. Верее Корректор И.Муска
Заказ 5681/57 Тираж 8!6 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий! !3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», r. Ужгород, ул. Проектная, 4