Адаптивный временной дискретизатор
Иллюстрации
Показать всеРеферат
Изобретение относится к информационно-измерительной технике и может применяться в телеизмерительных системах со сжатием данных. Изобретение позволяет повысить точность дискретизатора . Дискретизатор реализует алгоритм адаптивного экстраполятора первого (или нулевого) порядка и содержит дифференцирующий блок, интегратор , блок сравнения, делитель частоты и узел управления, выполненный на блоке модуля, элементах сравнения, элементах И, счетчике и генераторе импульсов. 1 з.п, ф-лы, 2 ил. СЛ
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1 (19) (11) (5D 4 G 08 С 19/16
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ASTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3906411/24-24 (22) 27.05.85 (46) 30.10.86. Бюл. )1 40 (71) Ленинградский ордена Ленина электротехнический институт нм. B..И. Ульянова (Ленина) (72) Л.Г. Журавин, Е.И. Семенов, В.А. Трошкин и А.П. Федоров (53) 621.398(088,8) (56) Авдеев Б.Я.; Антонюк Е.М. и др. Адаптивные телеизмерительные системы, Под ред. А.В. Фремке, — Л.:
Энергоиздат, 1981, с. 199, рис. 6-26.
Фремке А.В. Телеизмерения.. М.:
Высшая школа, 1975, с. 228, рис.7.6.,(54) АДАПТИВНЫЙ ВРЕМЕННОЙ ДИСКРЕТИЗА, T0P (57) Изобретение относится к информационно-измерительной технике и может применяться в телеизмерительных системах со сжатием данных. Изобретение позволяет повысить точность дискретизатора. Дискретизатор реализует алгоритм адаптивного экстраполятора первого (или нулевого) порядка и содержит дифференцирующий блок, интегратор, блок сравнения, делитель частоты и узел управления, выполненный на блоке модуля, элементах сравнения, элементах И, счетчике и генераторе импульсов. 1 з.п. ф-лы, 2 ил.
1 12674
Изобретение относится к информационно-измерительной технике и может быть использовано в телеизмерительных системах со сжатием данных.
Цель изобретения — повышение точности дискретиэатора.
На фиг. 1 показана структурная схема дискретиэатора; на фиг. 2 — функциональная схема узла управления.
Адаптивный временной дискретиэа- 10 . тор содержит (фиг. 1) дифференциру- ющий блок 1, интегратор 2, блок Э сравнения, делитель 4 частоты следо: вания импульсов и узел 5 управления.
Узел 5 управления содержит (фиг.2 ) 15 блок 6 модуля, первый, второй элементы 7 и 8 сравнения, первый, второй элементы И 9 и 10, реверсивный счетчик 11, третий, четвертый элементы
12 и 13 сравнения и генератор 14 им-- 20 пульсов.
Дифференцирующий блок 1 осуществляет формирование второй производной входного сигнала и имеет регулируемый коэффициент усиления. Интегратор 25
2 производит двухкратное интегрирование поступающих на его вход сигналов. Блок 3 сравнения формирует на выходе сигнал "1" при достижении сигналом на его входе порогового значения. Делитель 4 частоты пропускает на свой выход каждый К-й входной импульс, где коэффициент К формируется на выходе блока 5 управления. Узел 5 управления формирует кодовый сигнал . К управления коэффициентом усиления блока 1 для поддержания на его выхо— де уровня второй производной входного сигнала в заданных пределах от 0, до "ð. (0 0z)
Узел 5 работает следующим образом.
Сигнал второй производной 9(1;) с выкода блока 1 поступает через блок 6 модуля на входы элементов 7 и 8, сравнения, где сравнивается с граничными уровнями U,,0 . Если / 0 (t)/ О, или//1 (Ц/>g то с выхода генератора через элемент И 9 или 10 в реверсивный счетчик 11 поступают импульсы, увеличивающие или уменьшающие храня- . щееся там число К, код которого с выхода счетчика 11 поступает на вход
1 блока 1 и меняет уровень сигнала Ц (Ц .
Регулирование продолжается до тех
/ пор, пока величина /О (4 )/ не вхо- дит в зону от 0 до ll или состояние счетчика 11 не достигает граничного (К ми или „ ), после чего элемент И 9 или 10 закрывается.
57 г
Адаптивный временной дискретиза" тор работает следующим образом.
Входной сигнал дважды дифференпируется в бЛоке 1, после чего дважды интегрируется в интеграторе 2, вычисляя таким образом погрешность линейной экстраполяции g (4). При достижении величиной /e(<)/ заданного уровня E) происходит срабатывание блока Э сравнения и обнуление интегратора 2. Чтобы влияние паразитных утечек и дрейфов интегратора 2 было незначительным, входной сигнал интегратора 2 должен быть в расчетной зоне от Ui до tJ< . Для достижения . этого узел 5 изменяет коэффициент усиления блока 1 в К2 раз, что приводит к увеличению уровня /О/в К раз, Длительность интервала дискретизации при линейной экстраполяции
Ф связана с величинами /0/ и извест-! ным соотношением 1 = 2C ° /0 о г= куда следует возрастание в К раз частоты срабатывания блока 3. Для устранения этого узел 5 управляет коэффициентом делителя 4, в результате чего на выходе делителя 4 формируется, нужная частота адаптивной временной дискретизации.
Таким образом, предлагаемое изобретение позволяет повысить точность адаптивного временного дискретиэатора. При однократном дифференцировании и интегрировании дискретизатор работает в режиме адаптивной нулевой экстраполяции.
Формула и з обретения
1. Адаптивный временной дискретизатор, содержащий дифференцирующий блок, информационный вход которого является информационным входом дискретизатора, выход дифференцирующего блока соединен с информационным входом интегратора, и делитель частоть:, выход которого является выходом дискретизатора, отличающийся тем, что, с целью повьппения точности
4 дискретизатора, в него введены узел управления и блок сравнения, информационный вход узла управления подключен к выходу дифференцирующего блока,. выходы узла управления соединены с соответствующими управляющими входами дифференцирующего блока и делителя частоты, выход интегратора соединен с информационным входом блока.и ир
Составитель М. Никуленков
Техред,И.Попович Корректор Л. Патай
Редактор И. Касарда
Заказ 5781/49
- Тираж 515 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
3 1267457 4 сравнения, выход которого соединен с элементов И, выход генератора импульинформационным входом делителя часто- сов соединен с вторыми входами nepTb! и входом сброса интегратора, уп- вого и второго элементов И, выходы равляющий вход блока сравнения, пер- которых соединены соответственно с вый и второй управляющие входы узла g суммирующим и вычитающим входами управления являются соответственно счетчика, выходы счетчика соединены первым,вторыми третьим управляющи- с соответствующими входами третьего ми входами дискретиэатора. и четвертого элементов сравнения и являются выходами узла управления, 2. Днскретизатор по п.--1, о т л и- р выходы третьего и четвертого элеменч. а ю шийся тем, что узел управ- тов сравнения соединены с третьими пения содержит блок модуля, элементы входами соответственно первого и втосравнения, элементы И, счетчик и re- рого элементов И, вход блока модуля, нератор импульсов, выход блока моду- вторые входы первого и второго элеля соединен с первыми входами первого 1 ментов сравнения являются соответсти второго элементов сравнения, выхо- венно информационным,первым и втоды которых соединены с первыми входа- рым управляющими входами узла управ-"1 ми соответственно первого и второго ления.