Устройство для управления процессом смешения жидких продуктов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к системам управления н регулирования. Цель изобретення - повышение точности устройства и расширение области применения. Устройство содержит датчик расхода,.блок сопряжения , блок ввода, блок вычисления и опроса, цифроаналоговый преобразователь, исполнительные механизмы и дополнительно введенные блок синхроимпульсов, блок параллельного обмена, формирователь управляющих сигналов, первый и второй регистры , синхронизатор, регистр данных, дешифратор , мультиплексор адреса и данных, мультиплексор каналов, элемент ИЛИ, блок перепрограммируемой памяти, а блок сопряжения выполнен в виде каналов преобразования , каждый из которых содержит синхронизатор, преобразователь интеграль (О ного расхода в код и мультиплексор кана (Л ла. 8 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1272314 (51)4G05D 11 13

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3848047/24-24 (22) 28.01.85 (46) 23.11.86. Бюл. № 43 (71) Рязанское специальное конструкторское бюро Научно-производственного объединения «Нефтехимавтоматика» (72) А. И. Мосякин, В. И. Колотихин, В. И. Середенко, В. И. Белкин и Л. Л. Одинокова (53) 62 — 50(088.8) (56) Специальные приборы и средства автоматизации для нефтеперерабатывающей и нефтехимической промышленности: Каталог. М.: ЦНИИТЭнефтехим, 1983, с. 20.

А втор с кое с ви детел ьст во СССР № 224639, кл. В 01 F 3/08, 1967. (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ

ПРОЦЕССОМ СМЕШЕНИЯ ЖИДКИХ

ПРОДУКТОВ (57) Изобретение относится к системам управления и регулирования. Цель изобретения — повышение точности устройства и расширение области применения. Устройство содержит датчик расхода, блок сопряжения, блок ввода, блок вычисления и опроса, цифроаналоговый преобразователь, исполнительные механизмы и дополнительно введенные блок синхроимпульсов, блок параллельного обмена, формирователь управляющих сигналов, первый и второй регистры, синхронизатор, регистр данных, дешифратор, мультиплексор адреса и данных, мультиплексор каналов, элемент ИЛИ, блок перепрограммируемой памяти, а блок сопряжения выполнен в виде каналов преобразования, каждый из которых содержит синхронизатор, преобразователь интеграль- 3 ного расхода в код и мультиплексор канала. 8 ил.

1272314

Изобретение относится к системам управления и регулирования соотношений компонентов н может быть использовано в различных отраслях промышленности, например в нефтеперерабатывающей промышленности.

Цель изобретения — повышение точности устройства н расширение его области применения за счет обеспечения управления широким классом технологических объектов.

На фиг. 1 представлена структурная схема устройства; на фиг. 2 — второй синхронизатор; на фиг. 3 и 4 — схемы преобразователей текущего расхода в код и интегрального расхода в код соответственно; на фиг. 5 — формирователь управляющих сигналов; на фиг. 6 — блок. синхроимпульсов; на фиг. 7 — алгоритм работы устройства; на фиг. 8 — диаграммы, поясн я ющне р а боту уст ройст в а.

Устройство состоит иэ датчиков расхода (не показаны), блока 1 .сопряжения, блока

2 синхроимпульсов, блока 3 вычисления и опроса, информационной шины 4, блока 5 параллельного обмена, формирователя 6 управляющих сигналов, первого регистра 7, блока 8 ввода данных, первого синхронизатора 9, регистра 10 данных, мультиплексора l l адреса и данных, второго регистра

l2, дешифратора 13, цифроаналогового преобразователя 14, блока 15 перепрограммируемой памяти и исполнительных механизмов (не показаны), Блок 1 сопряжения состоит иэ N каналов !бь „16н преобразования, где N — число смешиваемых компонентов, мультиплексора 17 каналов и элемента ИЛИ 18. Каждый иэ каналов 16 преобразования содержит второй синхронизатор 19, преобразователь 20 текущего расхода в код, преобразователь 21 интегрального расхода в код, мультиплексор 22.

Второй синхронизатор 19 (фиг. 2) состоит из формирователя 23 сигналов с датчика расхода, генератора 24 одиночных импульсов, элементов И 25 — 27.

Преобразователь 20 (фиг. 3) состоит из двоичного счетчика 28, триггера 29, элемен. тов И 30 — 33, первого формирователя 34, двоично-десятичного счетчика 35, умножителя 36 частоты, второго формирователя 37 кода.

Преобразователь 21 (фиг. 4) состоит из двоично-десятичного реверсивного счетчика

38, формирователя 39 кода, триггеров 40—

42, элементов И вЂ” НЕ 43 — 48, элементов НЕ

49 и 50, двоичного счетчика 51.

Формирователь 6 управляющих сигналов (фиг. 5) состоит из счетчика.52, триггера 53, усилителя 54 нагрузоспособности, элементов И вЂ” НЕ 55 — 62, элементов НЕ 63—

65.

Блок 2 (фиг. 6) синхроимпульсов состоит. иэ стабилизированного генератора 66 импульсов, формирователей 67 и 68 синхро10 импульсов, каждый иэ которых содержит соответственно двоично-десятичные счетчики 69, 69" и дешифраторы 70, 70" и из двончно-десятичных счетчиков 71 — -74, элемента И 75, элемента И вЂ” HE 76, формирователя 77 сигнала запуска, триггера 78 сигнала запрета, формирователя 79 сигнала прерывания, формирователя 80 начала цикла.

Первый синхронизатор 9 имеет такую же структуру, как и синхронизатор 19.

Устройство работает в режиме ввода исходных данных и в режиме смещения.

Работа устройства синхронизируется блоком 2 синхроимпульсов, который формирует следующие сигналы н импульсы на вы15 ходах: в — сигнал запрета прохождения промасштабированного сигнала на вход счетчика значения величины интегрального расхода; с —. (фнг. ), С,...,С, (фиг. 6) импульсы с частотои следования, равной щ 10", для синхронизации работы всех каналов; d — сигнал разрешения считывания кода значения текущего расхода; l — сигнал начала цикла преобразования; g — (фиг. 1), g,...,g> (фиг. 6) — импульсы с частотой следования; равной 10 ", для синхронизации работы первого синхронизатора 9 и блока 8 ввода данных; h — импульсы с частотой следования, равной 10, для формирования сигнала прерывания.

Указанные сигналы н импульсы формируются иэ импульсов, генерируемых стабилизированным генератором 66 с частотой следования, равной 10 где к — целое число, определяемое уровнем быстродействия блока

1. Импульсы с задающего генератора 66 поступают на счетчики 60, 71, 69, 72 — 74, включенные последовательно. На четвертом выходе каждого иэ указанных счетчиков формируются импульсы с частотой в десять раз меньшей, чем на входе.

В дешнфраторах 70 и 70" формируются две последовательности импульсов. Одна

40 поступает на выходы С1,..., Сь блока 2, другая — на выходы gi, gs блока 2.

В каждой последовательности импульсы следуют один за другим с временным сдвигом.

По совпадению сигналов на входах элемента И 75 срабатывает формирователь 77, сигнал с которого устанавливает триггер

78 в единичное состояние.

По совпадению сигналов на входах элемента И†- НЕ 76 триггер 78 устанавливаетgp ся в нулевое состояние. Сигнал прерывания на выходе h формируется по переднему фронту сигнала на выходе d формирователем 79.

Сигнал начала цикла на выходе е формируется по заднему фронту сигнала на

55 выходе d формирователем 80 (фи г. 8)

В режиме ввода исходных данных с первого выхода блока 8 ввода данных на второй вход первого синхронизатора 9 поступает

1272314 импульс длит«льностью болыпе лвух периодов частоты следования, равной О импульсов, с выхола g блока 2.

11ри наличии этого импульса по импульсам с выхолов gt,...,g;, блока 2 на выходах первого синхронизатора 9 формируется послеловательность сдвинутых по времени импульсов, которые совместно с импульсами с выхолов gi,..., g;, блока 2 управляют работой блока 8 ввода данных.

В режиме ввода исходных данных с блока 8 цифровые значения параметров: номер канала N, количество приготовляемого пролукта, производительность П и процентное содержание и j-компонента, вводятся в память блока 3 вычисления и опроса и хранятся в ней до конца смешения.

Во втором регистре 12 по вхолу формируется код адреса параметра (код канала, код параметра, кол ввола), в регистре 10 данных по входу код данных параметра, код адреса и данных соответственно поступают на второй и первый входы мультиплексора 11.

По сигналу прерывания с выхода h блока 2 и блок 3 вычисления и опроса обрабатывает программу прерывания и переходит к вводу по опросу наличия сигнала

«Требование Б» на третьем входе блока 5.

Для этого блок 3 на первом и втором выходах блока 5 формирует код сигнала «Конец опроса» и сигнал «Вывод данных» соответственноо.

По сигналу «Вывод данных» в формирователе 6 (фиг. 5) на выходе усилителя

54 нагрузоспособности формируется сигнал разрешения записи в двоичном коде сигнала «Конец опроса», поступающий на второй вход первого регистра 7. Счетчик 52 и триггер 53 находятся в нулевом состоянии.

Двоичный код, 1000 сигнала «Конец опроса» с третьего кодового выхода первого регистра 7 поступает на входы элементов 58, 63, 57 и 56 соответственно.

По «1» кода «1000» на первом входе элемента 58 и по сигналу «Обмен» с третьего выхода блока 8 ввода ланных на втором входе и на прямом выходе триггера

53 формируется сигнал «Требование Б».

Ilo этому сигналу на выходах элементов

И вЂ” НЕ 56 и 57 фиксируется единичное состояние (разрешаюший потенциал на вторых входах элементов И вЂ” HE 61 и 62).

На третьем выходе блока 5 формируется сигнал «Ввод данных». Счетчик 52 устанавливается в единичное состояние и на выходах элементов И вЂ” НЕ 62 и 61 формируется соответственно код «10». По коду «10» на выходе мультиплексора 1 1 устанавливается код с второго входа мультиплексора I 1.

По опросу блока 3 с второго входа блока

5 код адреса вводимого параметра записывается в память блока 3 через блок 5 и ин- формационную шину 4.

5 !

О

После расшифровки алреса на выходе блока 5 формируется второй сигнал «Ввол, ланных» и счетчик 52 устанавливается в нулевое состояние.

На первом входе мультиплексора 11 устанавливается код «01» и разреп ается установка кола данных с первого входа мультиплексора I на его выходе. Данные вводимого параметра записываются в память блока 3.

В режиме смешения частотные сигналы с датчиков расхола, соответствуюшие расходу компонентов, поступают на соответствующие входы ао...,ам блока 1.

В каналах 16 блока 1 формируются коды величин текущих и интеграчьных расходов. При этом на вход синхронизатора

19 каждого из каналов 16 с блока 2 поступают сигналы с выходов Сь...,С блока 2. Эти же сигналы поступают также на преобразователи 20 и 21.

Преобразование величины текущего расхода компонентов в код в преобразователе 20 осуществляется следующим образом.

С поступлением сигнала с датчика расхода на вход синхронизатора 19 в формирователе 23 формируется сигнал по уровню и длительности. Сигнал с формирователя 23 длительностью больше двух периодов частоты синхроимпульсов с выхода С блока 2 поступает на первый вход генератора 24 одиночных импульсов, на второй и третий входы которого поступают соответственно синхроимпульсы с выхолов С и Ci блока 2.

При совпадении синхроимпульса Ci с входным сигналом на выходе генератора 24 формируется начало сигнала по переднему фронту синхроимпульса с выхода С блока

2 и конец сигнала по переднему фронту следуюшего синхроимпульса с выхода С>.

По совпадению сигнала с выхода генератора 24 с синхроимпульсами с выходов Сз, С4 и С блока 2 в синхронизаторе 19 формируется последовательность импульсов, слелуюШих один за другим с временным сдвигом, поступаюших на соответствующие .выхолы

r, r"è r"(:èHõðîíèçàToðà 19.

При наличии сигнала начала цикла на выходе е блока 2 на счетчике 28 преобразователя 20 устанавливается нулевое значение при наличии разрешаюшего потенциа.ча с инверсного выхода триггера 29 на первом входе элемента И 30. По заднему фронту этого сигнала с выхода формирователя 34 триггер 29 устанавливается в елиничное состояние. Подается разрешение на прохождение входных частотных сигналов с выхода С блока 2 на вычитаюший вход счетчика

35 через элемент И 31 и на прохождение частотных сигналов с умножителя 36 частоты на суммируюший вход счетчика 38 через элемент И 32.

В счетчик 35 предварительно записывается параллельный код значения времени преобразования. При наличии нулевого кода

1272314. в счетчике 35 и синхроимпульса на выхбде С> блока 2 на выходе счетчика 35 формируется сигнал, по которому происходит сброс триггера 29 в нулевое состояние и снова запись кода значения времени преобразования в счетчик 35 формирователем 37.

Прохождение синхроимпульсов с выхода С>. блока 2 и сигнала с выхода умножителя 36 частоты через элементы 31 и 32 блокируется до прихода очередного сигнала с выходе е блока 2. В счетчике 28 устанавливается двоичный код значения текущего расхода компонента.

Частотный сигнал с выхода г синхронизатора 19 поступает на первый вход умножителя 36 частоты.

Синхроимпульсы с выходов С> и С» блока 2 совместно с импульсами г"и г син хронизатора 19 обеспечивают управление умножителем 36 частоты. В нем частота умножается на.m (величина m определяется быстродействием элементов, на которых построен умножитель 36, и частотным диапазоном датчиков расхода).

На выходе умножителя 36 формируется частота

fg= mfg, где fg — частота сигналов с датчика расхода;

m — коэффициент умножения частоты.

В счетчике 28 формируется код значения текущего расхода в и цикле эа пТ+Т . лт т, Ф+Т р

l = (mtridt = m)faidt, н f где Im — текущее значение расхода;

Т вЂ” время одного цикла;

Т.,— время преобразования;

fsi — частота сигнала с J датчика расхода.

Оптимальное значение m = 10 определя- ется быстродействием существующих логических элементов и . максимальной часто-". . той сигналов с датчиком расхода. Тогда юФ+ Lp

1m = 10)441, н У

При времени преобразования в канале больше одного цикла происходит сброс счетчика 28 в конце того цикла, при котором кончилось время преобразования.

Преобразование интегрального расхода компонентов в код в преобразователе 21 осуществляется следующим образом.

Сигнал с выхода r синхронизатора 19 поступает на вычитающий вход счетчика 38 преобразователя 21, который уменьшает код счетчика иа единицу. При нулевом коде в счетчике 38 этот сигнал формирует выходной сигнал счетчика, по которому записывается новое значение масштабирующего коэффициента в счетчик формирователем

39. Сигналом с выхода счетчика 38 триггер 40 устанавливается в единицу.

На первых входах элементов 43 и 44 устанавливается разрешающий потенциал.

При отсутствии сигнала на выходе В блока

2 на втором входе элемента 43 имеется разрешающий потенциал с выхода элемента

49, на втором входе элемента 44 — запрещающий. Элемент 43 формирует инверсный сигнал, поступающий через элемент 45 с инверсией на вход счетчика 51.

При наличии сигнала на выходе В блока

2 на втором входе элемента 43 появляется запрет, на втором входе элемента 44 разf0 решение и на первом входе элемента 46 за. прет.

При наличии сигнала на выходе триггера 40 триггер 41 устанавливается в единицу. С прекращением действия сигнала на выходе В блока 2 появляется разрешение на первом входе элемента 46. По синхроимпульсу на выходе счетчика С» блока 2 триггер 42 устанавливается в единичное состояние.

По синхроимпульсу на выходе С5 блока

2 на счетчик 51 поступает сигнал через элементы 47 и 45 с двойной инверсией.

По сигналу на выходе Ci блока 2 триггер

40 устан а вл ивается в нулевое состояние сигналом с выхода элемента 50. С выхода элемента 48 устанавливаются в исходное cozs стояние триггеры 41 и 42. Прохождение сигнала разрешается через элементы 43 и 45 в счетчик 5!.

В счетчике 51 промасштабированный интегральный расход накапливается при отсутствии сигнала запрета на выходе В блока 2.

ЗО Для надежной работы блока 2 считывание интегрального расхода производится во время действия сигнала запрета на входе.

В этом случае отсутствует совпадение смены кода в счетчике 51 от входного сигнала и считывание кода со счетчика 51.

35 С выходов преобразователей 20 и 21 коды величины текущего.и интегрального расходов поступают на мультиплексоры 22.

Код величины текущего расхода хранится в преобразователе 20 опрашивается прн наличии сигнала «Готов» на выходе f преобразователя 20 и кода параметра текущего расхода с выхода m первого регистра адреса 7 по сигналу на выходе О дешифратора 13 опрашиваемого канала. После опроса код величины текущего расхода в

4 преобразователе 20 обнуляется.

Код величины интегрального расхода накапливается в преобразователе 21 все время смешения и опрашивается в каждом цикле во время действия сигнала в с блока 2.

Во время смешения в каждом цикле по сигналу прерывания блок 3 обрабатывает программу прерывания и переходит к опросу значений коэффициентов закона регулирования (коды значений коэффициентов закона регулирования устанавливаются в мультик плексорах 22 каналов). Для этого блок 3 формирует сигнал <Вывод данных» и код адреса (код канала 16, код коэффициентов и код <1111> разрешения коммутации выхода

12723

55 мультиплексора 17 каналов на выход мультиплексора 11 адреса и данных).

По разрешению на первом выходе формирователя 6 код адреса записывается в первый регистр 7. Инверсией сигнала с выхода элемента HE 63 счетчик 52 и триггер 53 устанавливаются в нулевое состояние (фиг. 5). На вторых входах элементов И вЂ” HE

57 и 56 появляются разрешающие потенциалы. Код «11» с первых входов этих элементов передается на выходы элементов И вЂ” НЕ

62 и 61, так как на вторых их входах устанавливаются нулевые потенциалы с элементов 57 и 56.

По коду «11» на выходе мультиплексора 11 устанавливается код с его четвертого входа.

На выходе Oi дешифратора 13 формируется сигнал выборки канала 16ь По сигналу. выборки канала 16 и коду коэффициентов на выходе мультиплексора 22 канала I6i формируется код значений коэффициентов.

Этот код с выхода мультиплексора 17 поступает на выход мультиплексора 11.

Блок 3 формирует сигнал «Ввод данных>, по которому код значений коэффициентов с выхода мультиплексора 11 записывается в память блока 3 на время одного цикла.

При опросе Iái,...,!6N канала меняется соответственно код канала, все остальное повторяется, как для канала 161.

После опроса значений коэффициентов

N-го канала 16 блок 3 переходит к опросу значений текущего Ь и интегрального Vm расходов.

Опрос текущего расхода Im производится в следующем порядке.

Блок 3 формирует на выходах блока 5 сигнал «Вывод данных> и код адреса (код канала I6i, код текущего расхода, код разрешения коммутации). По сигналу выборки канала 16i, если время преобразования закончилось, на выходе f преобразователя 20 текущего расхода формируется сигнал «Готов», который поступает на первый вход элемента ИЛИ 18. С выхода последнего на первом входе блока 5 устанавливается сигнал «Требование А».

Блок 3 опрашивает первый вход блока 5 и при наличии сигнала «Требование А» формирует на выходе блока 5 сигнал «Ввод данных», по которому код значения текущего расхода Im записывается в память блока 3. Блок 3 переходит к опросу кода значения интегрального расхода Vm канала

16ь Опрос Vm канала 16 производится также как опрос кода значений коэффициентов. Блок 3 переходит к опросу Im u Vm

16,...,16 канала и записывает их в свою память на хранение на время одного цикла.

Блок 3 осуществляет вычисление регулирующих воздействий согласно пропорционально-интегрального закона регулирования с воздействием по производной, который имеет вид

14

p(t) = к {х(пТ) + кгх (iT) + кз{х(пТ)— — х((п+ 1)Т))) при nT(t<(n + 1)Т, где p,(t) — регулирующее воздействие; к — коэффициент пропорциональности; х(nT) — отклонение регулируемой величи ны от заданного значения; и — количество циклов;

Т вЂ” время цикла; к — коэффициент интегрирования; кз — коэффициент дифференцирования.

5 !

l5

40 х(пТ) = сцП вЂ” I(nT);

1 (пТ) — текущее значение регулируемой ве личины компонента.

Отклонение регулируемой величины определяется выражением х (пТ) — 1 00 I (nT) сцП где а1 — процентное содержание J-го компонента;

П вЂ” производительность работы станции смешения, м /ч;

1 (nT) текущее значение регулируемой величины j-компонента.

Предлагаемое устройство обеспечивает получение на порядок выше точность задания расходов компонентов а П (многоразрядным кодом) за счет функциональноструктурного построения технического решения в части блоков 2 — 5, 8 — 2 с их взаимо. связями, а также обеспечивает повышение на порядок точности преобразования текущих расходов компонентов в код по сравнению с известным за счет функциональноструктурного построения технического решения в части взаимосвязей и возможностей блоков 2, 1, 20, 19, 22, 17, 18, 11, 5, 4 и 3.

Тем самым увеличение точности преобразования текущих расходов компонентов и вычисления задания расходов компонентов обеспечивает на порядок выше точность поддержания соотношения компонентов x(nT).

Функциональное построение устройства обладает расширенными функциональными возможностям и, за ключ ающееся в подключении блоков одного и разного уровней быстродействия с помощью синхронизатора и соответствующей последовательности синхроимпульсов, позволяющее значения текущих и интегральных расходов формировать в каналах параллельно, тем самым распределить функции измерения и управления, что позволяет вести управление сложными технологическими объектами путем ввода новых алгоритмических блоков для . блока вычисления и опроса, увеличивать число контуров управления и их функциональ. ную адаптацию к конкретным технологическим объектам за счет мультиплекснрован ного обращения к конкретному контуру уп. равления с последующим анализом его тех нологического состояния.! 222314

Формула изобретения

15

25

35

45

Кроме того, возможность перестройки алгоритма работы устройства существеннс

1 расширяет функциональные его возможности и позволяет применять устройство на объектах, отличающихся технологией и оборудованием.

Устройство для управления процессом смешения жидких продуктов, содержащее датчики расхода, связанные выходамии с соответствующим и входами блока сопряжения, блок ввода данных, блок вычисления и опроса, а также цифроаналоговый преобразователь, выходы которого подключены к входам соответствующих исполнительных механизмов, отличающееся тем, что, с целью повышения точности устройства и расширения его области применения за счет обеспечения управления широким классом технологических объектов, оно содержит блок синхроимпульсов, информационную шину, блок параллельного обмена, формирователь управляющих сигналов, первый и второй регистры, мультиплексор адреса и данных, мультиплексор ианалов, первый синхронизатор, регистр данных, дешифратор, элемент ИЛИ и блок перепрограммируемой памяти, а блок сопряжения выполнен в виде N каналов преобразования, каждый из которых включает в себя второй синхронизатор, преобразователь текущего расхода в код, преобразователь интегрального расхода в код и мультиплексор, причем входы блока сопряжения подключены к информационным входам вторых синхронизаторов соответствующих каналов преобразования, в каждом канале преобразования первый выход блока синхроимпульсов связан с первым входом преобразователя интегрального расхода в код, второй выход — с первыми входами второго синхронизатора и преобразователя текущего расхода в код и вторым входом преобразователя интегрального расхода в код, третий и четвертый выходы — с вторым и третьим входами преобразователя текущего расхода в код соответственно, третий вход преобразователя интегрального расхода в код и четвертый вход преобразователя теку. щего расхода в код подключены к выходу второго синхронизатора, первый выход преобразователя текущего расхода в код и выход преобразователя интегрального расхода в код соединены соответственно с первым и вторым входами мультиплексора, выход мультиплексора каждого канала преобразования подключен к соответствующему входу мультиплексора каналов, третий вход— к первому выходу первого регистра, а четвертый вход — к соответствующему выходу дешифратора и к пятому входу преобргзователя текущего расхода в код своего канала, связанного вторым выходом с соответствующим входом элемента ИЛИ, выход которого подключен к первому входу блока параллельного обмена, пятый выход блока синхроимпульсов связан с первыми входами первого синхронизатора и блока ввода данных, шестой выход — с входом блока вычисления и опроса, второй выход первого регистра подключен к входу дешифратора, третий выход — к первому входу формирователя управляющих сигналов, первый вход — к первому выходу формирователя управляющих сигналов, а второй вход — к первому выходу блока параллельного обмена, второй вход блока ввода данных соединен с выходом первого синхронизатора, первый выход — с вторым входом первого синхронизатора, второй выход через регистр данных — с первым входом мультиплексора адреса и данных и через второй регистр — с вторым входом мультиплексора адреса и данных, а третий выход — с вторым входом формирователя управляющих сигналов, подключенного вторым выходом к третьему входу мультиплексора адреса и данных, четвертый вход которого соединен с выходом мультиплексора каналов, а выход — с вторым входом блока параллельного обмена, входывыходы блоков параллельного обмена, перепрограммируемой памяти и цифроаналогового преобразователя через информационную шину подключены к входу-выходу блока вычисления и опроса, третий и четвертый входы формирователя управляющих сигналов соединены с вторым и третьим выходами блока параллельного обмена соответственно, а третий выход формирователя управляющих сигналов связан с третьим входом блока параллельного обмена.

1272314,1272314

12723l4

1272314

Ьид счегпцила 60

Ждатd дыхаР д дихт h

Вихре

Фие.8

Составитель А. Мосякии

Техред И. Верес Корректор О. 11 уговая

Тираж 836 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 l 3035, Москва, Ж вЂ” 35, Раушская наб., a. 4/5

Филиал ППП «Патент>, г. Ужгород, ул. Проектная, 4

Редактор Н. Бобкова

Заказ 6338/47