Система для контроля и управления

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении автоматизированных систем контроля и управления технологическими процессами в качестве локальной управлшощей подсистемы. Целью изобретения является повьшение достоверности контроля и расширение области применения . Система для контроля и управления содержит блок задания режима , блок сброса, блок определения знака и блок синхронизадин, первый и второй блоки коммутации, блок контроля , блок конца обработки,блок задержки, первую и вторую группы делителей частоты, формирователь импульсов , первьй и второй счетчики, первый и второй коммутаторы, элемент ИЛИ. Сущность изобретения состоит в повышении достоверности контроля н расширении области применения путем совместной реализации алгоритмов контроля и управления. Формирование кода контролируемого параметра в виде двух последовательностей импульсов производится с учетом программнозадаваемого значения скорости его изменения . Дифференцирование контроли (Л руемого параметра по величине путем группирования кодов позволяет дифференцировать процесс вьщачи управ- . ляющих сигналов на объект. Формирование управляюпшх сигналов в соответствии с ии})ормацией о действительfc ном состоянии объекта контроля путем изменения их частоты позволяет увеличивать (уменьшать) код, подаваемый на объект. Маскирование в зоне малых значений контролируемого параметра младших разрядов управляющих кодов, поступающих на объект, фиксировакными кодами позволяет учитывать процесс старения объекта. 12 з.п. ф-лы, 14 ил.

СОК)З СОБЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (1!) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3934302/24-24 (22) 04. 06.85 (46) 30. 1 .86. Бюл. Ф 44 (71) Научно-исследовательский институт автоматизации управления и про.изводства (72) А.И. Павлов, A.Ï. Решетников, С.В.- Суярко, Г.Н. Тимонькин, С.Н.Ткаченко и В.С. Харченко (53) 621.321(088.8) (56) Микропроцессорные комплекты БИС на основе интегральной инжекционной .логики./Под ред. Э.П. Калошкина. М.:

Радио и связь, 1984, с. 71-81, рис. 2.4.1..

Авторское свидетельство СССР

И 690499, кл. G 06 F 15/46, кл. С 05 В 23/02, 1977. (54) СИСТЕМА ДЛЯ КОНТРОЛЯ И УПРАВЛЕНИЯ. (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении автоматизированных систем контроля и управления технологическими процессами в качестве локальной управляющей подсистемы. Целью изобретения является повьппение достоверности контроля и расширение области при менения. Система для контроля и управления содержит блок задания режи-ма, блок сброса, блок определения(5!)4 G 06 F 11 00, G 05 В 19/18 знака и блок синхронизации, первый и второй блоки коммутации, блок контроля, блок конца обработки, блок задержки, первую и вторую группы делителей частоты, формирователь импульсон, перньп и второй счетчики, первый и второй коммутаторы, элемент

ИЛИ. Сущность изобретения состоит в повышении достоверности контроля н расширении области применения путем совместной реализации алгоритмон контроля и управления. Формирование кода контролируемого параметра н виде двух последовательностей импульсов производится с учетом программноэацанаемого значения скорости его изменения. Дифференцирование контролируемого параметра по величине путем группирования кодов позволяет дифференцировать процесс выдачи управляющих сигналов на объект. Формирование управляющих сигналов в соответствии с информацией о действительном состоянии объекта контроля путем изменения их частоты позволяет унеличивать (уменьшать) код, подаваемый на объект. Маскирование в зоне малых значений контролируемого параметра младших разрядов управляющих кодов, поступающих на объект, фиксироваиными кодами позволяет учитывать процесс старения объекта. 12 з.п. ф-лы, )4 ил.

12739.32

Изобретение относится к вычислительной технике и автоматике н может быть использовано при построении ав-. томатизированных систем контроля и управления технологическими процес- 5 сами в качестве локальной управляющей подсистемы.

Цель изобретения — повышение достоверности контроля и расширение области применения.

На фиг. 1 приведена функциональная схема системы; на фиг. 2 — схема блока задания режима; на фиг. 3— схема блока сброса; на фиг. 4 — схема блока определения знака; на фиг.5 — 15 схема блока синхронизации; на фиг.6— схема первого блока коммутации; на фиг. 7 — схема второго блока коммутации; на фиг..8 — схема блока конт° роля; на фиг. 9 — схема формирователя сигнала конца обработки; на фнг.

10 — схема блока задержки; на фиг.llпример выполнения функциональной схемы делителей частоты первой и второй

25 группы; на фиг. 12 — формирователь импульсов; на фиг. 13 — схема генераторов констант, содержащихся во втором блоке коммутации и делителях частоты; на фиг. !4 — временная диаграмма работы формирователя им1тульсов и блока синхронизации (а), а также временная диаграмма работы блока задержки (б).

Сиетема для контроля и управления содержит блок задания режима, блок 2 35 сброса, блок 3 определения знака и блок 4 синхронизации, первый 5 и второй 6 блоки коммутации, блок 7 контроля, формирователь 8 сигнала конца обработки, блок 9 задержки, первую 46

10 ° 1-10.(n-2) и вторую 11.1-11.(п-2) группы делителей частоты, формирователь 12 импульсов, первьй 13 и нторой 14 счетчики, первьй 15 и второй 16 коммутаторы, элемент ИЛИ 17, 15 входы 18 пуска системы, группу 19 информационных входов системы, состоящую из первого 20 - четвертого 23 входов, информационный выход 24, выходы 25 ошибки и конца обработки 26 50 системы, первый 27.1 — третий 27.3 выходы пуска, выходы установки исходного 28 и кода режима 29 блока .! задания режима выход 30 блока 2 сброса, первый 31 и второй 32 выходы бло- 5$ ка 3 определения знака, первый ЗЗтретий 35 выходы блока 4 синхронизации, первый 36 и второй 37 выходы первого блока 5 коммутмцш, выход ЭЯ

I второго блока 6 коммутации, нервьп 39 и второй 40 информационные выходы и первый 4! . — n-й 41.п выходы группы выходов значения параметра блока 7 контроля, перный .42 и второй 43 выходы блока Я конца обработки, выходы 44.1 — 44.(n-2) делителей 10.!

10.(n-2) частоты первой группы, выходы 45,1 — 45.(n-2) делителей !1.1—ll.(п-2) частоты второй группы, пер- ный 46 — пятый 50 выходы формирователя 12 импульсов, выходы младших 51 и старших 52 разрядов счетчика !4.

Блок задания режима содержит тумблерньй регистр 53, триггер 54, генератор 55 единицы, элемент ИЛИ 56, первый 57.1 и второй 57,2 одновибраторы, переключатель 58, первую 59третью 6! кнопки. Блок 2 сброса содержит элемент ИЛИ 62 и одновибратор 63. Блок 3 определения знака содержит первый 64 †. четвертый 67 элементы И и первый 68 — четвертый 71. элементы ИЛИ. Блок 4 синхронизации содержит первый 72 — третий 74 узлы синхронизации. Узел 72 (73, 74) синхронизации содержит первый 75 и второй 76 триггеры, генератор 77 единицы, элемент И 78. Первый блок 5 коммутации содержит первый 79 и второй 80 коммутаторы и элемент ИЛИ 81. Второй блок 6 коммутации содержит коммутатор 82, первый 83 и второй 84 генераторы констант, элемент ИЛИ 85 и элемент НЕ 86. Блок 7 контроля содержит дешифратор 87, элемент ИЛИ 88 и группу элементов ИЛИ 89.1 — 89.п.

Формирователь 8 сигнала конца обработки содержит первый 90 и второй 91 триггеры, первый 92 и второй 93,. элементы И, первый 94 и второй 95 элементы ИЛИ; генератор 96 единицы, нулевой выход 97 первого 90 и единичный выход 98 второго триггера 91.

Блок 9 задержки содержит счетчик 99 с выходом 100 переполнения, триггер 101, элемент И 102, элемент ИЛИ

103, одновибратор 104. Делитель 10.i (11.х) частоты первой и второй групп содержит счетчик 105, элемент 106 сравнения, генератор 107 констант„ элемент И!И 108, элемент 109 задержки. Формирователь 12 .импульсов содержит первый 110 и второй-111 генера- торы импульсов, триггер 112, первый 113 и второй 114 элементы И, первый 115 и второй 116 элементы HE.

12 ? 1932

Генераторы констант 83 (84, 107) содержат генератор 117 единицы, грунпу элементов НЕ 1 18 . I — 1 18 . К .

Блок 1 задания. режима предназна"чен для управления пуском, остановом 5 системы, установкой ее исходного состояния и задания режима функционирования. Пуск системы может быть осуществлен с помощью кнопки 59 (фиг.2} или по команде, поступающей на входы 18, в зависимости от положения переключателя 58. При этом устанавлинается в единичное состояние триггер 54 и формируются потенциальный (на выходе 27. 1) и импульсный (на ныходе 27,2 с помощью одновибратора 57.1) сигналы пуска. Сигнал останона на триггер 54 поступает через элемент

ИЛИ 56 с входа 25 при нажатии кнопки 60 останова нли кнопки 61 уста- 20 нонки исходного. При нажатии кнопки 61 сигнал сброса выдается также на выход 28 блока 1. С помощью тумб лерного регистра 53 задается код режима работы системы, поступающий на выход 29 блока l. Код, набираемый на тумблерном регистре 53, может использоваться и для задания режимов работы других систем (устройств), которые на фиг.:1 не показаны. Одновибра-30 тор 57.2 формирует короткий импульс после прихода сигнала по входу 18.

Блок 2 сброса служит для формирования сигнала установки исходного состояния системы заданной длительнос- З ти, что обеспечивается одновибрато-ром 63 (фиг. 3). Установка исходного осуществляется при подаче сигнала пуска устройства и по сигналу общего сброса, поступающим на входы зле- 40 мента ИЛИ 62. Блок 3 определения зна-. ка осуществляет выбор знака контролируемого параметра (его приращения) . с учетом заданного кода режима работы, поступающего на вход 29, и сиг-4 налом знака (например, направления вращения),.поступающим на вход 20 от объекта или системы верхнего уровня (фиг. 4).

При появлении кода режима, содер- 50 жащего единичные сигналы на входах элемента ИЛИ 68 (69), знак определяется сигналами, поступающими на вторые входы элементов И 64 (66) и 65 (67) по входу 29 (20). Результирую- у щий код знака 10 и О1 формируется элементами ИЛИ 70 и 71. Блок 4 синхронизации предназначен для раэнесения 13О н реме пи импульсных последовательностей от датчиков объекта контроля (нходы 21 и ?2) и лрограммнозадаваемой последовательности (вход 23) с помощью тактовых импульсов от формирователя !2 на входах 46-49 (фиг.5 и 14a).

Первый триггер ?5, входящий в узлы 72-74 синхронизации,устанавлигается н единичное состояние по переднему фронту сигнала на выходе С, поскольку на информационном входе присутствует единичный сигнал от генератора 77. Установка н нуль триггера 7& производится при подаче единичных сигналов на один из его нулевых входов. Второй триггер 76 устанавливается в единичное состояние после прихода на нход С переднего фронта сигнала с входа 46. При этом триггер 75 переходит в нуленое состояние. Выдача выходного сигнала узлов 72 и ?3 синхронизируется импульсами на входе 47, а узла 74 — импульсами на входе 49 с помощью элемента И 78, что обеспечивает разнесение во времени сигналов по входам 21 — 23 (выдача сигналов на входах 21 и 22 разнесена во времени на датчиках объекта контроля, поэтому они синхронизируются различными импульсами на входе 47).

Первый блок 5 коммутации служит для управления подачей синхроимпульсов на счетчик 13, делители 10.i

I1.i и через коммутаторы 15 и 16 на счетчик 14. Его работа по выходам 36 и 37 представлена следующими логнчес кими функциями:

Ú5 где Бз ь Б, 4 -Š— сигня" ы на Входах 31-35 соответственно.

Функции (g,6 и Ю реализуются эле- ментами 2И-ИЛИ (коммутаторами) 79 и

80 и .элементом ИЛИ 81 (фиг. 6) . Второй блок 6 коммутации предназначен для коммутации младших разрядон управляющего кода, поступающего на объект. При наличии сигналон на входах 43 и 41.1 (в области малых значений контролируемого параметра) информация на выход 38 блока 6 подается от генераторов 83 илн 84 констант через коммутатор 82 в зависимости от сигналов на входах 31 и 32 (фиг. 7).

Если сигнал на выходе элемента HJIH BS равен нулю, то информация на выход 38

5 12739 . коммутатора 82 поступает с входа 51 (от счетчика 14). Такой алгоритм работы блока 6 коммутации позволяет производить маскирование младших разрядов управляющих кодов, формируемьж системой в зависимости от значения контролируемого параметра и условий эксплуатации объекта. Генераторы 83 и 84 констант (а также 107) выполнены по единой схеме, представленной на фиг ° 3. 10

Задание единичных и нулевых значений разрядов кода константы осуществляется выбором числа элементов

НЕ 118.i и соотвегствующим подключением их выходов и выходов генерато- 15. ра 117 единицы.

Блок 7 контроля служит для осуществления оперативного определения зоны, в которой находится значение контролируемого параметра (или его 20 рассогласования) . Всего выделено и+2 эоны значений: первая эона нулевого ь или единичного значения или зона конца обработки — ей соответствуют нулевой и единичный выходы дешифратора 87 (фиг. 8); вторая (и+1)-я эоны допустимых значений контролируемого параметра — им соответствуют единичные сигналы на выходах дешифратора, подключенных к входам элементов ЗО

ИЛИ 89,1 — 89.п, причем единичный сигнал на выходе элемента ИЛИ 89.i приводит к появлению единичного сигнала на выходах элементов ИЛИ 89.i+

+1,...,89.п и выходах 41.i-41.и бло- 35 ка 7 контроля, (и+2)-я эона недопус-. тимых аварийных значений контролируемого параметра . При его попадании в зту зону появляется единичный сигнал на выходе. элемента ИЛИ 88 (вы- 40 ходе 25 блока 7).

Формирователь 8 сигнала конца обработки предназначен для формирования сигнала "Конец обработки" при попадании кода контролируемого пара- 45 метра в область нулевых или отрицательных значений, а также сигнала установки исходного состояния делителей частоты первой и второй группы.

Триггер 90 (фиг. 9, 14 б) устанав-50 ливается в единичное состояние при появлении нулевого кода счетчика 13.

На фиг. 14 б цифрами "2", "I", "0" и т.д. обозначены коды чисел, записанных в счетчике !3. Одновременно с триггером 90 устанавливается в единичное состояние триггер 91 ввиду того, что отрицательный перепад сигнала с нул ..виго выход; 90 проходит через элемент ИЛИ 94 на вход С триггера 91. Триггер 90 обнуляется после перехода счетчика 13 в единичное состояние и появления сигнала на входе 40 (элементы И 92 и 93 исключают ложное срабатывание триггера 90 при переходных процессах на входах 39 и 40). Установка н нуль триггера 91 производится по сигналу на входе 27 вследствие того, что Квход этого триггера подключен к выходу генератора 96 единицы. Кроме того, триггеры 90 и 91 могут быть установлены в нуль .по сигналу общего сброса на входе 30. Этот сигнал через элемент ИЛИ 95 проходит также на выход 42 блока 8.

Блок 9 задержки обеспечивает задержку выдачи сигнала конца обработки на заданную величину. Время задержки определяется коэффициентом пересчета счетчика 99 (фиг. 10). При поступлении сигнала на входе 43 счетчик 99 начинает заполняться импульсами, проходящими с входа 50 через элемент И 102. После прихода К-го импульса на счетный вход счетчика 99 (К - коэффициент пересчета) появляется сигнал переполнения на его выходе 100. Этим сигналом устанавливается в единичное состояние триггер 101, который формирует на выходе 26 блока 2 задержанный на требуемое время сигнал конца обработки. После окончания действия сигнала на входе 43 по отрицательному перепаду срабатывает одновибратор 104, который производит обнуление триггера 101.

Делители частоты IO.i, Il.i первой н второй групп выполнены по общей схеме (фиг. 11) и предназначены для деления частоты импульсов на заданный коэффициент. Первая (вторая) групга делителей 10.i (11.1.)обеспечивает коррекцию частоты импульсных последовательностей, поступающих на суммирующий (вычитающий) входы счетчика 14. Коэффициент деления задается генератором 107 константы. При достижении кода счетчика 105 величины, равной заданной константе, импульс с входа 36 (37) проходит на выход схемы 106 сравнения и далее на выход 44.i (45.i) делителя 10.i (11.i) частоты. Этим импульсом, за держанным элементом 109, через элемент ИЛИ 108 счетчик 105 устанавливаI?7$ ) ) ется в нулево» состояние, после чего начинается следующий отсчет.

Формирователь 12 импульсов осуществляет выдачу синхронизирующих HM пульсов (фиг. 12, 14а). Генератор 110, 5 триггер 1!2 и элементы И 1!3, 1!4, HF. !!5, 116 обеспечивают выдачу двух прямых и двух инверсных последовательностей, сдвинутых Ilo фазе импульсов, поступающих в блок 4 синхрониза- !О ции. Генератор lll формирует импульсы опорной частоты для работы блока 9 задержки. Включение генераторов 1!О и lll производится при поступлении высокого (единичного) потенциала на !5 вход 27.

Счетчик 13 предназначен длл формирования и хранения текущего значения контролируемого параметра,а счетчик 14 — для формирования н выдачи 20 на выход 24 устройства соответствующего этому значению управляющего кода. Счетчики 13 и 14 являются реверсивными, установка в нуль производится по сигналам с выхода 30 блока 2 и выхода элемента ИЛИ 17 соо;"ветственно. Коммутаторы 15 и 16 обеспечивают коммутацию (наложение) импульсных последовательностей с выходов 36 и 37 блока 5, а также выходов ЗО делителей частоты первой и второй групп в соответствии с сигналами на выходах 44.2 — 44.п группы выходов значений параметра блока 7 контроля.Они выполнены на элементах (и-!)

И вЂ” ИЛИ.

Система работает следующим образом, Перед началом работы по нажатию кнопки 61 производится установка ис- 4р ходкого (нулевого) состояния всех элементов памяти схемы. При этом сигнал с выхода 28 блока 1 задания режима поступает на блок 2 сброса. На выходе 30 блока 2 формируется сиг- 45 нал, обеспечивающий надежную установку исходного состояния блоков 4, 8, 9, счетчиков 13 и 14, Установка нулевого состояния делителей первой

10.i и второй Il.i групп осуществля- 50 ется сигналом с выхода 42 формирователя 8 сигнала конца обработки. На регистре 53 задается код режима работы, поступающий на выход 29.

По сигналу "Пуск", поступающему у на вход 18, или формируемому кнопкой 59 в зависимости от положения переключателя 58, иа выходах 27.1 и

2 I . 2 ньt. (éþò(ÿ вотf н1И1л!1ьвый н чм— нульсньп! г нгналы, которыми l1pol3ýðîдятел запуск форин!н вателл 12 импуль- сов и повт ршй сброс элементов памяти. С выходов 46 — 49 формирова гелл 2 на управллющие входы блока 4 синхронизации нячинают поступать импульсы, производящие разнесение во времени последовательностей от дат.иков объекта контроля (входы 21 и 22) и госледовательности импульсов, программнозадаваемой на входе 23. Сигналы с выходов 33 — 35 блока 4 синхронизации поступают далее на информационные входы блока 5 коммутации. На управляющие входы этого блока подаетсл код знака, формируемый нл «ыходах 31 и 32 блока 3 определения знака н соответствии с кодом режима на выходе 29 блока и сигналом на входе 20 информационного входа !9 системы. Блок 5 коммутации осуществляет селекцию импульсов, соответствующих положительному и отрицательному значению контролируемого параметра и программнозадаваемой последовательности, определяющей скорость (величину) изменения контролируемого параметра.

Импульсы с выхода 35 блока 4 синхронизации независимо от знака всегда поступают на выход 36 блока 5 коммутации, а импульсы с выхода 33 и 34 в зависимости от знака (кода сигналов на входах 31 и 32) проходят или на выход 36, или на выход 37 блока 5.

С выходов 36 и 37 блока 5 коммутации импульсы поступают на суммирующий н вычитающнй входы счетчика 13, счетные входы делителей частоты первой 10.i и второй Il.i групп, а также на первые информационные входы коммутаторов 15 и 16. Таким образом, в счетчике 13 накапливается код значения контролируемого параметра, пропорциональный числу разности числа импульсов, поступивших на его суммирующий и вычитающий входы, и учитывающий требуемую скорость его изменения.

В соответствии с кодом, записанным в счетчике 13, блок 7 контроля осуществляет его анализ и производит группирование значений контролируемого параметра. При появлении сигнала на выходах 4).2 блока 7 контроля открывается первый элемент И коммутаторов 15, 16 и на входы счетчи Технические преимущества предлагаемого устройства состоят в расширении области применения совместной реалкэацкк алгоритмов контроля и управления к обеспеченкя управления состоянием объекта в 1нироком диапа-, зоне- значений контролируемого параметра с учетом программкоэадаваемой динамики его изменения; в повышении достоверности контроля на основе one50

9 12739 ка 14 поступают импульсы с выходов 36 и 37 блока 5 коммутации. Если значение контролируемого параметра увеличивается, то единичные сигналы могут появиться одновременно на ныхо- 5 дах 41.2, 41.3,...,41.i. Это приводит к тому, что на выходы коммутатора 15 (16) проходят импульсные последовательности более высокой частоты, определяемой как сумма частот по- tO следонательностей с выхода 36 (37) н последовательностей с выходов первого 1-0. 1 (11. 1) — (i-2)-ro 1 О. i-2 (11.i-2) делителей частоты первой (второй) группы. Вследствие этого 5 увеличивается код, формируемый в счетчике 14, старшие разряды которого непосредственно, а младшие разряды через блок 6 коммутации выдаются на выход 24. системы. Если значение кода, 20 хранимого в счетчике 13, достигает зоны аварийных значений, то появляется единичный сигнал на выходе 25 блока 7 контроля, по которому производится останов системы. Если код н счетчике попадает н нулевую зону, то по сигналу на выходе 39 блока 7 контроля формирователь 8 сигнала конца обработки выдает на .выходе 42 сигнал обнуления делителей частоты пер- 30 вой и второй групп, а на выходе 43— сигнал конца обработки, По этому сигналу блок 6 коммутации производит выдачу на выход 38 фиксированного управляющего кода, который производит

"дотяжку" объекта контроля по данно-. му контролируемому параметру, а блок 9 с требуемой задержкой выдает сигнал, "Конец обработки" на выход 26. Снятие данного сигнала осуществляется 40 после получения квитанции по входу 18, которая в ниде короткого импульсного сигнала с ныхода 27.3 блока 1 задания режима поступает в блок 8 конца обработки. После этого 45 может быть начат новый цикл работы устройства по указанному алгоритму.

10 ратинной дифференциации значений контролируемого параметра по группа и формировании управляющего кода с учетом этих значений, что позволяет уменьшить вероятность возникновения аварийной сиТуации. формула изобретения

1. Система для контроля и управ- ления, содержащая блок задания режима, блок синхронизации, первый блок коммутации, блок контроля, формирователь импульсов, первый и второй счетчики, первый и второй коммутаторы, элемент ИЛИ, причем входы пуска системы соединены с первыми входами блока задания режима, первый выход пуска которого подключен к входу формиронателя импульсов, первый выход формирователя импульсов соединен с первым управляющим нходом блока синхронизации, первый выход первого блока коммутации подключен к первому информационному входу первого коммутатора; отличающаяся тем, что, с целью повышения достоверности контроля и расширения области применения системы, она дополнительно содержит блок сброса, блок определения знака, второй блок коммутации, формирователь сигнала конца обработки, блок задержки, первую и вторую группы делителей частоты, причем выход ошибки блока контроля соединен с вторым входом блока задания режима и .asляется выходом ошибки системы, выход кода режима которого подключен к управляющим входам блока опредепения знака, выход установки исходного состояния соединен с первым входом блока сброса, второй и третий выходы пуска подключены соответственно к второму входу блока сброса и управляющему входу формирователя сигнала конца обработки, выход блока сброса соединен с установочными входами блока син1фониэации, первого счетчика, формиронателя сигнала конца обработки, первым входом элемента ИЛИ и установочным входом блока задержкА, выход которого является выходом конца обработки системы, первый выход формирователя сигнала конца обработки соединен с установочными входами делителей частоты первой и второй групп, второй выход - с первыми управляющими входамк второго блока коммутации и!

?73932 !

2 блока задержки и o t oðûì входом элемента ИЛИ, выход которого подключен к установочному входу второго счетчика, первый — четвертый входы .группы информационных входов системы соединены соответственно с информационным входом блока определения знака и с первым — третьим информационными входами блока синхронизации, первый— третий выходы которого подключены к первым — третьим информационным входам первого блока коммутации соответственно,, первый и второй выходы блока определения знака соединены соответственно с первым и вторым управ- ляющими входами первого блока коммутации, первый выход которого подключен к суммирующему входу первого счетчика и к счетньпч входам делителей частоты первой группы, а второй 20 выход соединен с вычитающим .входом первого счетчика, счетными входами делителей частоты второй группы и первым информационным входом второго коммутатора, выход первого счетчика . подключен к входу блока контроля,первый и второй выходы блока определения знака, первый выход группы выходов значения пара1!етра блока контроля и выход младше разрядов второго счет- 30 чика соединены соответственно с вторым — четвертым управляющими и информационными входами второго блока коммутации, вьмод которого и выход старших разрядов второго счетчика яв- 5 ляются соответственно выходами младших и старших разрядов информационного выхода системы, второй — пятый выходы формирователя импульсов соединены соответственно с вторым — чет- щ вертым управляющими входами блока синхронизации и вторым управляющим входом блока задержки, первый и второй информационные выходы блока контроля подключены соответственно к перщ вым и вторым информационным входам формирователя сигнала конца обработки, второй — n-й выходы группы выходов значения параметра блока контро-. ля соединены соответственна с пер- gg вым - (n-1)-м управляющими входами ерваго и второго коммутаторов, выходы которых соединены соответственно с суммирующим и вычитающим входами второго счетчика, выходы первого (n-2)-ro делителей частоты первой группы подключены соответственно к второму †. (и-1)-му информационным входам первого коммутатор», вьиоды первого (n-2) — го делителей частоты второй группы соединены соответственно с вторым — (и-! )-и информационнымн входами второго коммутатора.

2. Система по и. 1, о т л и ч а— ю щ а я с я тем, что блок задания режима содержит тумблерный регистр, триггер, генератор единицы, элемент

KIH, первый и второй одновибраторы, переключатель, первую — третью кнопки, причем выход генератора единицы через тумблерный регистр соединен с выходом кода режима блока задания режима, через первую кнопку — с размыкающим контактом переключателя, через вторую кнопку — с первым входом элемента ИЛ1, через третью кнопку— с вторым входом элемента ИЛИ и выходом установки исходного состояния Г блока задания режима, первый вход

-первых входов которого через замыкающий контакт переключателя подключен к единичному входу триггера, второй вход блока .задания режима соединен с третьим входом элемента ИЛИ, выход которого подключен к нулевому входутриггера, выход триггера соединен с первым выходом пуска, а через первый одновибратор — с вторым выходом пуска блока задания режима, второй вход первьм входов которого через второй одновибратор подключен к третьему выходу пуска блока задания режима.

3. Система по п. 1, о т л и ч а — ю щ а я с я тем, что блок сброса содержит элемент ИЛИ и одновибратор, причем первый и второй входы элемента ИЛИ являются соответственно первым и вторым входами блока сброса, выход элемента ИЛИ соединен через одновибратор с выходЬм блока сброса.

4. Система по п. 1, о т л и ч а— ю щ а я с -я тем, что блок определения знака содержит первый — четвертый элементы И и первый — четвертый элементы ИЛИ, причем соответствующие управляющие входы блока определения знака соединены с первыми входами первого и второго элементов И, входами первого и второго элементов ИЛИ и первыми входами третьего и четвертого элементов ИЛИ, выходы которых являются первым и вторым выходами блока определения знака соответственно, выход первого элемента ИЛИ подключен к вторым входам первого и второго элементов И, выходы которых соедине1273!?32 ны с Hòо?)ь!ми Входами т рет?1е ГО и чет вертого элементов ИЛИ соответственно, вг»ход второго элемента 11ЛИ подключен к первым входам третьего и четвертого элементов И, выходы которых соединены с третьими входайи третьего и четвертого элементов ИЛИ соответственно; информационный вход блока определения знака подключен к вторым входам третьего и четвертого элемен- I0 тов И.

5. Система по п. 1, о т л и ч а— ю щ а .я с я тем, что блок синхронизации содержит первый — третий узлы синхронизации, причем первый — тре- <5 тий информационные входы блока синхронизации соединены с информационными входами первого — третьего узлов синхронизации, выходы которых являются первым — третьим выходами блока 20 синхронизации соответственно, первый управляющий вход блока синхронизации соединен с первыми управляющими входами первого и второго узлов инхро1низации, второй управляющий вход бло- ка синхронизации подключен.к вторым управляющим входам первого и второго узлов синхронизации, третий и четвертый управляющие входы блока синхронизации соединены соответственно с пер- 30 вым и вторым управляющими нходами третьего узла синхронизации, установочный вход блока синхронизации подключен к установочным входам первого и третьего узлов синхронизации. 3S

6. Система по пп. 1 и 5, о т л и— ч а ю щ а я с я тем, что каждый узел синхронизации содержит первый и второй триггеры, генератор единицы, элемент И, причем информационный вход, первый и второй управляющие входы узла синхронизации соединены соответственно с входами синхронизации первого и второго триггеров и первым входом элемента И, выход которого является выходом узла синхронизации, выход генератора единицы соединен с информационным входом пер вого триггера, выход которого подключен к информационному входу второго триггера, установочный вход узла синхронизации соединен с первым нулевым входом первого триггера и нулевым входом второго триггера, единичный выход которого подключен к второму входу элемента И, и к второму нулевому входу первого триггера.

7. Система по и. 1, о т л и ч ю щ а я с я тем, что первый блок коммутации содержит первый и второй коммутаторы и элемент ИЛИ, причем первый и второй управляющие входы первого блока коммутации соединены соответственно с первым и вторым управляющими входами первого коммутатора, выход которого подключен к первому входу элемента ИЛИ, перный третий информационные входы первого блока коммутации соединены соотнетстненно с первым и вторым информационными входами первого коммутатора и вторь1м входом элемента ИЛИ, выход которого является первым выходом первого блока коммутации, первый и второй информационные, второй и первый управляющие входы первого блока коммутации соединены соответственно с первым и вторым информационными, первым и вторым управляющими входами второго коммутатора, выход которого является вторым выходом первого блока коммутации.

8. Система по п. 1, о т л и ч а— ю щ а я с я тем, что второй блок коммутации содержит коммутатор, перный и второй генераторы констант, элемент ИЛИ и элемент НЕ, причем первый — третий управляющие входы второго блока коммутации соединены соответственно с первым входом элемен— та ИЛИ, первым и вторым управляющими входами коммутатора, выход которого является выходом второго блока коммутации, выходы первого и второго генераторон констант и информационный вход второго блока коммутации соединены соответственно с первым — третьим информационными входами коммутатора, четвертый управляющий вход второго блока коммутации подключен к второму входу элемента ИЛИ, выход которого соединен с третьими, а через элемент HE — с четвертым управляющими входами коммутатора.

9 . Система по п. I, о т л и ч а— ю щ а я с я тем, что блок контроля содержит дешифратор, группу элементов ИЛИ и элемент ИЛИ, причем вход . блока контроля является входом дешифратора первый и второй Bblxopb! которого являются первым и вторым информационными выходами блока контроля,первая — (n+1)-я группы выходов деши4ратора соединены соответственно с входами первого - n-ro элементов ИЛИ

1273932 группы и элемента HJIH, выход которого является выходом ошибки блока контроля, выходы группы элементов ИЛИ являются выходами группы выходов значения параметров блока контроля и 5 все, кроме последнего, соединены с входами последующих элементов ИЛИ группы.

I0. Система по и. 1, о т л и ч аю щ а я с я тем, что формирователь сигнала конца обработки содержит первый и второй триггеры, первый н второй элементы И, первый и второй элементы ИЛИ, генератор единицы, причем первый информационный вход блока кон- <5 ца обработки соединен с инверсным . входом первого и прямым входом второго элементов И, выходы которых подключены соответственно к первому нулевому и единичному входам первого . 20 триггера, второй информационный вход блока конца обработки соединен с прямым входом первого и инверсным входом второго элементов И, а управляющий вход блока подключен к первому входу первого элемента ИЛИ, выход которого соединен с входом синхронизации второго триггера, выход генератора единиц подключен к нулевому информационному входу второго триггера, 30 выход которого соединен с первым входом второго элемента ИШ1, выход которого является первым выходом блока конца обработки, установочный вход блока конца обработки соединен с нулевым входом второго триггера, первым входом второго элемента ИЛИ и вторым нулевым входом первого триггера, нулевой выход которого подключен к единичному информационному вхо-40 ду второго триггера и второму входу первого элемента ИЛИ, а единичный вы-. ход является вторым выходом блока, конца обработки.

11. Система по п. 1, о т л и ч а -45 ю щ а я с я тем, что блок задержки содержит счетчик, триггер, элемент

И, элемент ИЛИ, одновйбратор, причем первый управляющий вход блока задержки соединен с первым входом элемента H, a через одновибратор — с первым входом элемента ИЛИ, выход которого подключен к нулевому входу триггера, второй управляющий вход. блока задержки соединен с вторым входом элеу мента И, ныкод которого подключен к счетному входу счетчика, установочный вход блока задержки соединен с вторым входом элемента ИЛИ и установочным входом счетчика, выход переполнения которого подключен к информационному входу к входу синхронизации триггера, выход триггера является выходом блока задержки и соединен с третьим входом элемента И.

12. Система по и. 1, о т л и ч а— ю щ а я с я тем, что каждый делитель частоты первой и второй групп содержит счетчик, элемент сравнения, генератор констант, элемент HJLH элемент задержки, гричем счетный вход делителя частоты соединен ro счетным входом счетчика и управляющим входом элемента сравнения, выход которого является выходом делителя частоты и через элемент задержки соединен с первым входом элемента ИЛИ,установочный вход делителя частоты подключен к второму входу элемента ИЛИ, выход которого соединен с установочным входом счетчика, выходы счетчика и генератора констант подключены к первому и второму информационным входам элемента сравнения соответственно.

13. Система по и. 1, о т л и ч аю щ а я с я тем, что формирователь импульсов содержит первый и второй генераторы импульсов, триггер, первый и второй элементы И, первый и второй элементы НЕ, причем вход формирователя импульсов соединен с входами первого и второго генераторов импульсов, выход первого генератора импульсов подключен к первым входам первого и второго элементов Ии к входу триггера, нулевой и единичный выходы которого соединены с вторыми входами первого и второго элементов

И соответственно, выход первого элемента И через первый элемент НЕ и выход второго элемента И подключены соответственно к первому и второму выходам формирователя импульсов, выход второго элемента И через второй элемент НЕ, выход первого элемента И и выход второго генератора импульсов соединены соответственно с третьим— пятым выходами формирователя импульсов.

127зэзг

РМ8.1

12 7 l() 3;!

L . (Риз. J

И

22

12 73932

l2 739:32

IpUi N .

Фиа. И! 273932

Составитель А. Исправникова

Редактор С..Лисииа Техред Л.Сердюкова Корректор В. Синицкая

Заказ 6478/47 тираж 67! Подписное

ВНИИПИ Государственного комитета СССР но делаи изобре