Устройство для обмена информацией
Иллюстрации
Показать всеРеферат
Изобретение относится к области вычислительной техники и может быть использовано в системах управления и контроля для обмена информацией между ЭВМ и периферийными устройствами , ЭВМ и контролируемыми объектами. Целью изобретения является сокращение аппаратурных затрат и повышение быстродействия устройства за счет одновременной записи и считьшания последовательной информации. Цель достигается тем, что в устройство, содержащее регистр приемопередачи 3, триггер 2, элемент ИЛИ 4, счетчик 1 битов , введены два формирователя импульсов 5,7 и выходной регистр 6. 2 ил. § (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
G9) SU(ID
11 А1 (504 С 06 F !3 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР пО делАм изОЬРетений и ОткРытий (21) 3758949/24-24 (22) 25.06.84 (46) 15.12.86. Бюл. № 46 (71) Вологодский политехнический институт (72) А.Н. Андреев, А.M. Водовозов, 0.Н. Кукса и Т.В, Трухонина (53) 681,325(088.8) (56) Авторское свидетельство СССР № 1068925, кл. G 06 F 3/04, 1982.
Авторское свидетельство СССР
¹ 1198529, кл. G 06 F 13/00, 1983. (54) УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ (57) Изобретение относится к области вычислительной техники и может быть использовано в системах управления и контроля для обмена информацией между 3ВМ и периферийными устройствами, ЭВМ и контролируемыми объектами.
Целью изобретения является сокращение аппаратурных затрат и повьппение быстродействия устройства за счет одновременной записи и считывания последовательной информации. Цель достигается тем, что в устройство, содержащее регистр приемопередачи 3, триггер 2, злемент ИЛИ 4, счетчик 1 битов, введены два формирователя импульсов 5,7 и выходной регистр 6.
2 ил.
1277121 2 Изобретение относится к вычислительной технике и может быть использовано в системах управления и контроля для обмена информацией между
ЭВМ и периферийными устройствами, ЭВМ и контролируемыми обьектами.
Целью изобретения является сокращение аппаратурных затрат и повышение быстродействия устройства за счет одновременной записи и считывания последовательной информации„
На фиг. 1 представлена функциональная схема устройства; на фиг. 2— временная диаграмма его работы.
Устройство содержит (фиг. 1) счетчик 1 битов, триггер 2, регистр
3 приемопередачи, элемент ИЛИ 4, первый формирователь 5 импульсов,:выходной регистр 6 и второй формирователь
7 импульсов, информационные выход 8 и вход 9 последовательного кода устройства, синхрониэирующий вход 10 и вход 11 разрешения работы устройства, информационные выход 12 и вход
13 параллельного кода устройства.
Устройство работает следукпцим образом.
Обмен информацией между ЭВМ и периферийным устройством происходит под управлением ЭВМ, формирующей сигнал УПР обращения к периферийному ус.тройству по входу 11 и сигнал синхронизации СИМ по входу 10. Сигналы УПР и СИМ формируются программно.
При поступлении от ЭВМ сигнала
УПР (фиг. 2) устанавливается в режим счета счетчик 1 и в нулевое состояние триггер 2. Сигналом с выхода триггера 2 регистр 3 устанавливается в режим сдвига. Начинается цикл ввода-вывода одного байта информации. С выхода старшего разряда регистра 3 в ЭВМ по выходу 8 поступает первый бит байта, записанного в .регистре 3. На последовательный вход регистра 3 приемопередачи по входу 9 поступает из ЭВМ первый бит байта, передаваемого на периферийное устройство. В момент прихода из ЭВМ первого синхроимпульса СИМ происходит увеличение на единицу содержимого счетчика 1. Через элемент
ИЛИ 4 сигнал СИМ проходит на синхровход регистра 3, осуществляя сдвиг информации, хранящейся в регистре 3, и запись в его младший разряд присутствующего на входе последоватепьного
Формула изобретения
Устройство для обмена информацией, содержащее регистр приемопередачи, информационный вход параллельного кеда которого является информационным входом параллельного кода устройства, а информационные вход и выход последовательного кода — соответственно информационными входом и выходом последовательного кода устройкода. На выходе старшего разряда регистра 3 устанавливается второй бит байта, поступающего в ЭВМ,которая считывает этот бит и формирует второй импульс СИМ. Далее процесс повторяется.
B течение 8 тактов работы устройства один байт, записанный ранее в регистр 3, поступает в ЗВМ, а один байт из ЭВМ записывается в регистр
3. В процессе ввода-вывода счетчик
1 осуществляет подсчет синхроимпульсов СИМ, причем изменение состояния счетчика 1 происходит по заднему фронту синхроимпульса. По окончании восьмого импульса счетчик 1 возвращается в нулевое состояние. В этот момент формирователь 5 формирует импульс, поступающий на вход синхронизации выходного регистра 6. Содержимое регистра 3 (выданный из ЭВМ байт) записывается в выходной регистр 6 и через выход 12 поступает на пери25 ферийное устройство. Кроме того, импульс с выхода формирователя 5 поступает на установочный вход триггера
2 и устанавливает его в единичное состояние. Триггер 2 переводит регистр 3 в режим записи параллельной информации. В момент снятия сигнала
УПР обнуляется счетчик 1, а.формирователь 7 формирует импульс, поступающий через элемент ИЛИ 4 на синхровход регистра 3. В регистр 3 записывается новый байт, поступающий по входу 13 с периферийного устройства.
При новом появлении сигнала УПР начинается цикл ввод-вывода следующего байта информации.
Таким образом, предлагаемое устройство одновременно осуществляет передачу информации в двух направлениях и, следовательно, имеет большее быстродействие. Кроме того, оно бо-. лее просто в реализации, так как содержит меньшее число элементов и связей.
УПР
Вх,9
СИИ
Юых,о г
Составитель В. Вертлиб
Редактор И. Рыбченко Техред И.Попович Корректор Л.- Пилипенко
Заказ 6668/43 Тираж 671 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1 13035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4
3 12771 ства, триггер, элемент ИЛИ и счетчик битов, синхровход которого соединен с синхронизирующим входом устройства, о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат 5 устройства, в него введены два фор мирователя импульсов и выходной регистр, причем выход выходного регистра является выходом параллельного кода устройства, информационный вход соединен с информационным выходом параллельного кода регистра приемопередачи, а синхровход — с входом установки триггера и через первый формирователь и .пульса с выходом счетчика битов, вход сброса которого подключен к синхровходу триггера, входу разрешения работы устройства и через второй формирователь импульса к первому входу элемента ИЛИ, выходом подключенного к синхровходу регистра приемопередачи, а вторым входом - к синхронизирующему входу устройства, вход управления режимом регистра приемопередачи соединен с выходом триггера, информационный вход которого подключен к шине нулевого потенциала источника питания.